有机发光显示器及其驱动方法转让专利

申请号 : CN200510096591.8

文献号 : CN100593356C

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 柳道亨

申请人 : 三星移动显示器株式会社

摘要 :

一种有机发光显示器及其驱动方法,其中降低了驱动频率并且同时减少了生产成本。所述有机发光显示器包括:显示区域,其被划分为左部和右部;第一数据驱动器,用于向左部的数据线提供数据信号;第二数据驱动器,用于向右部的数据线提供数据信号;和第一和第二存储器组,其中,当第一和第二存储器组中的一个存储将被提供至左部和右部的数据时,第一和第二存储器组中的另一个向第一和第二数据驱动器提供数据,和其中,当第一和第二存储器组中的一个并行接收读信号时,第一和第二存储器组中的另一个串行接收写信号。对于这一结构,降低了包含在提供至线路存储器的读信号中的时钟的频率,从而减少生产成本。

权利要求 :

1.一种有机发光显示器,包括:

显示区域,其被划分为左部和右部;

第一数据驱动器,用于向对应于左部的奇数数据线提供数据信号;

第二数据驱动器,用于向对应于右部的奇数数据线提供数据信号;

第三数据驱动器,用于向对应于左部的偶数数据线提供数据信号;

第四数据驱动器,用于向对应于右部的偶数数据线提供数据信号;

第一线路存储器块,用于响应写信号而依次存储将被提供至左部和右部 的奇数数据,并且响应读信号而同时输出其中存储的左部和右部的奇数数据; 和第二线路存储器块,用于响应写信号而依次存储将被提供至左部和右部 的偶数数据,并且响应读信号而同时输出其中存储的左部和右部的偶数数据。

2.如权利要求1所述的有机发光显示器,其中第一线路存储器块包括:第一和第三存储器,用于响应写信号而存储左部的奇数数据,并且响应 读信号而向第一数据驱动器提供左部的奇数数据;和第二和第四存储器,用于响应分别从第一存储器和第三存储器提供的进 位信号而存储右部的奇数数据,并且响应读信号而向第二数据驱动器提供右 部的奇数数据。

3.如权利要求1所述的有机发光显示器,其中第二线路存储器块包括:第五和第七存储器,用于响应写信号而存储左部的偶数数据,并且响应 读信号而向第三数据驱动器提供左部的偶数数据;和第六和第八存储器,用于响应分别从第五存储器和第七存储器提供的进 位信号而存储右部的偶数数据,并且响应读信号而向第四数据驱动器提供右 部的偶数数据。

4.如权利要求1所述的有机发光显示器,其中,读信号的时钟频率被设 定为低于写信号的时钟频率。

5.一种驱动有机发光显示器的方法,所述有机发光显示器包括被划分为 左部和右部的显示区域,所述方法包括:响应写信号而在第一存储器中存储将被提供至左部的奇数数据;

在第一存储器存储左部的奇数数据之后,响应从第一存储器提供的进位 信号而在第二存储器中存储将被提供至右部的奇数数据;

响应写信号而在第三存储器中存储将被提供至左部的偶数数据;

在第三存储器存储左部的偶数数据之后,响应从第三存储器提供的进位 信号而在第四存储器中存储将被提供至右部的偶数数据;和通过向第一、第二、第三和第四存储器分别发送读信号,而输出存储在 第一、第二、第三和第四存储器中的数据。

6.如权利要求5所述的方法,其中,第一、第二、第三和第四存储器中 的每一个在接收读信号时同时输出其中存储的数据。

7.如权利要求5所述的方法,其中,第一、第二、第三和第四存储器中 的每一个在接收读信号时依次输出其中存储的数据。

8.如权利要求5所述的方法,还包括:

允许第五存储器与第一存储器交替地存储并输出左部的奇数数据;

允许第六存储器与第二存储器交替地存储并输出右部的奇数数据;

允许第七存储器与第三存储器交替地存储并输出左部的偶数数据;和允许第八存储器与第四存储器交替地存储并输出右部的偶数数据。

说明书 :

本申请要求2004年8月30日向韩国知识产权局提出的韩国专利申请第 10-2004-0068403的优先权,特此全文引用以供参考。

技术领域

本发明涉及一种有机发光显示器及其驱动方法,更具体地,涉及一种其 中降低了驱动频率并且同时减少生产成本的有机发光显示器及其驱动方法。

背景技术

最近,各种平板显示器已被开发来代替阴极射线管(CRT)显示器,因为 CRT显示器相对笨重。平板显示器包括液晶显示器(LCD)、场致发光显示器 (FED)、等离子体显示板(PDP)、和有机发光显示器。
在平板显示器中,有机发光显示器可以通过电子-空穴重组来自身发光。 这种有机发光显示器的优势是响应时间相对较快,并且功耗相对较低。通常, 有机发光显示器利用在每个像素中提供的薄膜晶体管(TFT)向发光器件提供 对应于数据信号的电流,从而使得发光器件发光。
图1图解说明了传统有机发光显示器。
参考图1,传统有机发光显示器包括:图像区域30,其具有相邻于其中 多条扫描线S1到Sn与多条数据线D1到Dm相互交叉的各个区域形成的多 个像素1,其中n和m是自然数;扫描驱动器20,用于驱动扫描线S1到Sn; 数据驱动器10,用于驱动数据线D1到Dm;和控制器40,用于控制扫描驱 动器20和数据驱动器10。
扫描驱动器20响应从控制器40发送的扫描控制信号GCS而产生一个(或 多个)扫描信号用于驱动扫描线S1到Sn,并且向扫描线S1到Sn依次提供扫 描信号。
数据驱动器10接收数据控制信号DCS和来自控制器40的数据Data。然 后,数据驱动器10被数据控制信号DCS控制来将数据Data转换为电压(或电 流),从而将一个(或多个)数据信号输出至数据线D1至Dm。这时,数据驱动 器10每水平周期将对应于一个水平线的数据信号提供至数据线D1至Dm。
在操作中,当扫描信号被发送至扫描线S时选择像素1,并且发出对应 于被发送至数据线D的数据信号的光。为此,每个像素1包括至少一个开关 器件和电容器。
控制器40响应外部同步信号而产生数据控制信号DCS和一个(或多个) 扫描控制信号GCS。这里,数据控制信号DCS被发送至数据驱动器10,并 且扫描控制信号GCS被发送至扫描驱动器20。
而且,控制器40临时存储外部数据Data,并且将所存储的数据Data提 供给数据驱动器10。为此,控制器40包括如图2A所示的线路存储器42和 44。另外,临时存储的数据Data可以被提供至伽马发生器(未示出)。然后, 伽马发生器响应数据Data的等级而生成数据信号,并且将该数据信号提供至 数据驱动器10。
图2A和2B图解说明了传统有机发光显示器的控制器中提供的线路存储 器。
参考图2A和2B,控制器40包括第一线路存储器42和第二线路存储器 44。线路存储器42和44中的每一个被设定为具有确定容量来存储对应于一 条水平线的数据。这里,第一线路存储器42和第二线路存储器44在写和读 操作之间重复地交替。
例如,如图2A所示,当写信号W被发送至第一线路存储器42时,读信 号R被发送至第二线路存储器44。此处,写信号W和读信号R包括诸如地 址信号、时钟信号等的各种信号。当写信号W被发送至第一线路存储器42 时,第一线路存储器42依次存储对应于一条水平线的外部数据Data。而且, 当读信号R被发送至第二线路存储器44时,第二线路存储器44向数据驱动 器10提供其中存储的对应于一条水平线的数据Data。
另一方面,如图2B所示,当读信号R被发送至第一线路存储器42时, 写信号W被发送至第二线路存储器44。当读信号R被发送至第一线路存储 器42时,第一线路存储器42向数据驱动器10提供其中存储的对应于一条水 平线的数据Data。而且,当写信号W被发送至第二线路存储器44时,第二 线路存储器44依次存储对应于一条水平线的外部数据Data。
也就是,如图1所示的传统有机发光显示器利用线路存储器42和44来 临时存储数据Data,并且将所存储的数据Data提供给数据驱动器10,从而 显示预定的图像。这里,线路存储器42和44存储多个数据Data,并且每一 水平周期1H将所存储的数据Data提供给数据驱动器10,从而读信号R和写 信号W具有高时钟频率。
因此,因为读信号R和写信号W中包含的时钟具有高频,因此产生电磁 干扰(EMI)等,从而恶化了有机发光显示器的驱动操作。而且,因为读信号R 和写信号W中的每一个具有高时钟频率,因此需要能够以高频稳定驱动的高 性能集成电路(IC),因此引起了增加生产成本的问题。为了解决这一问题,已 经提出了如图3所示的有机发光显示器。
图3图解说明了另一种传统有机发光显示器。在图3中,与图1中相同 的附图标记表示相同的元件,并且将避免对图1的显示器的上述描述基本类 似的元件的描述。
参考图3,有机发光显示器包括:显示区域30,其具有相邻于其中多条 扫描线S1到Sn与多条数据线D1到Dm相互交叉的各个区域形成的多个像 素1,其中n和m是自然数;扫描驱动器20,用于驱动扫描线S1到Sn;第 一数据驱动器12,用于驱动奇数数据线D1、D3、...、Dm-1;第二数据驱动 器14,用于驱动偶数数据线D2、D4、...、Dm;和控制器50,用于控制扫描 驱动器20、第一数据驱动器12和第二数据驱动器14。
扫描驱动器20响应从控制器50发送的一个(或多个)扫描控制信号GCS 而产生一个(或多个)扫描信号用于驱动扫描线S1到Sn,并且向扫描线S1到 Sn依次提供扫描信号。
第一数据驱动器12接收数据控制信号DCS和来自控制器50的奇数数据 Data(o)。然后,第一数据驱动器12被数据控制信号DCS控制来将奇数数据 Data(o)转换为电压(或电流),从而将一个(或多个)奇数数据信号输出至奇数 数据线D1、D3、...、Dm-1。这时,第一数据驱动器12每水平周期将对应于 一个水平线的一个(或多个)奇数数据信号提供至奇数数据线D1、D3、...、 Dm-1。
另外,第二数据驱动器14接收数据控制信号DCS和来自控制器50的偶 数数据Data(e)。然后,第二数据驱动器14被数据控制信号DCS控制来将偶 数数据Data(e)转换为电压(或电流),从而将一个(或多个)偶数数据信号输出至 偶数数据线D2、D4、...、Dm。这时,第二数据驱动器14每水平周期将对应 于一个水平线的一个(或多个)偶数数据信号提供至偶数数据线D2、D4、...、 Dm。
在操作中,当扫描信号被发送至扫描线S时选择像素1,并且发出对应 于被发送至数据线D的数据信号的光。为此,每个像素1包括至少一个开关 器件和电容器。
控制器50响应外部同步信号而产生数据控制信号DCS和一个(或多个) 扫描控制信号GCS。这里,数据控制信号DCS被发送至第一和第二数据驱动 器12和14,并且扫描控制信号GCS被发送至扫描驱动器20。
而且,控制器50临时存储外部数据Data作为奇数数据Data(o)和偶数数 据Data(e),并且将所存储的奇数数据Data(o)和所存储的偶数数据Data(e)分 别提供给第一和第二数据驱动器12和14。为此,控制器50包括如图4A所 示的线路存储器块53和56。另外,可以将临时存储的数据Data从控制器50 提供至伽马发生器(未示出)。然后,伽马发生器响应数据Data的等级而生成 数据信号,并且将该数据信号提供至第一和第二数据驱动器12和14。
图4A和4B图解说明了在传统有机发光显示器的控制器中提供的线路存 储器。
参考图4A和4B,控制器50包括第一线路存储器块53和第二线路存储 器块56。第一线路存储器块53包括第一存储器51和第二存储器52。第一和 第二存储器51和52中的每一个被设定为具有确定容量来存储对应于半条水 平线的数据。这里,第一存储器51和第二存储器52在写和读操作之间重复 地交替。而且,第二线路存储器块56包括第三存储器54和第四存储器55。 第三和第四存储器54和55中的每一个被设定为具有确定容量来存储对应于 半条水平线的数据。这里,第三存储器54和第四存储器55在写和读操作之 间重复地交替。
例如,如图4A所示,当写信号W被发送至第一和第三存储器51和54 时,读信号R被发送至第二和第四存储器52和55。当写信号W被发送至第 一存储器51时,第一存储器51依次存储对应于一条水平线的外部奇数数据 Data(o)。而且,当写信号W被发送至第三存储器54时,第三存储器54依次 存储对应于一条水平线的外部偶数数据Data(e)。
当读信号R被发送至第二存储器52时,第二存储器52向第一数据驱动 器12提供其中存储的对应于一条水平线的奇数数据Data(o)。这里,第二存 储器52也同时或依次输出奇数数据Data(o)。当读信号R被发送至第四存储 器55时,第四存储器55向第二数据驱动器14提供其中存储的对应于一条水 平线的偶数数据Data(e)。这里,第四存储器55也同时或依次输出偶数数据 Data(e)。
另一方面,如图4B所示,当读信号R被发送至第一和第三存储器51和 54时,写信号W被发送至第二和第四存储器52和55。当读信号R被发送至 第一存储器51时,第一存储器51向第一数据驱动器12提供其中存储的前一 水平周期的奇数数据Data(o)。而且,当读信号R被发送至第三存储器54时, 第三存储器54向第二数据驱动器14提供其中存储的前一水平周期的偶数数 据Data(e)。
当写信号W被发送至第二存储器52时,第二存储器52依次存储其中对 应于一条水平线的奇数数据Data(o)。当写信号W被发送至第四存储器55时, 第四存储器55依次存储其中对应于一条水平线的偶数数据Data(e)。
因此,传统存储器51、52、54和55中的每一个存储奇数或偶数数据Data(o) 或Data(e),并且将所存储的奇数或偶数数据Data(o)或Data(e)提供至第一数 据驱动器或第二数据驱动器12或14,从而与图1的有机发光显示器相比, 包含在读和写信号R和W中的时钟的频率可被有利地减少约一半。然而,图 3的传统发光显示器需要不同的数据驱动器12和14来驱动奇数数据线D1、 D3、...、Dm-1和偶数数据线D2、D4、...、Dm,从而可能恶化图像质量。
具体地,第一数据驱动器12和第二数据驱动器14必须同时提供奇数数 据信号和偶数数据信号。然而,由于线路阻抗等原因,数据控制信号DCS未 被同时发送至第一和第二数据驱动器12和14,因此奇数数据信号和偶数数 据信号在不同时刻被发送。因为未在同时提供奇数数据信号和偶数数据信号, 因此图像质量以垂直线为单位恶化。
而且,奇数数据线D1、D3、...、Dm-1和偶数数据线D2、D4、...、Dm 被不同数据驱动器12和14驱动,从而由于在相邻数据线D之间形成的等效 电容而产生了干扰,从而可能进一步恶化图像质量。

发明内容

因此,本发明的实施例提供了一种有机发光显示器及其驱动方法,其 中降低了驱动频率并且同时减少了生产成本。
本发明的一个实施例提供了一种有机发光显示器包括:显示区域,其 被划分为左部和右部;第一数据驱动器,用于向左部的数据线提供数据信号; 第二数据驱动器,用于向右部的数据线提供数据信号;和第一和第二存储器 组,其中,当第一和第二存储器组中的一个其中存储将被提供至左部和右部 的数据时,第一和第二存储器组中的另一个向第一和第二数据驱动器提供其 中存储的数据,和其中,当第一和第二存储器组中的一个并行接收读信号时, 第一和第二存储器组中的另一个使用进位信号作为存储器之间的连接信号并 串行接收写信号。
本发明的一个实施例提供了一种有机发光显示器,包括:显示区域,其 被划分为左部和右部;第一数据驱动器,用于向对应于左部的数据线提供数 据信号;第二二数据驱动器,用于向对应于右部的数据线提供数据信号;第一 和第三存储器,其中,当第一和第三存储器中的一个存储将被提供至左部的 数据时,第一和第三存储器中的另一个向第一数据驱动器提供其中存储的左 部的数据;和第二和第四存储器,其中,当第二和第四存储器中的一个存储 将被提供至右部的数据时,第二和第四存储器中的另一个向第二数据驱动器 提供其中存储的右部的数据,其中,读信号被同时提供至第一和第三存储器 中的一个以及第二和第四存储器中的一个,第一和第三存储器中的另一个以 及第二和第四存储器中的另一个使用进位信号作为存储器之间的连接信号并 串行接收写信号。
本发明的一个实施例提供了一种有机发光显示器,包括:显示区域,其 被划分为左部和右部;第一数据驱动器,用于向对应于左部的奇数数据线提 供数据信号;第二数据驱动器,用于向对应于右部的奇数数据线提供数据信 号;第三数据驱动器,用于向对应于左部的偶数数据线提供数据信号;第四 数据驱动器,用于向对应于右部的偶数数据线提供数据信号;第一线路存储 器块,用于响应写信号而依次存储将被提供至左部和右部的奇数数据,并且 响应读信号而同时输出其中存储的左部和右部的奇数数据;和第二线路存储 器块,用于响应写信号而依次存储将被提供至左部和右部的偶数数据,并且 响应读信号而同时输出其中存储的左部和右部的偶数数据。
本发明的一个实施例提供了一种驱动有机发光显示器的方法,所述方法 包括:响应写信号而在第一存储器中存储将被提供至显示区域的左部的数据; 在第一存储器存储将被提供至左部的数据之后,响应从第一存储器提供的进 位信号而在第二存储器中存储将被提供至显示区域的右部的数据;和通过向 第一存储器和第二存储器同时发送读信号,输出存储在第一存储器中的数据 和存储在第二存储器中的数据。
本发明的一个实施例提供了一种驱动有机发光显示器的方法,所述有机 发光显示器包括被划分为左部和右部的显示区域,所述方法包括:响应写信 号而在第一存储器中存储将被提供至左部的奇数数据;在第一存储器存储左 部的奇数数据之后,响应从第一存储器提供的进位信号而在第二存储器中存 储将被提供至右部的奇数数据;响应写信号而在第三存储器中存储将被提供 至左部的偶数数据;在第三存储器存储左部的偶数数据之后,响应从第三存 储器提供的进位信号而在第四存储器中存储将被提供至右部的偶数数据;和 通过向第一、第二、第三和第四存储器分别发送读信号,输出存储在第一、 第二、第三和第四存储器中的数据。

附图说明

结合说明书的附图与描述一起说明了本发明的示例性实施例,用于解释 本发明的原理。
图1图解说明了传统有机发光显示器;
图2A和2B图解说明了图1的控制器中提供的线路存储器;
图3图解说明了另一种传统有机发光显示器;
图4A和4B图解说明了图3的控制器中提供的线路存储器;
图5图解说明了根据本发明第一实施例的有机发光显示器;
图6A和6B图解说明了图5的控制器中提供的线路存储器;
图7图解说明了根据本发明第二实施例的有机发光显示器;和
图8A和8B图解说明了图7的控制器中提供的线路存储器。

具体实施方式

下文中,将参考附图来描述根据本发明的某些示例性实施例。本发明的 示例性实施例被提供来使本领域的普通技术人员易于理解。
图5图解说明了根据本发明第一实施例的有机发光显示器。
参考图5,根据本发明第一实施例的有机发光显示器包括:显示区域120, 其具有相邻于其中多条扫描线S1到Sn与多条数据线D1到Dm相互交叉的 各个区域形成的多个像素140,其中n和m是自然数;扫描驱动器110,用 于驱动扫描线S1到Sn;第一和第二数据驱动器100和101,用于驱动数据线 D1到Dm;和控制器130,用于控制扫描驱动器110、以及第一和第二数据驱 动器100和101。
扫描驱动器110响应从控制器130发送的一个(或多个)扫描控制信号GCS 而产生一个(或多个)扫描信号用于驱动扫描线S1到Sn,并且向扫描线S1到 Sn依次提供扫描信号。
在操作中,当扫描信号被发送至扫描线S时选择像素140,并且发出对 应于被发送至数据线D的数据信号的光。为此,每个像素140包括至少一个 开关器件和电容器。
显示区域120包括多个像素140。而且,当显示区域120被划分为左部 122和右部124时,对其进行驱动。左部122包括第一数据线D1至第i数据 线Di,其中i是m/2。右部124包括第(i+1)数据线Di+1至第m数据线Dm。
第一和第二数据驱动器100和101接收数据控制信号DCS和来自控制器 130的数据Data。然后,第一和第二数据驱动器100和101被数据控制信号 DCS控制来将数据Data转换为电压(或电流),从而将一个(或多个)数据信号 输出至数据线D1至Dm。这时,第一数据驱动器100将该数据信号提供至包 含在左部122中的第一数据线D1至第i数据线Di,并且第二数据驱动器101 将该数据信号提供至包含在右部124中的第(i+1)数据线Di+1至第m数据线 Dm。
控制器130响应外部同步信号而产生数据控制信号DCS和一个(或多个) 扫描控制信号GCS。这里,数据控制信号DCS被发送至第一和第二数据驱动 器100和101,并且扫描控制信号GCS被发送至扫描驱动器110。
而且,控制器130临时存储外部数据Data,并且将所存储的数据Data(L) 和Data(R)提供给第一和第二数据驱动器100和101。为此,控制器130包括 如图6A所示的线路存储器块135和136。另外,可以将临时存储的数据Data 从控制器130提供至伽马发生器(未示出)。然后,伽马发生器响应数据Data 的等级而生成数据信号,并且将该数据信号提供至第一和第二数据驱动器100 和101。在该实施例中,在控制器130中提供存储器块135和136,只是为了 示例性目的,而不是限制本发明。例如,在一个实施例中,在控制器130外 部提供存储器块。
图6A和6B图解说明了在图5的控制器中提供的线路存储器。
参考图6A和6B,控制器130包括第一线路存储器块135和第二线路存 储器块136。第一线路存储器块135包括第一存储器131和第二存储器132。 第一和第二存储器131和132中的每一个被设定为具有确定容量来存储对应 于半条水平线的数据。换句话说,第一存储器131的容量被设定来存储将被 提供至显示区域120的左部122的数据Data(L),并且第二存储器132的容量 被设定来存储将被提供至显示区域120的右部124的数据Data(R)。
第二线路存储器块136包括第三存储器133和第四存储器134。第三和 第四存储器133和134中的每一个被设定为具有容量来存储对应于半条水平 线的数据。换句话说,第三存储器133的容量被设定来存储将被提供至左部 122的数据Data(L),而第四存储器134的容量被设定来存储将被提供至右部 124的数据Data(R)。这里,第一和第二存储器131和132以及第三和第四存 储器133和134在读和写操作之间重复地交替。
例如,如图6A所示,当写信号W被发送至第一存储器131时,读信号 R被发送至第三和第四存储器133和134。这里,写信号W和读信号R包括 诸如地址信号、时钟信号等的各种信号。当写信号W被发送至第一存储器131 时,第一存储器131依次存储将被提供至外部数据Data的左部122的数据 Data(L)。当第一存储器131完全存储将被提供至左部122的数据Data(L)时, 第一存储器131向第二存储器132发送进位信号。在接收该进位信号之后, 第二存储器132依次存储将被提供至外部数据Data的右部124的数据 Data(R)。在图6A中,写信号W被串行提供至第一线路存储器块135。
当读信号R被发送至第三存储器133时,第三存储器133向第一数据驱 动器100提供其中存储的左部122的数据Data(L)。这里,第三存储器133也 同时或依次输出左部122的数据Data(L)。而且,当读信号R被发送至第四存 储器134时,第四存储器134向第二数据驱动器101提供其中存储的右部124 的数据Data(R)。这里,第四存储器134也同时或依次输出右部124的数据 Data(R)。在图6A中,读信号R被并行提供至第二线路存储器块136。
然后,如图6B所示,在读信号R被发送至第一和第二存储器131和132 时,写信号W被发送至第三存储器133。当读信号R被发送至第一存储器131 时,第一存储器133将在前一水平周期期间存储的左部122的数据Data(L) 提供至第一数据驱动器100。这里,第一存储器131也同时或依次输出左部 122的数据Data(L)。而且,当读信号R被发送至第二存储器132时,第二存 储器132将其中存储的右部124的数据Data(R)提供至第二数据驱动器101。 这里,第二存储器132也同时或依次输出右部124的数据Data(R)。在图6B 中,读信号R被并行提供至第一线路存储器块135。
当写信号W被发送至第三存储器133时,第三存储器133依次存储将被 提供至外部数据Data的左部122的数据Data(L)。当第三存储器133完全存 储将被提供至左部122的数据Data(L)时,第三存储器133向第四存储器134 发送进位信号。在接收该进位信号之后,第四存储器134依次存储将被提供 至外部数据Data的右部124的数据Data(R)。在图6B中,写信号W被串行 提供至第二线路存储器块136。
根据本发明的第一实施例,读信号R时钟被并行(或者同时)提供至在每 个线路存储器块135和136中提供的存储器,并且写信号W时钟被串行提供 至每个线路存储器块135和136中提供的存储器。因此,读信号R时钟被提 供至在每个线路存储器块135和136中提供的存储器,从而与图1的传统有 机发光显示器相比,包含在读信号R中的时钟的频率可被有利地减少大约一 半。
因此,由于与传统有机发光显示器相比,包含在读信号R中的时钟的频 率可被有利地减少大约一半,因此减少了电磁干扰(EMI)。而且,因此,由于 与传统有机发光显示器相比,包含在读信号R中的时钟的频率可被有利地减 少大约一半,所以能够利用低频操作的集成芯片(IC)等,从而减少有机发光显 示器的生产成本。根据本发明的第一实施例,显示区域120被划分为左部122 和右部124,因此防止了图像质量以垂直线为单位恶化,并且同时最小化了 由于电容影响引起的相邻数据线D之间的干扰。
图7图解说明了根据本发明第二实施例的有机发光显示器。
参考图7,根据本发明第二实施例的有机发光显示器包括:显示区域220, 其具有相邻于其中多条扫描线S1到Sn与多条数据线D1到Dm相互交叉的 各个区域形成的多个像素250,其中n和m是自然数;扫描驱动器210,用 于驱动扫描线S1到Sn;第一、第二、第三和第四数据驱动器200、201、202 和203,用于驱动数据线D1到Dm;和控制器230,用于控制扫描驱动器210、 以及第一至第四数据驱动器200至203。
扫描驱动器210响应从控制器230发送的一个(或多个)扫描控制信号 GCS而产生一个(或多个)扫描信号用于驱动扫描线S1到Sn,并且向扫描线 S1到Sn依次提供扫描信号。
在操作中,当扫描信号被发送至扫描线S时,选择像素250,并且发出 对应于被发送至数据线D的数据信号的光。为此,每个像素250包括至少一 个开关器件和电容器。
显示区域220包括多个像素250。而且,当显示区域250被划分为左部 222和右部224时而被驱动。左部222包括第一数据线D1至第i数据线Di。 右部224包括第(i+1)数据线Di+1至第m数据线Dm。
第一数据驱动器200接收数据控制信号DCS和来自控制器230的左部 222的奇数数据Data(L)(o)。第二数据驱动器201接收数据控制信号DCS和 来自控制器230的右部224的奇数数据Data(R)(o)。第三数据驱动器202接收 数据控制信号DCS和来自控制器230的左部222的偶数数据Data(L)(e)。第 四数据驱动器203接收数据控制信号DCS和来自控制器230的右部224的偶 数数据Data(R)(e)。
第一至第四数据驱动器200至203被数据控制信号DCS控制来将数据 Data转换为电压(或电流),从而将一个(或多个)数据信号输出至数据线D1至 Dm。这时,第一至第四数据驱动器200至203在每一个水平周期将该数据信 号提供至数据线D1至Dm。
控制器230响应外部同步信号而产生数据控制信号DCS和一个(或多个) 扫描控制信号GCS。这里,数据控制信号DCS被发送至第一至第四数据驱动 器200至203,并且扫描控制信号GCS被发送至扫描驱动器210。
而且,控制器230临时存储外部数据Data,并且将所存储的数据 Data(L)(o)、Data(R)(o)、Data(L)(e)、Data(R)(e)提供给第一至第四数据驱动器 200至203。为此,控制器230包括如图8A所示的线路存储器块240和241。 另外,可以将临时存储的数据Data从控制器230提供至伽马发生器(未示出)。 然后,伽马发生器响应数据Data的等级而生成数据信号,并且将该数据信号 提供至第一至第四数据驱动器200至203。在该实施例中,在控制器230中 提供线路存储器块240和241,只是为了示例性目的,而不是限制本发明。 例如,在一个实施例中,在控制器230外部提供存储器块。
图8A和8B图解说明了在图7的控制器中提供的线路存储器块。
参考图8A和8B,控制器230包括第一线路存储器块240和第二线路存 储器块241。第一线路存储器块240包括第一存储器231、第二存储器232、 第三存储器233和第四存储器234。第一至第四存储器231至233中的每一 个被设定为具有确定容量来存储对应于四分之一水平线的数据。换句话说, 第一和第三存储器231和233中的每一个的容量被设定来存储左部222的奇 数数据Data(L)(o),并且第二和第四存储器232和234中的每一个的容量被设 定来存储右部224的奇数数据Data(R)(o)。
第二线路存储器块241包括第五存储器235、第六存储器236、第七存储 器237和第八存储器238。第五至第八存储器235至238中的每一个被设定 为具有确定容量来存储对应于四分之一水平线的数据Data。换句话说,第五 至第七存储器235和237中的每一个的容量被设定来存储左部222的偶数数 据Data(L)(e),并且第六和第八存储器236和238中的每一个的容量被设定来 存储右部224的偶数数据Data(R)(e)。
例如,如图8A所示,当写信号W被发送至第一和第五存储器231和235 时,读信号R被发送至第三、第四、第七和第八存储器233、234、237和238。 当写信号W被发送至第一存储器231时,第一存储器231依次存储外部数据 Data的左部222的奇数数据Data(L)(o)。当第一存储器231完全存储左部222 的奇数数据Data(L)(o)时,第一存储器231向第二存储器232发送进位信号。 在接收该进位信号之后,第二存储器232依次存储外部数据Data的右部224 的奇数数据Data(R)(o)。
当写信号W被发送至第五存储器235时,第五存储器235依次存储外部 数据Data的左部222的偶数数据Data(L)(e)。当第五存储器235完全存储左 部222的偶数数据Data(L)(e)时,第五存储器235向第六存储器236发送进位 信号。在接收该进位信号之后,第六存储器236依次存储外部数据Data的右 部224的偶数数据Data(R)(e)。
当读信号R被发送至第三存储器233时,第三存储器233向第一数据驱 动器200提供其中存储的左部222的奇数数据Data(L)(o)。这里,第三存储器 233也同时或依次输出左部222的奇数数据Data(L)(o)。
当读信号R被发送至第四存储器234时,第四存储器234向第二数据驱 动器201提供其中存储的右部224的奇数数据Data(R)(o)。这里,第四存储器 234也同时或依次输出右部224的奇数数据Data(R)(o)。
当读信号R被发送至第七存储器237时,第七存储器237将其中存储的 左部222的偶数数据Data(L)(e)提供至第三数据驱动器202。这里,第七存储 器237也同时或依次输出左部222的偶数数据Data(L)(e)。
当读信号R被发送至第八存储器238时,第八存储器238将其中存储的 右部224的偶数数据Data(R)(e)提供至第四数据驱动器203。这里,第八存储 器238也同时或依次输出右部224的偶数数据Data(R)(e)。
然后,如图8B所示,当读信号R被发送至第一、第二、第五和第六存 储器231、232、235和236时,写信号W被发送至第三和第七存储器233和 237。
当写信号W被发送至第三存储器233时,第三存储器233依次存储外部 数据Data的左部222的奇数数据Data(L)(o)。当第三存储器233完全存储左 部222的奇数数据Data(L)(o)时,第三存储器233向第四存储器234发送进位 信号。在接收该进位信号之后,第四存储器234依次存储外部数据Data的右 部224的奇数数据Data(R)(o)。
当写信号W被发送至第七存储器237时,第七存储器237依次存储外部 数据Data的左部222的偶数数据Data(L)(e)。当第七存储器237完全存储左 部222的偶数数据Data(L)(e)时,第七存储器237向第八存储器238发送进位 信号。在接收该进位信号后,第八存储器238依次存储外部数据Data的右部 224的偶数数据Data(R)(e)。
当读信号R被发送至第一存储器231时,第一存储器231向第一数据驱 动器200提供其中存储的左部222的奇数数据Data(L)(o)。这里,第一存储器 231也同时或依次输出左部222的奇数数据Data(L)(o)。
当读信号R被发送至第二存储器232时,第二存储器232向第二数据驱 动器201提供其中存储的右部224的奇数数据Data(R)(o)。这里,第二存储器 232也同时或依次输出右部224的奇数数据Data(R)(o)。
当读信号R被发送至第五存储器235时,第五存储器235向第三数据驱 动器202提供其中存储的左部222的偶数数据Data(L)(e)。这里,第五存储器 235也同时或依次输出左部222的偶数数据Data(L)(e)。
当读信号R被发送至第六存储器236时,第六存储器236向第四数据驱 动器203提供其中存储的右部224的偶数数据Data(R)(e)。这里,第六存储器 236也同时或依次输出右部224的偶数数据Data(R)(e)。
根据本发明的第二实施例,当显示区域220被划分为左部222和右部224 时被驱动。而且,根据本发明的第二实施例,当数据线D被划分为奇数数据 线D1、D3、...、Dm-1和偶数数据线D2、D4、...、Dm时被驱动。
这里,第一存储器231和第三存储器233在其中存储左部222的奇数数 据Data(L)(o),并且将所存储的奇数数据Data(L)(o)提供至左部222。第五存 储器235和第七存储器237在其中存储左部222的偶数数据Data(L)(e),并且 将所存储的偶数数据Data(L)(e)提供至左部222。第二存储器232和第四存储 器234在其中存储右部224的奇数数据Data(L)(o),并且将所存储的奇数数据 Data(L)(o)提供至右部224。第六存储器236和第八存储器238在其中存储右 部224的偶数数据Data(R)(e),并且将所存储的偶数数据Data(R)(e)提供至右 部224。
而且,写信号W的频率被设定来依次存储奇数数据Data(o)和偶数数据 Data(e)。因此,与图1的传统有机发光显示器相比,包含在写信号W中的时 钟的频率减少了大约一半。而且,读信号R被设定来输出左部222的奇数数 据、左部222的偶数数据、右部224的奇数数据、和右部224的偶数数据, 这些数据在先被存储在各个存储器中。因此,与图1的传统有机发光显示器 相比,包含在读信号R中的时钟的频率被减少大约四分之一。
根据本发明的第二实施例,写信号W和读信号R被设定为具有相对低的 频率,因此,减少了EMI。而且,由于写信号W和读信号R被设定为具有相 对低的频率,因此能够利用低频操作的集成芯片(IC)等,从而减少有机发光显 示器的生产成本。
如上所述,本发明提供一种有机发光显示器及其驱动方法,其中,相 对应于平板的左部和右部划分并提供数据,因此降低了包含在将被提供至 线路存储器的读信号中的时钟的频率,从而减少生产成本。
而且,本发明提供一种有机发光显示器及其驱动方法,其中,对应于 平板的左部和右部并且同时对应于奇数数据线和偶数数据线划分并提供 数据,因此降低了包含在将被提供至线路存储器的读信号和写信号中的时 钟的频率,从而减少生产成本。
尽管已经示出和描述了本发明的具体实施例,但是本领域的普通技术人 员应当理解,在不背离本发明的原理和精神的情况下,可以在这些实施例中 进行改变,本发明的范围由权利要求及其等效物定义。