电致发光显示器及其驱动方法转让专利

申请号 : CN200810200597.9

文献号 : CN101364378B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 朱修剑

申请人 : 上海广电光电子有限公司

摘要 :

本发明公开了一种电致发光显示器及其驱动方法,该电致发光显示器包括n行m列成矩阵分布的像素,每一行像素由一条栅极线连接,每一列像素由一条数据线连接;一栅极驱动器,驱动所述栅极线;一源极驱动器,驱动所述数据线;时序控制器,控制所述栅极驱动器和源极驱动器;VDL电压源,提供负电压信号;其中,所述数据线和源极驱动器之间还包括一时序控制开关,所述时序控制开关和源极驱动器的输出或VDL电压源相连。本发明提供的电致发光显示器及其驱动方法,改善了电致发光元件性能退化。

权利要求 :

1.一种电致发光显示器,包括:n行m列成矩阵分布的像素,每一行像素由一条栅极线连接,每一列像素由一条数据线连接,m和n为自然数;

一栅极驱动器,驱动所述栅极线;

一源极驱动器,驱动所述数据线;

时序控制器,控制所述栅极驱动器和源极驱动器;

负电压源,提供负电压信号;

其特征在于,所述数据线和源极驱动器之间还包括一时序控制开关,所述时序控制开关和源极驱动器的输出或负电压源相连,交替输出源极驱动器的数据信号或负电压源的负电压信号。

2.一种如权利要求1所述电致发光显示器的驱动方法,包括以下步骤:时序控制器输出周期性行频信号TP;

源极驱动器在行频信号TP的下降沿输出数据信号;

将扫描信号VGH保持的时间T分为两个时间段T1和T2;

在时间段T1内,所述时序控制开关连接到负电压源,数据线上输入负电压信号;

在时间段T2内,所述时序控制开关连接到源极驱动器,数据线上输入数据信号。

说明书 :

电致发光显示器及其驱动方法

技术领域

[0001] 本发明涉及一种显示器及其驱动方法,尤其涉及一种电致发光显示器及其驱动方法。

背景技术

[0002] 电致发光显示器是利用电致发光(EL)元件的亮度变化来显示图像的。近年来,EL元件的发展,尤其是有机电致发光二极管(OLED)的发展,相比现有电阻发光显示器,在相同亮度下具有更低能耗以及更轻薄的特点。因此,电致发光显示器将会越来越广泛地应用在各种大中小尺寸的终端显示设备中。
[0003] 有源电致发光显示器的显示构造如图1所示,有源电致发光显示器具有n行m列成矩阵分布的像素;栅极驱动器101用于对栅极线(G1,G2…Gn)进行驱动选通;源极驱动器102用于对数据线(D1,D2…Dm)进行驱动;栅极驱动器101和源极驱动器102由时序控制器103驱动,像素单元由栅极线和数据线之间交叉的区域组成,并在有源电致发光显示器中形成矩阵分布;在该交叉的区域中,存在两个薄膜晶体管(TFT),当TFT所处的栅极线被选通时,数据线的数据信号充入存储电容,并由存储电容保持该数据信号;该数据信号将控制与EL连接的TFT的通态电流,该通态电流将控制EL的亮度以实现灰阶显示。 [0004] 现有技术的有源电致发光显示器驱动原理如图2所示。结合图1和图2对其驱动方法说明如下:1)当栅极线G1上施加的扫描信号从VGL切换到VGH时,在扫描信号VGH保持的T时间内,第二薄膜晶体管Q11-2被选通;数据线D1输入的数据信号VD1给存储电容C11充电;存储电容C11保持数据信号VD1控制第一薄膜晶体管Q11-1的通态电流;第一薄膜晶体管Q11-1的通态电流决定发光元件D11的亮度,完成该像素单元的显示。同样的,与发光元件D11在同一行的其他EL的亮度将根据栅极线G1被选通时数据线D2到Dm上输入的数据信号分别决定。2)当栅极线G1被停止选通后,栅极线G2被选通;同样的,栅极线G2所在行的像素的亮度将根据栅极线G2被选通时数据线D1到Dm上输入的数据信号分别决定。3) 在显示图像的一帧时间内,栅极线G1到Gn依次被选通,各像素单元完成对一帧画面的显示。在电致发光显示器中,其像素单元的两个TFT通常均为nTFT,扫描信号VGL的电压值小于0,扫描信号VGH的电压值大于0,数据信号VDm也大于0。因此,在电致发光显示器中,仅有正电压施加到控制EL元件电流的TFT,易导致TFT的阀值电压偏移,从而引发电致发光显示器件的亮度退化和寿命减短;另外,储存电容器仅充有正电压而不放电,也会引起性能退化而减短电致发光显示器件的寿命。

发明内容

[0005] 本发明所要解决的技术问题是提供一种电致发光显示器及其驱动方法,以改善电致发光元件性能退化。
[0006] 本发明为解决上述技术问题而采用的技术方案是提供一种电致发光显示器,包括:
[0007] n行m列成矩阵分布的像素,每一行像素由一条栅极线连接,每一列像素由一条数据线连接,m和n为自然数;
[0008] 一栅极驱动器,驱动所述栅极线;一源极驱动器,驱动所述数据线; [0009] 时序控制器,控制所述栅极驱动器和源极驱动器;负电压源,提供负电压信号;其中,所述数据线和源极驱动器之间还包括一时序控制开关,所述时序控制开关和源极驱动器的输出或负电压源相连,交替输出源极驱动器的数据信号或负电压源的负电压信号。 [0010] 本发明为解决上述技术问题还提供一种上述电致发光显示器的驱动方法,包括以下步骤:
[0011] 时序控制器输出周期性行频信号TP;
[0012] 源极驱动器在行频信号TP的下降沿输出数据信号;
[0013] 将扫描信号VGH保持的时间T分为两个时间段T1和T2;
[0014] 在时间段T1内,所述时序控制开关连接到VDL电压源,数据线上输入负电压信号;
[0015] 在时间段T2内,所述时序控制开关连接到源极驱动器,数据线上输入数据信号。 [0016] 本发明对比现有技术有如下的有益效果:本发明提供的电致发光显示器及其驱动方法,通过在现有电致发光显示器的数据线和源极驱动器之间增加一个时序控制开关,该时序控制开关在控制信号SP驱动下交替输出源极驱动器的数据信号VDm或VDL电压源的负电压信号,保证存储电容交替充放电,改善电致发光元件性能退化。 附图说明
[0017] 图1是现有技术的有源电致发光显示器结构示意图。
[0018] 图2是现有技术的有源电致发光显示器驱动示意图。
[0019] 图3是本发明技术方案的驱动原理示意图。
[0020] 图4是本发明实施例的系统架构图。
[0021] 图5是本发明实施例的驱动信号示意图。

具体实施方式

[0022] 下面结合附图和实施例对本发明作进一步的描述。
[0023] 图3是本发明技术方案的驱动原理示意图。
[0024] 请参照图3,本发明技术方案的驱动原理:1)当栅极线G1上的扫描信号从VGL切换到VGH时,在扫描信号VGH保持的T时间内,第二薄膜晶体管Q11-2被选通;将T分为两个时间段T1和T2;在T1时间内,数据线D1上输入负电压信号VDL,存储电容C11放电且第一薄膜晶体管Q11-1处于关态;在T2时间内,数据线D1上输入数据信号VD1,存储电容C11被充电并保持数据信号VD1控制第一薄膜晶体管Q11-1的通态电流;第一薄膜晶体管Q11-1的通态电流决定发光元件D11的亮度,完成该像素单元的显示。同样的,在栅极线G1选通时,与发光元件D11在同一行的其他像素也将在T1时间内放电,T2时间内充入所需显示亮度的数据信号。2)当栅极线G1被停止选通后,栅极线G2被选通;同样的,栅极线G2所在行的像素也将在T1时间内放电,T2时间内充入所需显示亮度的数据信号。3)在显示图像的一帧时间内,栅极线G1到Gn依次被选通,依次重复1)的充放电过程,各像素单元完成对一帧画面的显示。
[0025] 图4是本发明实施例的系统架构图,图5是本发明实施例的驱动信号示意图。
[0026] 下面将具体介绍本发明的优选实施例,请参照图4,并结合图1,本实施例的电致发光显示器的数据线(D1,D2…Dm)和源极驱动器401之间增加一个时序控制开关402,该时序控制开关402由控制信号SP驱动,输出源极驱动器401的数据信号或VDL电压源的负电压信号。请参照图5,本实施例的驱动过程如下:当帧画面开始显示时,其画面显示输出行频信号TP;源极驱动器401在行频信号TP的下降沿输出对应显示的数据信号VDm;当时序控制开关402的控制信号SP为低电平时,数据线连接到VDL电压源,这时数据线输出信号为VDL,VDL电压值小于0,存储电容放电;当时序控制开关402的控制信号SP为高电平时,数据线连接到源极驱动器401的输出,这时数据线输出为对应显示灰阶的数据信号VDm,对存储电容Cmn进行充电。
[0027] 综上所述,本发明在现有电致发光显示器的数据线(D1,D2…Dm)和源极驱动器401之间增加一个时序控制开关402,该时序控制开关402在控制信号SP驱动下交替输出源极驱动器的数据信号VDm或VDL电压源的负电压信号,保证存储电容(C11,C12…Cmn)交替充放电,改善电致发光元件性能退化。
[0028] 虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。