像素阵列、驱动像素阵列的方法及显示面板转让专利

申请号 : CN200810167931.5

文献号 : CN101369082B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 郭峻廷吕昭良李国贤

申请人 : 友达光电股份有限公司

摘要 :

一种像素阵列、驱动像素阵列的方法及显示面板,其中像素阵列包括多个像素组,而每一像素组包括一第一扫描线、一第二扫描线、一数据线、一第一主动组件、一第二主动元件、一第一像素电极、一第二像素电极、一第一共享电极线与一第二共享电极线。第一主动元件电性连接至第一扫描线与数据线,而第二主动元件电性连接至第二扫描线与第一主动元件,且第一像素电极与第二像素电极分别与第一主动元件与第二主动元件电性连接。第一共享电极线位于第一像素电极下方且电性连接至一直流电源,而第二共享电极线位于第二像素电极下方且电性连接至一交流电源。

权利要求 :

1.一种像素阵列,其特征在于,包括位于一基板上的多个像素组,每一像素组包括:一第一扫描线以及一第二扫描线,其平行设置;

一数据线,其垂直该第一与第二扫描线;

一第一主动元件,其与该第一扫描线以及该数据线电性连接;

一第二主动元件,其与该第二扫描线电性连接并且与该第一主动元件电性连接;

一第一像素电极,其与该第一主动元件电性连接;

一第二像素电极,其与该第二主动元件电性连接;

一第一共享电极线,其位于该第一像素电极下方且电性连接至一直流电源,并且该第一共享电极线与该第一像素电极之间形成一第一储存电容;以及一第二共享电极线,其位于该第二像素电极下方且电性连接至一交流电源,并且该第二共享电极线与该第二像素电极之间形成一第二储存电容。

2.根据权利要求1所述的像素阵列,其特征在于,该第一主动元件的漏极与该第二主动元件的源极电性连接。

3.根据权利要求1所述的像素阵列,其特征在于,还包括一连接线,其电性连接该第一主动元件的漏极与该第二主动元件的源极,且位于该第一像素电极以及该第二像素电极之间。

4.根据权利要求1所述的像素阵列,其特征在于,

该第一共享电极线包括一第一共享线以及与该第一共享线连接的多个第一分支,该第一共享线大体平行该第一扫描线设置,且该第一分支垂直该第一共享线;以及该第二共享电极线包括一第二共享线以及与该第二共享线连接的多个第二分支,该第二共享线大体平行该第二扫描线设置,且该第二分支垂直该第二共享线。

5.根据权利要求4所述的像素阵列,其特征在于,该些第一分支与该第一像素电极重迭,且不与该第二像素电极重迭。

6.根据权利要求4所述的像素阵列,其特征在于,该些第二分支与该第二像素电极重迭,且不与该第一像素电极重迭。

7.根据权利要求1所述的像素阵列,其特征在于,该像素阵列还包括:至少一第一主线,配置在该基板的边缘,该些第一共享电极线与该第一主线电性连接,且该第一主线与该直流电源电性连接;以及至少一第二主线,配置在该基板的边缘,该些第二共享电极线与该第二主线电性连接,且该第二主线与该交流电源电性连接。

8.根据权利要求7所述的像素阵列,其特征在于,该第一及第二主线是属于同一膜层,且该些第一及第二共享电极线是属于另一膜层。

9.根据权利要求7所述的像素阵列,其特征在于,该第一主线与该些第一共享电极线是属于同一膜层,且该第二主线与该些第二共享电极线是属于另一膜层。

10.根据权利要求7所述的像素阵列,其特征在于,该第一主线、该些第一共享电极线与该些第二共享电极线是属于同一膜层,且该第二主线是属于另一膜层。

11.一种驱动像素阵列的方法,用以驱动权利要求1所述的像素阵列,其特征在于,包括:对该第一共享电极线输入一直流电压,且对该第二共享电极线输入一交流电压;

开启该第二主动元件以对该第二像素电极充入电荷,且该第二共享电极线上的该交流电压的波形自高准位转态至低准位;以及关闭该第二主动元件,且该第二共享电极线上的该交流电压的波形自低准位转态至高准位。

12.根据权利要求11所述的驱动像素阵列的方法,其特征在于,该第二共享电极线上的该交流电压的大小为可调的。

13.根据权利要求11所述的驱动像素阵列的方法,其特征在于,该交流电压的震荡范围为-10伏特至10伏特。

14.一种显示面板,其特征在于,包括:

一第一基板,该第一基板上包括设置有一像素阵列;一第二基板,位于该第一基板的对向;以及一显示介质,位于该第一基板与该第二基板之间;其中,该像素阵列包括多个像素组,每一像素组包括:一第一扫描线以及一第二扫描线,其平行设置;

一数据线,其垂直该第一与第二扫描线;

一第一主动元件,其与该第一扫描线以及该数据线电性连接;

一第二主动元件,其与该第二扫描线电性连接并且与该第一主动元件电性连接;

一第一像素电极,其与该第一主动元件电性连接;

一第二像素电极,其与该第二主动元件电性连接;

一第一共享电极线,其位于该第一像素电极下方且电性连接至一直流电源,并且该第一共享电极线与该第一像素电极之间形成一第一储存电容;以及一第二共享电极线,其位于该第二像素电极下方且电性连接至一交流电源,并且该第二共享电极线与该第二像素电极之间形成一第二储存电容。

说明书 :

像素阵列、驱动像素阵列的方法及显示面板

技术领域

[0001] 本发明涉及一种像素阵列、驱动像素阵列的方法及显示面板,且尤其涉及一种能同时降低驱动装置的成本与提升显示质量的像素阵列、驱动像素阵列的方法及显示面板。

背景技术

[0002] 一般而言,液晶显示器主要是由上下两片基板以及夹设在两基板之间的液晶层所构成,其中的一基板上会配置像素阵列,该像素阵列所在的区域即是供使用者观看显示画面的显示区。其中,像素阵列是由多个阵列排列的像素所构成,而每一个像素通常会耦接至一条扫描线以及一条数据线,以接收扫描上的扫描信号与数据在线的数据信号。然而,分别提供扫描信号与数据信号的栅极驱动装置与源极驱动装置的费用较高,尤其是源极驱动装置更是昂贵。
[0003] 为了降低源极驱动装置的成本,一种像素阵列被提出。如图1所示,像素阵列100包括多个阵列排列的像素110、多条扫描线112、多条数据线114(仅绘示一条为例),每一像素110包括一主动元件116、一像素电极118以及一共享电极线120,其中共享电极线120与像素电极118之间会形成一储存电容Cst0。
[0004] 由图1得知,每一条数据线像素114会与两行(column)像素110电性连接,因而数据线114的条数仅为像素110的行数的丨半,进而降低源极驱动装置的成本。然而,每一列(row)像素110却需要两条扫描线112来加以驱动,亦即扫描线112的条数为像素110的列数的两倍。此举不仅增加栅极驱动装置的使用量及成本,还降低每一个像素110的开口率(Aperture Ratio,AR)。

发明内容

[0005] 本发明所要解决的技术问题在于提供一种像素阵列,其设计在节省驱动装置的使用量及成本之余,还能提升显示画面的显示质量。
[0006] 本发明另提供一种显示面板,其包括上述的像素阵列,因此能有效降低驱动装置的成本,还具有良好的显示质量。
[0007] 本发明又提供一种驱动像素阵列的方法,其用以驱动上述的显示面板。
[0008] 为具体描述本发明的内容,在此提出一种像素阵列,其包括位于一基板上的多个像素组,其中每一像素组包括一第一扫描线、一第二扫描线、一数据线、一第一主动元件、一第二主动元件、一第一像素电极、一第二像素电极、一第一共享电极线以及一第二共享电极线。第一扫描线与一第二扫描线两者平行设置,而数据线垂直第一扫描线与第二扫描线。第一主动元件与第一扫描线以及数据线电性连接,而第二主动元件与第二扫描线电性连接并且与第一主动元件电性连接。第一像素电极与第一主动元件电性连接,而第二像素电极与第二主动元件电性连接。第一共享电极线位于第一像素电极下方并电性连接至一直流电源,且第一共享电极线与第一像素电极之间形成一第一储存电容。第二共享电极线位于第二像素电极下方并电性连接至一交流电源,且第二共享电极线与第二像素电极之间形成一第二储存电容。
[0009] 为具体描述本发明的内容,在此另提出一种显示面板,其包括一第一基板、一第二基板以及一显示介质。第一基板上包括设置有一像素阵列,其中像素阵列包括多个像素组。每一像素组包括一第一扫描线、一第二扫描线、一数据线、一第一主动元件、一第二主动元件、一第一像素电极、一第二像素电极、一第一共享电极线以及一第二共享电极线。第一扫描线与一第二扫描线两者平行设置,而数据线垂直第一扫描线与第二扫描线。第一主动元件与第一扫描线以及数据线电性连接,而第二主动元件与第二扫描线电性连接并且与第一主动元件电性连接。第一像素电极与第一主动元件电性连接,而第二像素电极与第二主动元件电性连接。第一共享电极线位于第一像素电极下方并电性连接至一直流电源,且第一共享电极线与第一像素电极之间形成一第一储存电容。第二共享电极线位于第二像素电极下方并电性连接至一交流电源,且第二共享电极线与第二像素电极之间形成一第二储存电容。第二基板位于第一基板的对向,而显示介质位于第一基板与第二基板之间。
[0010] 在本发明的一实施例中,第一主动元件的漏极与第二主动元件的源极电性连接。
[0011] 在本发明的一实施例中,前述的显示面板与像素阵列更包括一连接线,此连接线电性连接第一主动元件的漏极与第二主动元件的源极,且位于第一像素电极以及第二像素电极之间。
[0012] 在本发明的一实施例中,第一共享电极线包括一第一共享线以及与第一共享线连接的多个第一分支,其中第一共享线大体平行第一扫描线设置,而第一分支垂直第一共享线。第二共享电极线包括一第二共享线以及与第二共享线连接的多个第二分支,其中第二共享线大体平行第二扫描线设置,而第二分支垂直第二共享线。在一实施例中,第一支分与第一像素电极重迭,且不与第二像素电极重迭。在另一实施例中,第二支分与第二像素电极重迭,且不与第一像素电极重迭。
[0013] 在本发明的一实施例中,前述的显示面板与像素阵列更包括至少一第一主线以及至少一第二主线。第一主线配置在基板的边缘,其中第一主线与第一共享电极线电性连接,且第一主线与直流电源电性连接。第二主线配置在基板的边缘,其中第二主线与第二共享电极线电性连接,且第二主线与交流电源电性连接。在一实施例中,第一主线及第二主线是属于同一膜层,且第一共享电极线及第二共享电极线是属于另一膜层。在另一实施例中,第一主线与第一共享电极线是属于同一膜层,且第二主线与第二共享电极线是属于另一膜层。在又一实施例中,第一主线、第一共享电极线与第二共享电极线是属于同一膜层,且第二主线是属于另一膜层。
[0014] 为具体描述本发明的内容,在此又提出一种驱动像素阵列的方法,其用以驱动前述的像素阵列。此驱动像素阵列的方法包括:对第一共享电极线输入一直流电压,且对第二共享电极线输入一交流电压。开启第二主动元件以对第二像素电极充入电荷,且第二共享电极线上的交流电压的波形自高准位转态至低准位。关闭第二主动元件,且第二共享电极线上的交流电压的波形自低准位转态至高准位。
[0015] 在本发明的一实施例中,第二共享电极线上的交流电压的大小为可调的。
[0016] 在本发明的一实施例中,交流电压的震荡范围为-10伏特至10伏特。在一较佳实施例中,交流电压的震荡范围为2.3伏特至3.7伏特。
[0017] 本发明的显示面板及其像素阵列中的每一像素组包括两条共享电极线,搭配本发明的驱动像素阵列的方法,以使这两条共享电极线分别接收直流电压与交流电压,其中共享在线的交流电压有助于改善两个主动元件之间的电压耦合效应所产生的不良画面。然而,此不良画面是因为每个像素组中的两个像素电极上的回踢电压 有所不同,以使像素组具有两种不同的电位,进而使此两个像素电极显示不同亮度。
[0018] 为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。

附图说明

[0019] 图1绘示现有技术的一种像素阵列的等效电路图;
[0020] 图2绘示本发明的一实施例的像素阵列的示意图;
[0021] 图3为根据图2的一像素组所绘示的等效电路图;
[0022] 图4绘示本发明的一实施例的像素组的驱动波形图;
[0023] 图5绘示本发明的一实施例的显示面板的示意图;
[0024] 图6绘示本发明的另一实施例的像素阵列的示意图。
[0025] 其中,附图标记:
[0026] 100、200:像素阵列 110:像素
[0027] 112:扫描线 114、214:数据线
[0028] 116:主动元件 118:像素电极
[0029] 120:共享电极线 160、210、610:像素组
[0030] 212a:第一扫描线 212b:第二扫描线
[0031] 216a:第一主动元件 21b:第二主动元件
[0032] 218a:第一像素电极 218b:第二像素电极
[0033] 220a:第一共享电极线 220b:第二共享电极线
[0034] 222a:第一共享线 222b:第二共享线
[0035] 224a:第一分支 224b:第二分支
[0036] 300、400:基板 350:显示介质
[0037] 500:显示面板 502:显示区
[0038] 504:周边线路区 510:第一主线
[0039] 520:第二主线 A1、A2、A3、A4:区域
[0040] AC:交流电压波形 Cst0:储存电容
[0041] Cst1:第一储存电容 Cst2:第二储存电容
[0042] CL:连接线 DC:直流电压波形
[0043] DS:数据信号波形 G1、G2:扫描信号波形
[0044] PA、PD:像素电极的电压波形 t1、t2:时间
[0045] VAC:交流电源 VDC:直流电源
[0046] VH:高准位 VL:低准位

具体实施方式

[0047] 图2绘示本发明的一实施例的像素阵列的示意图,而图3为根据图2的一像素组所绘示的等效电路图。请同时参照图2及图3,本实施例的像素阵列200包括位于一基板300上的多个像素组210,其中像素组210例如是呈现条状排列(stripe type)。每一像素组
210包括一第一扫描线212a、一第二扫描线212b、一数据线214、一第一主动元件216a、一第二主动元件216b、一第一像素电极218a、一第二像素电极218b、一第一共享电极线220a以及一第二共享电极线220b。在本实施例中,第一扫描线212a与第二扫描线212b例如是由第一金属层所构成,数据线214例如是由第二金属层所构成,而第一共享电极线220a与第二共享电极线220b例如是由位于第一金属层与第二金属层上方的透明导电层所构成,其中第二金属层位于第一金属层与透明导电层之间。然而,在其它实施例中,数据线214也可以是由第一金属层所构成,而第一扫描线212a与第二扫描线212b由第二金属层所构成。
[0048] 第一扫描线212a与一第二扫描线212b两者平行设置,而数据线214垂直第一扫描线212a与第二扫描线212b。其中,第一主动元件216a与第一扫描线212a以及数据线214电性连接,而第二主动元件216b与第二扫描线212b电性连接并且与第一主动元件216a电性连接。在本实施例中,第一主动元件216a的漏极D1与第二主动元件216b的源极S2电性连接,以使第二主动元件216b与第一主动元件216a电性连接。如图2所示,第一像素电极218a以及第二像素电极218b之间具有一连接线CL,其用以电性连接第一主动元件216a的漏极D1与第二主动元件216b的源极S2。如此一来,第二主动元件216b便可通过第一主动元件216a而与数据线214电性连接。此外,第一像素电极218a与第一主动元件216a电性连接,而第二像素电极218b与第二主动元件216b电性连接。换言之,第一像素电极218a可通过第一主动元件216a来接收数据线214上的数据信号,而第二像素电极218b则可通过第二主动元件216b来接收数据线214上的数据信号。
[0049] 若每一个像素电极是由一条数据线所驱动以接收数据在线的数据信号时,当数据线的条数越多时,用以提供数据信号至数据线的源极驱动装置的成本就越高。由上述可知,在本实施例中,一条数据线214可驱动像素组210中的第一像素电极218a以及第二像素电极218b,此举有助于降低源极驱动装置的成本。
[0050] 在本实施例中,第一共享电极线220a位于第一像素电极218a下方,而第二共享电极线220b位于第二像素电极218b下方,其中第一共享电极线220a与第二共享电极线220b例如是由第一金属层所构成。第一共享电极线220a与第一像素电极218a之间所形成的第一储存电容Cst1有助于维持第一像素电极218a上的电压值,而第二共享电极线220b与第二像素电极218b之间所形成的第二储存电容Cst2则有助于维持第二像素电极218b上的电压值。
[0051] 此外,在本实施例中,第一共享电极线220a进一步包括一第一共享线222a以及与第一共享线222a连接的多个第一分支224a,而第二共享电极线220b进一步包括一第二共享线222b以及与第二共享线222b连接的多个第二分支224b。其中,第一共享线222a大体平行第一扫描线212a设置,而第一分支224a垂直第一共享线222a;第二共享线222b大体平行第二扫描线212b设置,而第二分支224b垂直第二共享线222b。在本实施例中,第一分支224a与第一像素电极218a重迭但不与第二像素电极218b重迭,而第二分支224b与第二像素电极218b重迭但不与第一像素电极218a重迭。
[0052] 值得一提的是,在本实施例中,第一分支224a与第一像素电极218a的A1区域与A2区域重迭,此举可避免A1区域与A2区域发生漏光的情形。同理可推知,第二分支224b也可避免A3区域与A4区域的漏光现象。
[0053] 当第一扫描线212a上的扫描信号使第一主动元件216a开启时,数据线214可对第一像素电极218a进行充电作业,并使第一像素电极218a在充电期间内得以接收数据线214上的数据信号。而后,第一扫描线212a上的扫描信号会使第一主动元件216a关闭,以结束充电作业。理论上,在充电期间过后直到下一次第一主动元件216a开启前,第一储存电容Cst1可使第一像素电极218a的电压值维持在数据信号所对应的电压值。然而,在第一主动元件216a关闭的瞬间,扫描信号会使第一像素电极218a的电压发生电压耦合的现象,而使第一像素电极218a的电压值稍微下降。
[0054] 另一方面,本实施例的第二主动元件216b通过第一主动元件216a而与数据线214电性连接,换言之,当第一主动元件216a以及第二主动元件216b同时开启时,数据线214才能对第二像素电极218b进行充电。此外,若在此充电期间内关闭第一主动元件216a,则第一扫描线212a在关闭第一主动元件216a的瞬间会使第一像素电极218a以及第二像素电极218b的电压都发生电压耦合的现象,而使第一像素电极218a以及第二像素电极218b的电压值都稍微下降。而后,第二主动元件216b关闭以结束此充电期间。理论上,充电期间过后直到下一次第二像素电极218b进行充电之前,第二储存电容Cst2在可使第二像素电极218b的电压值维持在数据信号所对应的电压值。然而,在第二主动元件216b关闭的瞬间,扫描信号也会使第二像素电极218b的电压发生电压耦合的现象,而再一次使第二像素电极218b的电压值稍微下降。
[0055] 由上述可知,第一像素电极218a的电压值仅在关闭第一主动元件216a的瞬间发生一次电压值下降的情形,但第二像素电极218b则分别在关闭第一主动元件216a以及关闭第二主动元件216b的瞬间共发生两次电压值下降的情形。换言之,第一像素电极218a以及第二像素电极218b在完成充电之后,两者的电压值已经不相同,进而使第一像素电极218a与第一共享电极线220a之间的电压差不同于第二像素电极218b与第二共享电极线
220b之间的电压差。为解决上述问题,本实施例在开始对第二像素电极218b进行充电的瞬间,降低第二共享电极线220b的电压准位。待充电结束后,第二像素电极218b上的电压值虽然仍受到第一主动元件216a与第二主动元件216b的影响而下降,但第二像素电极218b与第二共享电极线220b之间的电压差损抑问题已获得大幅改善。
[0056] 承上述,并搭配图3所示,在本实施例中,第一共享电极线220a电性连接至一直流电源VDC;而第二共享电极线220b电性连接至一交流电源VAC。接下来,再以信号波形说明本实施例之像素组210的驱动方法。
[0057] 图4绘示本发明的一实施例之像素组的驱动波形图,其中DS、G1、G2、PA、PD、AC与DC分别表示数据线214上的数据信号波形、第二扫描线212b上的扫描信号波形、第一扫描线212a上的扫描信号波形、第二像素电极218b的电压波形、第一像素电极218a的电压波形、第二共享电极线220b上的交流电压波形与第一共享电极线220a上的直流电压波形。请参照图4,在本实施例中,第一共享电极线220a上的直流电压值例如是3.30伏特。以下再说明其它信号波形之间的关系。
[0058] 当时间t1时,第一扫描线212a与第二扫描线212b上的扫描信号分别会使第一主动元件216a与第二主动元件216b开启。此时,第二共享电极线220b上的交流信号波形AC会自高准位VH转态至低准位VL,且数据线214开始对第一像素电极218a与第二像素电极218b充入电荷。其中,高准位VH例如是3.60伏特,而低准位VL例如是2.65伏特。如此,在充电期间,第二像素电极218b预计达到的目标电压值为数据信号所对应的电压值,而第二像素电极218b与第二共享电极线220b之间的电压差也提升为数据信号所对应的电压值与低准位VL之间的电压差。
[0059] 然后,当时间t2时,第二扫描线212b上的扫描信号会使第二主动元件216b关闭,以结束数据线214对第二像素电极218b充入电荷。此时,第二共享电极线220b上的交流信号的波形会自低准位VL转态至高准位HL。根据电荷守恒原理,第二主动元件216b关闭后,数据信号所对应的电压值与低准位VL之间的电压差理应不变。如此,第二共享电极线220b上的交流信号的高准位HL会促使第二像素电极218b的电压值提升,而第二主动元件
216b在关闭的瞬间(时间t2)会使第二像素电极218b上的电压值稍微下降的情形便获得补偿。
[0060] 在一较佳实施例中,当第二共享电极线220b上的交流电压的低准位VL与高准位VH之间的震荡范围为-10伏特至10伏特,较佳为2.3伏特至3.7伏特时,第二像素电极218b上的电压值可获得较佳的补偿效果。然而,上述低准位VL与高准位VL的数值仅用以举例说明本实施例,且第二共享电极线220b上的交流电压的设定仍应视产品的需求而定。
换言之,在本发明中,第二共享电极线220b上的交流电压的大小举例是可调的。
[0061] 图5绘示本发明的一实施例的显示面板的示意图。请参照图5,本实施例的显示面板500包括一基板300、另一基板400以及一显示介质350。基板400位于基板300的对向,而显示介质350位于基板300与基板400之间。请同时参照图2与图5,基板300上包括设置有一像素阵列200,其中像素阵列200包括多个像素组210。一般来说,基板400通常具有一共享电极(未绘示),以液晶作为显示介质350为例,第一、第二像素电极220a、220b与共享电极之间的电压差可决定液晶分子的排列,以使显示面板500进行画面的显示。然而,像素阵列200及其像素组210的其它布局设计与相关说明可参考图2~图4之图示说明,在此不重复叙述。
[0062] 如图5所示,本实施例的显示面板500还包括至少一第一主线510以及至少一第二主线520,其中图5仅绘示两条第一主线510与两条第二主线520为例。请同时参照图2及图5在本实施例中,第一主线510配置在基板300的边缘,而第二主线520配置在基板
300的边缘。详细而言,在此定义显示面板500的像素阵列200为显示区502,而显示区502之外的部份为周边线路区504。其中,周边线路区504相对于显示区502而言较靠近基板
300的边缘,而本实施例之第一主线510与第二主线520便设置在较靠近基板300边缘的周边线路区504中。其中,显示区502内的第一、第二扫描线212a、212b上的扫描信号与数据线214上的数据信号可由周边线路区504提供。
[0063] 承上述,在本实施例中,第一主线510与第一共享电极线220a电性连接,且第一主线510与直流电源VDC电性连接;第二主线520与第二共享电极线220b电性连接,且第二主线520与交流电源VAC电性连接。换言之,于像素组210中,第一共享电极线220a可通过第一主线510而与直流电源VDC电性连接,第二共享电极线220b则可通过第二主线520而与交流电源VAC电性连接。
[0064] 在本实施例中,第一共享电极线220a及第二共享电极线220b例如是属于同一膜层(例如第一金属层),而第一主线510及第二主线520是属于另一膜层(例如第二金属层),其中相同膜层的第一、第二共享电极线220a、220b彼此不接触,而相同膜层的第一、第二主线510、520也彼此不接触。然而,在其它实施例中,第一主线510与第一共享电极线220a也可以属于同一膜层,而第二主线520与第二共享电极线220b则是属于另一膜层。或者,第一主线510、第一共享电极线220a与第二共享电极线220b属于同一膜层,其中相同膜层的第一、第二共享电极线220a、220b彼此不接触,而第二主线520属于另一膜层。简言之,第一主线510、第二主线520、第一共享电极线220a与第二共享电极线220b的膜层应视实际产品而定,本发明并不限定这些线路的膜层为何。
[0065] 另外,根据本发明另一实施例,像素组的设计还可以是如图6所示。在图6中,像素组610与图2的像素组210相类似,惟二者不同之处在于:像素组610的排列方式为三角形排列(delta type),其中像素组610的组成构件与像素组210相类似,在此不加以描述。此外,不同排列方式的像素组并不影响本发明欲阐释的发明精神。换言之,像素组还可以呈现其它排列方式,本发明并不限定。
[0066] 节省驱动装置的使用量及成本之余,还能提升显示画面的显示质量。
[0067] 本发明的显示面板及其像素阵列两者的设计能节省驱动装置的使用量及成本。此外,像素阵列中的每一像素组包括两条共享电极线,并搭配本发明的驱动像素阵列的方法,以使这两条共享电极线分别接收直流电压与交流电压,其中共享在线的交流电压有助于改善两个主动元件之间的电压耦合效应所产生的不良画面。然而,此不良画面是因为每个像素组中的两个像素电极上的回踢电压 有所不同,以使像素组具有两种不同的电位,进而使此两个像素电极显示不同亮度。简言之,本发明在节省驱动装置的使用量及成本之余,还能提升显示画面的显示质量。
[0068] 当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。