存储器重设装置转让专利

申请号 : CN200710166989.3

文献号 : CN101430926B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 黄岚刘士豪

申请人 : 英业达股份有限公司

摘要 :

本发明公开了一种存储器重设装置,其包括第一反相电路、与非门与多个第二反相电路。第一反相电路接收北桥芯片所产生的控制信号,并产生第一信号,其中控制信号用以控制多个存储器的重设。与非门用以将第一信号与指示信号进行逻辑运算,并产生第二信号,其中指示信号用以指示电脑系统的各元件上电完成。多个第二反相电路分别耦接于与非门与存储器之间。第二反相电路用以将第二信号反相,并分别产生多个重设信号至上述存储器,以对上述存储器进行重设。

权利要求 :

1.一种存储器重设装置,包括:

一第一反相电路,其输入端接收一北桥芯片所产生的一控制信号,用以将该控制信号反相,并于其输出端产生一第一信号,其中该控制信号用以控制多个存储器的重设;

一与非门,具有第一输入端、第二输入端与输出端,该与非门的第一输入端与第二输入端分别接收该第一信号与一指示信号,用以将该第一信号与该指示信号进行逻辑运算,并于该与非门之输出端产生一第二信号,其中该指示信号用以指示一电脑系统的各元件上电完成;以及多个第二反相电路,分别耦接于该与非门与该些存储器之间,该些第二反相电路的输入端接收该第二信号,用以将该第二信号反相,并于该些第二反相电路的输出端分别产生多个重设信号至该些存储器,以对该些存储器进行重设。

2.如权利要求1所述的存储器重设装置,其特征在于,该第一反相电路包括:一第一电阻,其第一端耦接至一第一电压,其第二端接收该控制信号;

一第二电阻,其第一端耦接至该第一电阻的第二端;

一第一晶体管,其基极端耦接至该第二电阻的第二端,其发射极端耦接至地端;

一第三电阻,其第一端耦接至该第一电压,其第二端耦接至该第一晶体管的集电极端;

一电容,其第一端耦接至该第三电阻的第一端,其第二端耦接至地端。

3.如权利要求2所述的存储器重设装置,其特征在于,该第一晶体管为NPN双极性晶体管。

4.如权利要求1所述的存储器重设装置,其特征在于,该些第二反相电路包括:一第四电阻,其第一端耦接至该与非门的输出端;以及一第二晶体管,其基极端耦接至该第四电阻的第二端,其发射极端耦接至地端,其集电极端产生该重设信号。

5.如权利要求4所述的存储器重设装置,其特征在于,该第二晶体管为NPN双极性晶体管。

说明书 :

存储器重设装置

技术领域

[0001] 本发明是有关于一种重设装置,且特别是有关于一种存储器重设装置。

背景技术

[0002] 一般来说,当电脑系统启动后,且电脑系统中各元件都上电完成时,则需要对存储器进行重设的动作。图1A与图1B绘示为现有的一种存储器重设装置的电路图。请先参照图1A,当电脑系统启动后,当电脑系统中各元件都已上电完成后,会产生一逻辑高电压电平的指示信号SPGD,并透过缓冲器102传送至各个不同分支(branch)的存储器,以确保存储器重设是在电脑系统上电完成后进行的。
[0003] 之后,请参照图1B,北桥芯片会产生一逻辑高电压电平的重设信号SRESET,透过晶体管T1产生反相的重设信号SRESET_N(逻辑低电压电平)至不同分支的存储器上。当各分支的存储器所接收到的指示信号SPGD为逻辑“高”电压电平以及反相的重设信号SRESET_N逻辑“低”电压电平时,则进行存储器重设的动作。而若是指示信号SPGD以及反相的重设信号SRESET_N都为逻辑低电压电平时,则不进行重设动作。
[0004] 虽然,上述的存储器重设装置可以在电脑系统启过程中,完成存储器重设。但是,现有的存储器重设装置却使用的较多的电路元件,如此一来,将使得制作印刷电路板(printed circuit board,PCB)的布局图时的线路更加拥挤,并且也会增加电路的成本。

发明内容

[0005] 本发明提供一种存储器重设装置,藉此可有效地减少电路设计所使用的元件,以节省布局空间并降低电路成本。
[0006] 本发明提出一种存储器重设装置,其包括第一反相电路、与非门与多个第二反相电路。第一反相电路的输入端接收北桥芯片所产生的控制信号,用以将控制信号反相,并于其输出端产生第一信号,其中控制信号用以控制多个存储器的重设。与非门具有第一输入端、第二输入端与输出端。此与非门的第一输入端与第二输入端分别接收第一信号与指示信号,用以将第一信号与指示信号进行逻辑运算,并于与非门的输出端产生第二信号,其中上述指示信号用以指示电脑系统的各元件上电完成。
[0007] 承上述,多个第二反相电路,分别耦接于与非门与上述多个存储器之间。上述第二反相电路的输入端接收第二信号,用以将第二信号反相,且于其输出端分别产生多个重设信号至上述存储器,以对上述存储器进行重设。
[0008] 在本发明一实施例中,上述第一反相电路包括第一电阻、第二电阻、第一晶体管、第三电阻与电容。第一电阻的第一端耦接至第一电压,且其第二端耦接至控制信号。第二电阻的第一端耦接至第一电阻的第二端。第一晶体管的基极端耦接至第二电阻的第二端,其发射极端耦接至地端。第三电阻的第一端耦接至第一电压,其第二端耦接至第一晶体管的集电极端。电容的第一端耦接至第三电阻的第一端,其第二端耦接至地端。其中,上述第一晶体管为NPN双极性晶体管。
[0009] 在本发明一实施例中,上述第二反相电路包括第四电阻与第二晶体管。第四电阻的第一端耦接至与非门的输出端。第二晶体管的基极端耦接至第四电阻的第二端,其发射极端耦接至地端,而其集电极端产生重设信号。其中,上述第二晶体管为NPN双极性晶体管。
[0010] 本发明可以在电脑系统启动后,通过第一反相电路、逻辑电路以及第二反相电路,来达成存储器重设的功能。因此,本发明可以在使用较少的元件下,完成存储器重设的动作,进而达成节省布局空间以及降低电路成本。
[0011] 为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合附图,作详细说明如下。

附图说明

[0012] 图1A与图1B绘示为现有的一种存储器重设装置的电路图。
[0013] 图2绘示为本发明一实施例的存储器重设装置的电路图。

具体实施方式

[0014] 图2绘示为本发明一实施例的存储器重设装置的电路图。请参照图2,存储器重设装置200包括第一反相电路210、逻辑电路230与第二反相电路250_1~250_n,其中n为大于0的正整数。
[0015] 第一反相电路210的输入端接收由北桥芯片(未绘示)所产生的控制信号Sc,并且将控制信号Sc进行反相后,而于其输出端产生第一信号S1。其中,控制信号Sc可以是控制多个存储器(未绘示)的重设的信号。
[0016] 逻辑电路230具有第一输入端、第二输入端与输出端。其中,逻辑电路230之第一输入端与第二输入端分别接收第一信号S1与指示信号Si。之后,逻辑电路230将第一信号S1与指示信号Si号进行逻辑运算,且于逻辑电路230的输出端产生第二信号S2,而指示信号Si可以是指示电脑系统(未绘示)的各元件上电完成的信号。
[0017] 第二反相电路250_1~250_n分别耦接于逻辑电路230与上述存储器之间。其中,第二反相电路250_1~250_n的输入端各自接收第二信号S2,之后将第二信号S2进行反相后,而于第二反相电路250_1~250_n的输出端分别产生多个重设信号Srst至存储器,以对存储器进行重设。在本实施例中,第二反相电路的个数是对应于存储器的个数,因此,使用者可视其需求,自行调整第二反相电路的个数。
[0018] 请继续参照图2,第一反相电路210包括电阻R1~R3、晶体管Tr1与电容C1。电阻R1的第一端耦接至第一电压V1,且其第二端接收控制信号Sc。电阻R2的第一端耦接至电阻R1的第二端。晶体管Tr1的基极端耦接至电阻R2的第二端,且其发射极端耦接至地端GND。电阻R3的第一端耦接至第一电压V1,且其第二端耦接至晶体管Tr1的集电极端。电容C1的第一端耦接至电阻R3的第一端,且其第二端耦接至地端GND。
[0019] 逻辑电路230包括与非门231,此与非门231具有第一输入端、第二输入端与输出端。其中,与非门231的第一输入端接收第一信号S1,且与非门231的第二输入端接收指示信号Si,而与非门231的输出端产生第二信号S2。第二反相电路250_1~250_n各自包括电阻R4与晶体管Tr2。电阻R4的第一端耦接至与非门231的输出端。晶体管Tr2的基极端耦接至电阻R4的第二端,其发射极端耦接至地端GND,其集电极端产生重设信号Srst。在本实施例中,晶体管Tr1、Tr2例如为NPN双极性晶体管。
[0020] 上述已说明本实施例之存储器重设装置200中各元件以及其配置关系。接下来,将进一步说明存储器重设装置200的操作流程。
[0021] 首先,当电脑系统开机后,并且电脑系统中各元件皆已上电完成,电脑系统会发出逻辑高电压电平的指示信号Si,并传送至与非门231。另一方面,由于电脑系统刚刚启动,因此控制信号Sc为逻辑低电压电平,则晶体管Tr1不导通,使得第一信号S1的电压电平为第一电压V1(亦即为逻辑高电压电平),并传送至与非门231。
[0022] 此时,与非门231所接收的第一信号S1与指示信号Si都为高电压电平,使得与非门231所产生的第二信号S2为逻辑低地压电平,并透过电阻R4传送至晶体管Tr2。由于第二信号S2为逻辑低电压电平,则晶体管Tr2不导通,而无法对存储器进行重设的动作。
[0023] 之后,在北桥芯片也上电完成后,将控制信号Sc转换为逻辑高电压电平(表示须对存储器进行重设的动作),使得晶体管Tr1导通。由于晶体管Tr1导通,则第一电压V1透过电阻R3耦接至地端GND,使得第一信号S1为逻辑低电压电平。
[0024] 接着,当与非门231的第一输入端所接收到的第一信号S1为逻辑低电压电平,而与非门231的第二输入端所接收到的指示信号为Si为逻辑高电压电平,因此与非门231的输出端所产生的第二信号S2会转换为逻辑高电压电平,并透过电阻R4传送至晶体管Tr2,使得晶体管Tr2导通。由于晶体管Tr2导通,使得重设信号Srst为逻辑低电压电平,以对存储器进行重设的动作。如此一来,存储器重设也同样可以在电脑系统中各元件上电完成后执行。相较于现有存储器重设装置来说,本实施例的存储器重设装置200所用到的电路元件较少,因此,本实施例可以节省布局空间,也可以降低电路成本。
[0025] 综上所述,本发明通过第一反相电路、逻辑电路以及第二反相电路,在电脑系统启动后,来达成存储器重设的功能。因此,本发明可以在使用较少的元件下,完成存储器重设的动作,进而达成节省布局空间以及降低电路成本。
[0026] 虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。