发光二极管显示设备转让专利

申请号 : CN200910158496.4

文献号 : CN101625834B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 权容一禹景敦李在度

申请人 : 乐金显示有限公司

摘要 :

本发明涉及一种能防止驱动开关器件恶化的发光二极管显示设备,包括多个具有发光二极管的像素单元;用于传输具有图像信息的数据信号的多条数据线;用于传输具有栅极高电压、第一栅极低电压和与数据信号极性相反的第二栅极低电压的栅极信号的多条栅极线,栅极高电压、第一栅极低电压和第二栅极低电压具有彼此不同的电位,每个像素单元包括:根据来自栅极线的栅极高电压连接数据线到节点的信号传输开关器件;根据节点的信号状态控制提供到发光二极管的驱动电流强度的驱动开关器件;连接在节点与驱动开关器件的源极电极或漏极电极之间的存储电容器;以及响应于来自栅极线的第二栅极低电压和来自控制线的控制信号将栅极线连接到节点控制开关器件。

权利要求 :

1.一种发光二极管显示设备,包括:

多个像素单元,每个所述像素单元都有发光二极管;

多条数据线,其用于传输具有图像信息的数据信号;

多条栅极线,其用于传输具有栅极高电压、第一栅极低电压和与数据信号极性相反的第二栅极低电压的栅极信号,其中所述栅极高电压、所述第一栅极低电压和所述第二栅极低电压具有彼此不同的电位,其中每个所述像素单元都包括:

信号传输开关器件,其根据来自所述栅极线的所述栅极高电压将所述数据线连接到节点;

驱动开关器件,其根据所述节点的信号状态控制被提供到所述发光二极管的驱动电流的强度;

存储电容器,其连接在所述节点与所述驱动开关器件的源极电极或漏极电极之间;以及控制开关器件,其响应于来自所述栅极线的所述第二栅极低电压和来自控制线的控制信号,将所述栅极线连接到所述节点,其中,所述第一栅极低电压低于所述栅极高电压,所述第二栅极低电压低于所述第一栅极低电压,且所述控制信号是比所述第二栅极低电压和所述控制开关器件的阈值电压的和更高且比所述第一栅极低电压更低的DC电压,其中,在所述栅极信号被保持在所述栅极高电压的数据输入周期中,将所述数据信号提供到所述节点;

在所述栅极信号被保持在所述第一栅极低电压的发光保持周期中,保持提供到所述节点的所述数据信号;且在所述栅极信号保持为所述第二栅极低电压的恢复周期中,所述第二栅极低电压被提供到所述节点。

2.根据权利要求1所述的发光二极管显示设备,进一步包括用于驱动多条栅极线的栅极驱动器,其中所述栅极驱动器包括:

第一驱动器,其通过使用第一起始脉冲和第一时钟信号接连产生所述栅极高电压和所述第一栅极低电压,以提供到所述栅极线;

第二驱动器,其通过使用比所述第一起始脉冲的脉冲宽度大并在所述第一起始脉冲之后提供的第二起始脉冲和比所述第一时钟信号的脉冲宽度大的第二时钟信号,接连提供所述第二栅极低电压,以提供到所述栅极线;以及选择器,其从所述第一驱动器和所述第二驱动器的输出中选择一个并将选择的输出转送到所述栅极线。

3.根据权利要求2所述的发光二极管显示设备,其中所述第一驱动器包括根据所述第一时钟信号移位所述第一起始脉冲并接连将如此移位后的所述第一起始脉冲转送出去的第一移位寄存器、和根据从所述第一移位寄存器转送出去的逻辑从所述栅极高电压和所述第一栅极低电压中选择一个电压并接连转送如此选择的一个电压的多个电平转换器;

所述第二驱动器包括根据所述第二时钟信号接连移位并转送所述第二起始脉冲的第二移位寄存器、和用于产生所述第二栅极低电压的低电源产生单元;

所述选择器包括对应于所述电平转换器的多个多路复用器,其中当来自所述第二移位寄存器的输出为低逻辑时,所述多路复用器分别选择来自所述电平转换器的所述栅极高电压或所述第一栅极低电压,且当来自所述第二移位寄存器的输出为高逻辑时,所述多路复用器分别选择来自所述低电源产生单元的所述第二栅极低电压。

4.根据权利要求2所述的发光二极管显示设备,其中所述第一驱动器包括根据所述第一时钟信号接连对所述第一起始脉冲进行移位和转送的第一移位寄存器、和根据来自所述第一移位寄存器的输出的逻辑从所述栅极高电压和所述第一栅极低电压中选择一个电压并转送如此选择的一个电压的多个电平转换器;

所述第二驱动器包括根据所述第二时钟信号接连对所述第二起始脉冲进行移位和转送的第二移位寄存器、和用于产生所述第二栅极低电压的低电源产生单元;

所述选择器包括对应于所述电平转换器的多个多路复用器、和用于将所述第二移位寄存器的输出与外部使能信号进行逻辑运算的多个逻辑与门,其中当所述逻辑与门的输出为低逻辑时,所述多路复用器分别选择来自所述电平转换器的所述栅极高电压或所述第一栅极低电压,而当所述逻辑与门的输出为高逻辑时,所述多路复用器选择来自所述低电源产生单元的所述第二栅极低电压。

说明书 :

发光二极管显示设备

[0001] 相关申请的交叉参考
[0002] 本申请要求2008年7月10日提交的韩国专利申请10-2008-0067133的优先权,在此援引该专利申请作为参考,如同在这里完全阐述该专利申请一样。

技术领域

[0003] 本发明涉及一种发光二极管显示设备,尤其涉及一种能防止驱动开关器件恶化的发光二极管显示设备。

背景技术

[0004] 当前,正在研究比阴极射线管重量轻、体积小的各种平板显示设备,其中具有出色的发光效率、亮度和视角以及快速的响应速度的发光显示设备尤其受到注意。
[0005] 发光器件具有下述结构:作为发光薄膜的发光层被设置在阴极和阳极之间,该阴极和阳极用于将电子和空穴注入到该发光层中以使得电子和空穴重新组合,由此产生激子,当所产生的激子下落到它们的低能级时发光。
[0006] 发光器件的发光层由无机材料或有机材料形成,并且依据发光层的材料类型,发光器件被称作无机发光器件或有机发光器件。
[0007] 驱动开关器件控制对于发光器件的驱动电流的强度。也就是说,驱动开关器件响应于来自所述驱动开关器件的栅极电极的数据信号,来控制驱动电流的强度。然而,因为数据信号总是具有正极性或负极性,从而随着驱动开关器件的驱动时间期间的增加,保持所述驱动开关器件的阈值电压在一个方向上增加,所以存在驱动开关器件恶化的问题。

发明内容

[0008] 因此,本发明涉及一种发光二极管显示设备。
[0009] 本发明的目的是提供一种发光二极管显示设备,其中为了使驱动开关器件 的阈值电压恢复到初始值从而防止驱动开关器件恶化,周期性地给驱动开关器件的栅极电极提供与数据信号相反极性的电压。
[0010] 在下面的描述中将部分列出本发明其它的优点、目的和特征,且根据下面内容的解释,所述优点、目的和特征的一部分对于本领域普通技术人员来说是显而易见的,或者可从本发明的实施领会到。通过说明书、权利要求以及附图中特别指出的结构可实现和获得本发明的这些目的其它优点。
[0011] 为了实现这些目的和其它的优点,并根据这里具体表示和概括描述的本发明的目的,发光二极管显示设备包括:多个像素单元,其中每个所述像素单元都有发光二极管;多条数据线,其用于传输具有图像信息的数据信号;多条栅极线,其用于传输具有栅极高电压、第一栅极低电压和与数据信号极性相反的第二栅极低电压的栅极信号,其中所述栅极高电压、所述第一栅极低电压和所述第二栅极低电压具有彼此不同的电位,其中每个所述像素单元都包括:信号传输开关器件,其响应于来自所述栅极线的所述栅极高电压将所述数据线连接到节点;驱动开关器件,其根据所述节点的信号状态控制提供到所述发光二极管的驱动电流的强度;存储电容器,其连接在所述节点与所述驱动开关器件的源极电极或漏极电极之间;控制开关器件,其响应于来自所述栅极线的所述第二栅极低电压和来自控制线的控制信号将所述栅极线连接到所述节点。
[0012] 应当理解,本发明前面的概括性描述和后面的详细描述都是典型性的和解释性的,意在提供如权利要求所述的本发明进一步的解释。

附图说明

[0013] 给本发明提供进一步理解并且并入本申请构成为本申请一部分的附图图解说明了本发明的一个或多个实施例,并与说明书一起用于解释本发明的原理。在附图中:
[0014] 图1表示根据本发明一优选实施例的发光显示器的示图;
[0015] 图2表示提提供图1中的发光二极管的各种信号的波形图;
[0016] 图3表示图1中的像素单元的电路图;
[0017] 图4表示根据本发明第一个优选实施例的栅极驱动器的系统图;
[0018] 图5表示根据本发明第二个优选实施例的栅极驱动器的系统图。
[0019] 对附图中关键部件标记的描述
[0020] Tr_T:信号传输开关器件
[0021] Tr_D:驱动开关器件 Tr_C:控制开关器件
[0022] n:节点 DL:数据线
[0023] GL:栅极线 Cst:存储电容器
[0024] VDD:第一驱动电源
[0025] VSS:第二驱动电源
[0026] OLED:发光器件 Data:数据信号
[0027] CS:控制信号 GS:栅极信号

具体实施方式

[0028] 现在详细描述本发明的具体实施方式,附图中图解说明了这些实施方式的一些例子。在任何可能的情况下,在全部附图中将使用相同的附图标记表示相同或相似的部件。
[0029] 图1示出根据本发明一优选实施例的发光显示设备的框图,图2示出提供图1中的发光二极管的各种信号的波形图。
[0030] 参照图1,发光显示设备包括用于向其提供数据信号的m(m是自然数)条数据线DL1~DLm、用于向其提供栅极信号的n(n是与m不同的自然数)条栅极线GL1~GLn、用于提供第一电源VDD的第一驱动电源线(没有示出)、用于提供第二电源VSS的第二驱动电源线(没有示出)、具有多个像素单元PXL的显示单元100、用于驱动栅极线GL1~GLn的栅极驱动器200和用于向数据线DL1~DLm提供具有图像信息的数据信号Data的数据驱动器300。
[0031] 栅极驱动器200通过使用起始脉冲SP1和SP2以及时钟信号CLK1和CLK2产生栅极信号GS1~GSn,并将栅极信号GS1~GSn分别提提供栅极线GL1~GLn。如图2中所示,分别提提供栅极线GL1~GLn的栅极信号GS1~GSn有栅极高电压VGH、第一栅极低电压VGL1和第二栅极低电压VGL2。栅极高电压VGH、第一栅极低电压VGL1和第二栅极低电压VGL2具有彼此不同的电位。也就是说,第一栅极低电压VGL1具有比栅极高电压低的电位,第二栅极低电压VGL2具有比第一栅极低电压VGL1低的电位。特别是,第二栅极低电压VGL2具有与数据信号相反的极性。在该情形中,如前面所述,因为数据信号Data具有正极性,所以第二栅极低电压VGL2具有负极性。如果数据 信号Data具有负极性,第二栅极低电压VGL2将具有正极性。
[0032] 栅极驱动器200通过使用第一起始脉冲SP1和栅极信号的第一时钟信号CLK1来产生栅极高电压VGH和第一栅极低电压VGL1,通过使用第二起始脉冲SP2和第二时钟信号CLK2产生栅极信号的第二栅极低电压VGL2。换句话说,栅极驱动器200根据第一时钟信号CLK1移位第一起始脉冲SP1,以接连产生栅极线所需的栅极高电压VGH和第一栅极低电压VGL1。栅极驱动器200还根据第二时钟信号CLK2移位第二起始脉冲SP2,以接连产生栅极线所需的第二栅极低电压VGL2。因此,在第一时钟信号CLK1的每一上升沿处产生栅极高电压VGH,在第二时钟信号CLK2的每一上升沿处产生第二栅极低电压VGL2。
[0033] 第一和第二起始脉冲SP1和SP2在一个帧周期内仅提供一次。也就是说,尽管第一和第二时钟信号CLK1和CLK2在一个帧周期内周期性地激活(变为高状态)多次,但第一和第二起始脉冲SP1和SP2在一个帧周期内仅激活一次。第二起始脉冲SP2比第一起始脉冲SP1提供得晚,第二起始脉冲SP2具有比第一起始脉冲SP1大的脉冲宽度。同时,第一起始脉冲SP1具有比第二起始脉冲SP2大两倍的频率。
[0034] 数据驱动器300响应于没有示出的数据控制信号产生数据信号Data并将该数据信号Data提提供数据线DL1到DLm。在该情形中,数据驱动器300在每一水平周期内,将数据信号Data的一个水平部分提提供每条数据线DL1到DLm。数据信号Data可具有正极性或负极性,将根据具有正极性的数据信号Data来描述本发明。
[0035] 一条水平线上的m个像素单元PXL共同连接到一条栅极线,并分别与m条数据线连接。例如,沿第一水平线HL1排列的第1到第m个像素单元PXL全部与第一栅极线GL1连接,而该第1到第m个像素单元PXL分别与第1到第m条数据线DL1到DLm连接。换句话说,第一水平线HL1的第一像素单元PXL与第一数据线DL1连接,第一水平线HL1的第二像素单元PXL与第二数据线DL2连接,第一水平线HL1的第三像素单元PXL与第三数据线DL3连接,...,第一水平线HL1的第m个像素单元PXL与第m条数据线DLm连接。
[0036] 第一驱动电源线和第二驱动电源线以及控制线共同连接到所有像素单元 PXL。
[0037] 下文将更详细地描述像素单元PXL的结构。
[0038] 图3表示图1中的像素单元的电路图。
[0039] 参照图3,像素单元包括发光二极管OLED、信号传输开关器件Tr_T、驱动开关器件Tr_D、控制开关器件Tr_C和存储电容器Cst。
[0040] 用于接收由驱动开关器件Tr_D控制的驱动电流以实现发光的发光二极管OLED具有与驱动开关器件Tr_D的漏极电极(或源极电极)连接的阴极和与第一驱动电源线连接的节点n。
[0041] 信号传输开关设备Tr_T响应于来自栅极线的栅极高电压VGH将数据线连接到节点n。为此,信号传输开关器件Tr_T具有与栅极线连接的栅极电极、与数据线DLm连接的漏极电极(或源极电极)以及与节点n连接的源极电极(或漏极电极)。
[0042] 驱动开关器件Tr_D根据节点n的信号状态控制提供到发光二极管OLED的驱动电流的强度。为此,驱动开关器件Tr_D具有与节点n连接的栅极电极、与发光二极管OLED的阴极连接的漏极电极(或源极电极)以及与传输第二驱动电源的第二电源线连接的源极电极(或漏极电极)。
[0043] 控制开关设备Tr_C响应于来自栅极线的第二栅极低电压VGL2和来自控制线的控制信号CS,将栅极线连接到节点n。为此,控制开关器件Tr_C具有与用于传输控制信号CS的控制线连接的栅极电极、与节点n连接的漏极电极(或源极电极)以及与栅极线连接的源极电极(或漏极电极)。
[0044] 控制信号是比第二栅极低电压VGL2与控制开关器件Tr_C的阈值电压之和大且比第一栅极低电压VGL1小的DC电压。这可用下面的式子表示。
[0045] VGL2+Vth(Tr_C)<CS≤VGL1-----------------------(1)
[0046] 其中,Vth(Tr_C)表示控制开关器件Tr_C的阈值电压。
[0047] 根据该式子,控制开关器件Tr_C根据提供控制开关设备Tr_C自身源极电极(与栅极线连接的电极)的栅极信号的电平导通/关断。也就是说,如果提供到源极电极的栅极信号是栅极高电压VGH或第一栅极低电压VGL1的电平,则控制开关器件Tr_C的栅极电极与源极电极之间的电压,即栅极-源极电压将具有负极性的电平。因此,如果提供到控制开关器件Tr_C的源极电极的栅极信号是栅极高电压VGH或第一栅极低电压VGL1的电平,则控制开关器 件Tr_C将保持为关断状态。然而,如果提供到控制开关器件Tr_C的源极电极的栅极信号是第二栅极低电压VGL2的电平,则控制开关器件Tr_C的栅极-源极电压将具有正极性的电平。因此,如果提供到控制开关器件Tr_C的源极电极的栅极信号保持在第二栅极低电压的电平,则控制开关器件Tr_C将保持为导通状态。
[0048] 如果控制开关器件Tr_C导通,则控制开关器件Tr_C的源极电极和漏极电极彼此连接。就是说,栅极线和节点n彼此连接。然后,节点n通过第二栅极低电压VGL2变为负极性。最终,防止了栅极电极与节点n连接导致的驱动开关器件Tr_D的恶化。
[0049] 用于存储一个帧周期的数据信号Data的存储电容器Cst连接在节点n与驱动开关器件Tr_D的源极电极之间,或者连接在节点n与驱动开关器件Tr_D的漏极电极之间。
[0050] 下文将描述像素单元PXL的工作。
[0051] 参照图2和3,当栅极信号在数据输入周期T1保持为栅极高电压VGH时,通过栅极电极接收栅极高电压VGH的信号传输开关器件Tr_T导通。据此,数据信号Data通过如此导通的信号传输开关器件Tr_T从数据线DL传送到节点n。然后,节点n的电压提升到与数据信号Data一样大,从而导通通过栅极电极与节点n连接的驱动开关器件Tr_D。然后,通过如此导通的驱动开关器件Tr_D产生驱动电流。驱动电流提供到发光二极管OLED,开始使发光二极管发光。同时,因为控制开关器件Tr_C的栅极-源极电压在数据输入周期T1具有负极性,所以控制开关器件Tr_C在周期T1保持为关断状态。
[0052] 然后,参照图2和3,当栅极信号在发光保持周期T2保持为第一栅极低电压VGL1时,通过栅极电极接收第一栅极低电压VGL1的信号传输开关器件Tr_T关断。据此,节点n被浮动,从而如此浮动的节点n使在数据输入周期T1向其提供的数据信号Data的电压保持原样。据此,驱动开关器件Tr_D在周期T2为导通状态,由于在导通状态中来自驱动开关器件Tr_D的驱动电流,发光二极管OLED保持在发光状态。同时,因为控制开关器件Tr_C的栅极-源极电压在发光保持周期T2具有负极性,所以控制开关器件Tr_C在该周期保持为关断状态。
[0053] 然后,当栅极信号在恢复周期T3保持为第二栅极低电压VGL2时,通过 栅极电极接收第一栅极低电压VGL1(VGL2)的信号传输开关器件Tr_T保持为导通状态。因为控制开关器件Tr_C的栅极-源极电压在恢复周期T3变为正极性,所以控制开关器件Tr_C在周期T3导通。然后,第二栅极低电压VGL2通过如此导通的控制开关器件Tr_C从栅极线GL提供到节点n,导致节点n放电至第二栅极低电压VGL2。最后,因为节点n的电压从数据信号Data的正极性电压下降到第二栅极低电压VGL2的负极性电压,所以防止了驱动开关器件Tr_D的恶化。
[0054] 为了实现前述的实施,本发明的发光二极管显示设备中的栅极驱动器220具有下面的系统。
[0055] 图4表示根据本发明第一个优选实施例的栅极驱动器的系统图。
[0056] 参照图4,栅极驱动器包括第一驱动器401、第二驱动器402和选择器444。
[0057] 第一驱动器401通过第一起始脉冲SP1和第一时钟信号CLK1的使用接连产生提供到栅极线的栅极高电压VGH和第一栅极低电压VGL1,第二驱动器402通过第二起始脉冲SP2和第二时钟信号CLK2的使用接连产生提供到栅极线的第二栅极低电压VGL2。
[0058] 选择器444选择第一驱动器401和第二驱动器402的输出之一并将此输出转送到栅极线。
[0059] 下文将更加详细地描述第一驱动器401、第二驱动器402和选择器444。
[0060] 第一驱动器401包括第一移位寄存器SR1和多个电平转换器L/S。
[0061] 第一移位寄存器SR1根据第一时钟信号CLK1移位第一起始脉冲SP1,并接连转送如此移位的第一起始脉冲SP1。第一移位寄存器SR1包括共同与传输第一时钟信号CLK1的第一时钟传输线CL1连接的多个触发器F/F。触发器F/F的数量与栅极线的数量相同。每个触发器F/F根据第一时钟信号CLK1,接收来自前一级触发器的输出作为起始脉冲,并移位和转送这个输出。在触发器F/F中,位于附图最左侧的第一触发器F/F从驱动器401的外部接收第一起始脉冲SP1。每个触发器F/F的输出都提供到下一触发器的输入端并用作第一移位寄存器SR1的输出。据此,接连从第一移位寄存器SR1的输出端提供输出,接连提供的这个输出提供到各个电平转换器L/S。电平转换器L/S的数量与触发器F/F的数量相同。
[0062] 每个电平转换器L/S根据来自第一移位寄存器SR1的输出的逻辑,选择 并转送栅极高电压VGH和第一栅极低电压VGL1之一。电平转换器L/S共同与传输栅极高电压VGH的高电压传输线VHL和传输第一栅极低电压VGL1的第一低电压传输线VLL1连接。就是说,如果来自第一移位寄存器SR1的任意一个输出端的输出为高逻辑,则任意一个电平转换器L/S选择并转送栅极高电压VGH。与此相对的,如果来自第一移位寄存器SR1的任意一个输出端的输出为低逻辑,则任意一个电平转换器L/S选择并转送第一栅极低电压VGL1。
[0063] 第二驱动器402包括第二移位寄存器SR2和低电源产生单元。
[0064] 第二移位寄存器SR2根据第二时钟信号CLK2移位第二起始脉冲SP2,并接连转送如此移位的第二起始脉冲SP2。第二移位寄存器SR2包括共同与传输第二时钟信号CLK2的第二时钟传输线CL2连接的多个触发器F/F。触发器F/F的数量与栅极线的数量相同。每个触发器F/F根据第二时钟信号CLK2,接收来自前一级触发器的输出作为起始脉冲,并移位和转送这个输出。在触发器F/F中,位于附图最左侧的第一触发器F/F从驱动器402的外部接收第二起始脉冲SP2。每个触发器F/F的输出都提供到下一触发器的输入端并用作第二移位寄存器SR2的输出。据此,接连从第二移位寄存器SR2的输出端提供输出,接连提供的这个输出提供到各个电平转换器L/S。电平转换器L/S的数量与触发器F/F的数量相同。
[0065] 低电源产生单元产生第二栅极低电压VGL2。第二栅极低电压VGL2提供到第二低电压传输线VLL2。
[0066] 选择器444包括对应于电平转换器L/S的多个多路复用器M/X。每个多路复用器M/X根据来自第二移位寄存器SR2的输出的逻辑,从来自电平转换器L/S的输出和来自第二低电压传输线VLL2的输出中选择一个。也就是说,当来自第二移位寄存器SR2的输出为低逻辑时,每个多路复用器M/X选择来自电平转换器L/S的栅极高电压VGH或第一栅极低电压VGL1,当来自第二移位寄存器SR2的输出为高逻辑时,每个多路复用器M/X选择来自低电源产生单元的第二栅极低电压VGL2。
[0067] 根据本发明第一个优选实施例中栅极驱动器200的结构,第一移位寄存器SR1首先响应于第一起始脉冲SP1接连产生输出,在第一移位寄存器SR1的特定输出产生之后,第二移位寄存器SR2跟随第二起始脉冲SP2的产生开始 接连产生输出。换句话说,在第二移位寄存器SR2的输出端的输出之前,分别提供来自第一移位寄存器SR1的输出端的输出。
[0068] 在该情形中,每个多路复用器M/X接收从第一移位寄存器SR1经电平转换器L/S传输的输出和来自第二低电源传输线的第二栅极低电压VGL2,且如果第二移位寄存器SR2的输出,即来自第二移位寄存器SR2的触发器F/F的输出为低逻辑,则多路复用器M/X接连选择并转送栅极高电压VGH和第一栅极低电压VGL1。然后,如果第二移位寄存器SR2的输出,即来自第二移位寄存器SR2的触发器F/F的输出为高逻辑,则多路复用器M/X接连选择并转送第二栅极低电压VGL2。据此,来自一个多路复用器M/X的栅极信号依次具有栅极高电压VGH、第一栅极低电压VGL1和第二栅极低电压VGL2的电平。在这种情形中,在数据输入周期T1提供栅极高电压VGH,在发光保持周期T2提供第一栅极低电压VGL1,在恢复周期T3提供第二栅极低电压VGL2。同时,在恢复周期T3之后的输出具有第一栅极低电压VGL1的电平。
[0069] 在该情形中,来自一个多路复用器的一个输出提供到一条栅极线。就是说,第k个多路复用器M/X的输出端与第k条栅极线连接(k为自然数)。
[0070] 本发明的栅极驱动器200具有下面的系统。
[0071] 图5表示根据本发明第二个优选实施例的栅极驱动器的系统图。
[0072] 参照图5,栅极驱动器200包括第一驱动器501、第二驱动器502和选择器555。因为第一驱动器501和第二驱动器502与第一驱动器401和第二驱动器402相同,所以将省略其描述。
[0073] 选择器555包括对应于电平转换器L/S的多个多路复用器M/X,和将来自第二移位寄存器SR2的输出与外部使能信号EN进行逻辑运算的多个逻辑与门AND。使能信号EN通过使能传输线EL传输。
[0074] 当来自逻辑与门AND的输出为低逻辑时,多路复用器M/X分别选择来自电平转换器L/S的栅极高电压VGH或第一栅极低电压VGL1,当来自逻辑与门AND的输出为高逻辑时,多路复用器M/X分别选择来自低电源产生单元的第二栅极低电压VGL2。使能信号EN在栅极高电压VGH和第一栅极低电压VGL1提供到每条栅极线GL1到GLn的周期保持为低逻辑一次,并在之后的周期保持为高逻辑。就是说,在栅极高电压VGH和第一栅极低电压VGL1从第一驱动器501提供到栅极线的周期,使能信号EN和逻辑与门AND防止第 二栅极低电压VGL2提供到栅极线GL1到GLn。当然,与第一个实施例类似,尽管没有附加的使能信号EN和逻辑与门AND,通过使第一起始脉冲SP1和第二起始脉冲SP2在彼此不同周期中的提供可以防止第二栅极低电压VGL2在上述周期中提供到栅极线GL1到GLn,但使能信号EN和逻辑与门AND的增加可以保证防止由信号的失真导致的故障。
[0075] 如所述的,本发明的发光显示设备具有下面的优点。
[0076] 在每个周期中给驱动开关器件的栅极电极提供与数据信号极性相反的电压,将驱动开关器件的阈值电压恢复为初始值,可防止驱动开关器件的恶化。
[0077] 在不脱离本发明的精神或范围的情况下,可以对本发明进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所附权利要求及其等效范围内的对本发明的修改和变化。