主动元件阵列基板以及显示装置转让专利

申请号 : CN200910205446.7

文献号 : CN101673016B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 傅建豪黄韦凯林家强林雪惠李敏勤

申请人 : 友达光电股份有限公司

摘要 :

本发明公开了一种主动元件阵列基板,包括基板、多条扫描线、多条控制线、多条数据线、多个像素结构、多条主传输线以及多条次传输线。基板具有主动区以及周边区。多条扫描线与多条控制线配置于基板的主动区中。多条控制线平行于多条扫描线,并夹杂地排列于多条扫描线之中。多条主传输线位于基板的周边区中,连接于多条扫描线。多条次传输线位于基板的周边区中,连接于多条控制线。多条次传输线夹杂地排列于多条主传输线之中。各主传输线至少包括一阻抗调整部,且各主传输线与邻近的其中一条次传输线之间具有阻抗差值,其大于3欧姆(Ω)。

权利要求 :

1.一种主动元件阵列基板,其特征在于,包括:

一基板,具有一主动区以及一周边区,该周边区位于该主动区周边;

多条扫描线,配置于该基板的该主动区中;

多条控制线,配置于该基板的该主动区中,平行该些扫描线,其中每隔n条该些扫描线配置m条该些控制线,且n、m为正整数;

多条数据线,相交于该些扫描线以及该些控制线;

多个像素结构,配置于该基板的该主动区中,且该些数据线所传输的一显示电压由该些扫描线的一扫描电压控制而输入至该些像素结构:多条主传输线,位于该基板的该周边区中,连接于该些扫描线;以及多条次传输线,位于该基板的该周边区中,连接于该些控制线,该些次传输线夹杂地排列于该些主传输线之中,所述次传输线未设置阻抗调整部;

其中各该主传输线至少包括一阻抗调整部,且至少一该主传输线与邻近的其中一该次传输线之间具有一阻抗差值,其大于3欧姆。

2.根据权利要求1所述的主动元件阵列基板,其特征在于,各该像素结构包括:一第一主动元件,电性连接其中一该扫描线以及其中一该数据线;

一第二主动元件,电性连接其中一该扫描线以及其中一该数据线;

一第一像素电极,电性连接该第一主动元件;

一第二像素电极,电性连接该第二主动元件;

一控制开关,电性连接该第二像素电极,并且该控制线电性连接该控制开关。

3.根据权利要求1所述的主动元件阵列基板,其特征在于,还包括多个信号接垫,位于该基板的该周边区中,该些主传输线连接于该些扫描线与对应的该些信号接垫之间,该些次传输线连接于该些控制线与对应的该些信号接垫之间。

4.根据权利要求1所述的主动元件阵列基板,其特征在于,每隔n条该些主传输线配置m条该些次传输线,且n、m为正整数。

5.根据权利要求1所述的主动元件阵列基板,还包括多个触控元件,该些触控元件配置于该主动区中,该些控制线电性连接该些触控元件以及对应的该些次传输线。

6.根据权利要求1所述的主动元件阵列基板,其特征在于,该至少一阻抗调整部为至少一迂回线路。

7.根据权利要求6所述的主动元件阵列基板,其特征在于,该至少一迂回线路包括多条第一线段以及多条第二线段,该些第一线段沿一第一方向延伸,该些第二线段沿一第二方向延伸,且该些第一线段与该些第二线段端对端地连接。

8.根据权利要求7所述的主动元件阵列基板,其特征在于,该些第一线段的长度不同于该些第二线段的长度。

9.根据权利要求7所述的主动元件阵列基板,其特征在于,该第一方向平行于各该主传输线的一延伸方向,该第二方向垂直于各该主传输线的该延伸方向。

10.根据权利要求1所述的主动元件阵列基板,其特征在于,该至少一阻抗调整部为一多层线路,该多层线路包括迭置且彼此并联的多层导线。

11.根据权利要求1所述的主动元件阵列基板,其特征在于,该些主传输线中一者的该至少一阻抗调整部的线宽不同于该些主传输线中另一者的该至少一阻抗调整部的线宽。

12.根据权利要求11所述的主动元件阵列基板,其特征在于,该些次传输线的线宽为一定值。

13.根据权利要求11所述的主动元件阵列基板,其特征在于,该些主传输线的线宽自5μm至40μm。

14.一显示装置,其特征在于,包括:

一第一基板,该第一基板为权利要求1所述的主动元件阵列基板;以及一第二基板,设置于该第一基板的对侧。

15.根据权利要求14所述的显示装置,其特征在于,包括触控显示面板、液晶显示面板、软性显示器面板、有机发光显示器面板或电泳显示面板。

说明书 :

技术领域

本发明涉及一种主动元件阵列基板及显示装置,且尤其涉及一种阻抗均匀(Impedance uniform)且显示质量良好的主动元件阵列基板及显示装置。

背景技术

一般而言,平面显示装置包括主动元件阵列基板、彩色滤光基板以及背光模块。随着人们对于显示质量与功能的要求不断提高,主动元件阵列基板上的导线设计也趋向于复杂。
图1为现有一种主动元件阵列基板的局部上视、及部份放大示意图。请参照图1,主动元件阵列基板100包括基板101、多条扫描线111、多条数据线121、多个像素结构108以及多条传输线130。基板101具有主动区102以及周边区104。多条扫描线111配置于基板101的主动区102中,而多条数据线121相交于多条扫描线111。多个像素结构108配置于基板101的主动区102中。
多条传输线130位于基板101的周边区104中,并连接于多条扫描线111。周边区104还具有多个信号接垫136。其中,扫描线111可通过传输线130以及信号接垫136与驱动芯片140电性连接,以接收对应的扫描信号。扫描线111与信号接垫136之间以传输线130进行导线连接的部份,即为扇出区(fan-out area)106。为了避免传输线130之间的阻抗差异而影响信号传输质量,扇出区106中的传输线130可采用绕线方式以对应地调整传输阻抗。
然而,随着高影像质量的需求,像素结构108的设计越来越复杂。并且,为适应产品的多功能性的需求,触控元件、光感测元件等构件也会整合至主动元件阵列基板100中。驱动芯片140的针脚(pin)数目以及传输线130的数量必须随之提高。如此一来,传输线130可绕线的空间会受到诸多限制而无法有效率地调整传输阻抗。

发明内容

本发明所要求解决的技术问题在于提供一种主动元件阵列基板,使得控制显示像素的线路具有均匀一致的传输质量。
本发明又提出一种显示装置,具有上述主动元件阵列基板,具有良好的显示质量。
为实现上述目的,本发明提出一种主动元件阵列基板,包括基板、多条扫描线、多条控制线、多条数据线、多个像素结构、多条主传输线以及多条次传输线。基板具有主动区以及周边区,而周边区位于主动区边。多条扫描线配置于基板的主动区中。多条控制线配置于基板的主动区中,平行于扫描线,其中每隔n条扫描线配置m条控制线,且n、m为正整数。多条数据线相交于多条扫描线以及多条控制线。多个像素结构配置于基板的主动区中,且多条数据线所传输的显示电压由多条扫描线的扫描电压控制而输入至多个像素结构。多条主传输线位于基板的周边区中,连接于多条扫描线。多条次传输线位于基板的周边区中,连接于多条控制线,而多条次传输线夹杂地排列于多条主传输线之中。其中,各主传输线至少包括一阻抗调整部,且至少一主传输线与邻近的其中一条次传输线之间具有阻抗差值,其大于3欧姆(Ω)。
在本发明的一实施例中,上述各像素结构包括第一主动元件、第二主动元件、第一像素电极、第二像素电极以及控制开关。第一主动元件电性连接其中一条扫描线以及其中一条数据线。第二主动元件电性连接其中一条扫描线以及其中一条数据线。第一像素电极电性连接第一主动元件。第二像素电极电性连接第二主动元件。控制开关电性连接第二像素电极,并且控制线电性连接控制开关。
在本发明的一实施例中,上述的主动元件阵列基板还包括多个信号接垫,位于基板的周边区中,多条主传输线连接于多条扫描线与对应的多个信号接垫之间,而多条次传输线连接于多条控制线与对应的多个信号接垫之间。
在本发明的一实施例中,上述至少一阻抗调整部为至少一迂回线路。至少一迂回线路包括多条第一线段以及多条第二线段,第一线段沿第一方向延伸,而第二线段沿第二方向延伸,且第一线段与第二线段端对端(end to end)地连接。第一线段的长度不同于第二线段的长度。第一方向实质上平行于各主传输线的延伸方向,而第二方向实质上垂直于各主传输线的延伸方向。
在本发明的一实施例中,上述至少一阻抗调整部为一多层线路,此多层线路包括迭置且彼此并联的多层导线。
在本发明的一实施例中,上述多条主传输线中一者的至少一阻抗调整部的线宽不同于多条主传输线中另一者的至少一阻抗调整部的线宽。多条次传输线的线宽为定值,而多条主传输线的线宽自5μm至40μm。
在本发明的一实施例中,上述的主动元件阵列基板还包括多个触控元件,其配置于主动区中,多条控制线电性连接多个触控元件以及对应的多条次传输线。其中,每隔n条主传输线配置m条次传输线,且n、m为正整数。
而且,本发明提出一种显示装置,其包括第一基板以及第二基板。第一基板为上述的主动元件阵列基板。第二基板设置于第一基板的对侧。
在本发明的一实施例中,上述显示装置包括触控显示面板、液晶显示面板、软性显示器面板、有机发光显示器面板或电泳显示面板。
基于上述,本发明的主动元件阵列基板仅调整主传输线的阻抗,而不调整次传输线的阻抗。因此,本发明的主传输线具有较大的空间来进行阻抗调整,以使控制显示像素的信号线具有均匀的信号传输质量。由于本发明的显示装置具有上述的主动元件阵列基板,每个像素结构的充电时间大致相同,因此可获得较佳的显示质量。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。

附图说明

图1为现有一种主动元件阵列基板的局部上视、及部份放大示意图;
图2为本发明一实施例的主动元件阵列基板的局部上视示意图;
图3为图2中像素结构的一种电路示意图;
图4为图2的扇出区示意图,以及扇出区的局部放大示意图;
图5为本发明另一种扇出区的示意图;
图6为本发明又一种扇出区的示意图;
图7为本发明再一种扇出区的示意图;
图8为沿着图7中a-a’线的剖面示意图;
图9为图2的像素结构的另一种电路示意图;
图10a~图10d为本发明一实施例的主传输线与次传输线的线路配置示意图;
图11为本发明第三实施例的显示装置的示意图。
其中,附图标记:
100、200:主动元件阵列基板            101、201:基板
102、202:主动区                      104、204:周边区
106、206、206a、206b、206c:扇出区    111、211:扫描线
108、208、208A、208B:像素结构        121、221:数据线
130:传输线                           136、236:信号接垫
140、240:驱动芯片                    212:控制线
231:主传输线                         231a:第一层导线
231b:第二层导线                      232:次传输线
233、234:阻抗调整部                  233a:第一线段
233b:第二线段                        236:信号接垫
251、351:第一主动元件                252、352:第二主动元件
261:第一像素电极                     262:第二像素电极
271、371:控制开关                    302:触控元件
380:触控电容                         500:显示装置
510:第一基板                         520:第二基板
Cd:辅助电容                          Clc、Clc1、Clc2:液晶电容
Cst、Cst1、Cst2:储存电容             D1:第一方向
D2:第二方向                          P1:第一保护层
P2:第二保护层

具体实施方式

图2为本发明一实施例的主动元件阵列基板的局部上视示意图。请参照图2,主动元件阵列基板200包括基板201、多条扫描线211、多条控制线212、多条数据线221、多个像素结构208、多条主传输线231以及多条次传输线232。基板201具有主动区202以及周边区204,周边区204位于主动区202周边,且周边区204包括扇出区206。多条扫描线211配置于基板201的主动区202中。多条控制线212配置于基板201的主动区202中,平行于扫描线211,其中每隔一条扫描线211配置一条控制线212。简言之,本实施例的多条控制线212与多条扫描线211是交替地配置。
多条数据线221相交于多条扫描线211以及多条控制线212。多个像素结构208配置于基板201的主动区202中,且多条数据线221所传输的显示电压由多条扫描线211的扫描电压控制而输入至多个像素结构208。
此外,主动元件阵列基板200还包括驱动芯片240,其位于周边区204,且扇出区206位于显示区202与驱动芯片240之间。
详言之,图3为图2中像素结构的一种电路示意图。请参照图3,像素结构208A包括第一主动元件251、第二主动元件252、第一像素电极261、第二像素电极262以及控制开关271。第一主动元件251与第二主动元件252电性连接其中一条扫描线211以及其中一条数据线221。第一像素电极261电性连接第一主动元件251,而第二像素电极262电性连接第二主动元件252。
扫描线211的扫描电压会开启第一主动元件251与第二主动元件252,第一像素电极261与第二像素电极262所需的显示电压会由数据线221传送至第一像素电极261与第二像素电极262。为了稳定液晶电容Clc1以及液晶电容Clc2以维持良好的显示质量,各液晶电容Clc1以及液晶电容Clc2会连接对应的储存电容Cst1以及储存电容Cst2,储存电容Cst1以及储存电容Cst2可以是具有相同储存能力的电容,也可以分别具有不同储存能力的电容,在本实施例中并不需特别限定。
此外,为了进一步提升显示质量,第二像素电极262电性连接控制开关271。控制开关271的另一端电性连接辅助电容Cd。详言之,像素结构208A可通过控制线212来开启或关闭控制开关271,以使辅助电容Cd与第二像素电极262电性连接。此时,第一、第二像素电极261、262电性连接的电容总和不同,因此像素结构208A会具有不同显示灰阶的两个区域。此设计有助于改善色偏(color washout)的问题。
不过,第一主动元件251与第二主动元件252的充电时间会影响像素结构208A的显示质量。所以,主动元件阵列基板200中所有扫描线211的信号传输质量不能差异太大。相反的,控制开关271的充电时间不会直接影响像素结构208A的显示质量,所以控制线212的信号传输质量可容许有较大的差异。因此,以下提出数种线路布局方式来改变各导线的阻抗以对应地调整各导线的传输质量。
图4为图2的扇出区206的示意图,以及扇出区206的局部放大示意图。请参照图2与图4,多条主传输线231位于基板201的周边区204中,而多条主传输线231连接于多条扫描线211。多条次传输线232位于基板201的周边区204中,连接于多条控制线212,而多条次传输线232夹杂地排列于多条主传输线231之中。另外,主动元件阵列基板200还包括多个信号接垫236,位于基板201的周边区204中。多条主传输线231连接于多条扫描线211与对应的多个信号接垫236之间,而多条次传输线232连接于多条控制线212与对应的多个信号接垫236之间。如此一来,各导线可以连接至对应的驱动芯片240。
具体而言,在扇出区206中,奇数条的导线(1、3、5...)为电性连接至扫描线211的主传输线231。而偶数条的导线(未标示)为电性连接至控制线212的次传输线232。各条主传输线231至少包括一阻抗调整部233。
如图4所示,本实施例的阻抗调整部233为至少一迂回线路,此迂回线路包括多条第一线段233a以及多条第二线段233b。第一线段233a沿第一方向D1延伸,而第二线段233b沿第二方向D2延伸,且第一线段233a与第二线段233b端对端(end to end)地连接。其中,第一方向D1实质上平行于各主传输线231的延伸方向,而第二方向D2实质上垂直于各主传输线231的延伸方向。此外,第一线段233a的长度不同于第二线段233b的长度,亦即第一线段233a的长度小于第二线段233b的长度。
另外,各条主传输线231还包括阻抗调整部234,位于扫描线211与主传输线231连接处的附近。阻抗调整部234为至少一迂回线路,其设置类似于上述的阻抗调整部233,请参照上述阻抗调整部233的说明。要强调的是,本发明并未限制阻抗调整部233、234的位置或布局方式,图4所绘示的实施例仅为本发明的其中一种实施方式。
在本实施例中,位于扇出区206最外侧的主传输线231因为线路长度最长,是阻抗最大的导线,因此最外侧的主传输线231可以不需再采用迂回绕线的方式增加其阻抗。当然,在部分实施例中,本领域技术人员,也可以根据实际上的需求,视情况进行阻抗调整位于扇出区206最外侧的主传输线231。
在本实施例中,因为主传输线231通过阻抗调整部233来调整阻抗,而次传输线232并不调整阻抗,所以主传输线231与相邻的次传输线232间的阻抗差异较大。至少一主传输线231与邻近的其中一条次传输线232之间具有的阻抗差值例如大于3欧姆(Ω)。在部分实施例中,至少一主传输线231与邻近的其中一条次传输线232的阻抗差值例如至少大于600欧姆(Ω)。不过,相邻近的两条主传输线231之间的阻抗差值则因为阻抗调整部233的设计而可以小于3欧姆(Ω)。
对于主动元件阵列基板200而言,所有扫描线211的信号传输质量不能差异太大。因此,本实施例仅调整主传输线231的阻抗大小,即可使各像素结构208的充电时间趋于一致。特别是,由于次传输线232并不调整阻抗,次传输线232的线宽只要控制在不断线的线宽之内即可。所以,次传输线232的配置不会占用到扇出区206中太多的空间。换言之,主传输线231可配置阻抗调整部233的空间更具有弹性而有助于使得扫描线211的传输质量更为均匀一致。
进一步而言,阻抗调整部233、234整体的长度以及导线的曲折幅度可以视每一条扫描线211至信号接垫236之间的距离而改变。当扫描线211至信号接垫236之间的距离越短,则阻抗调整部233、234整体的长度必须越长或是迂回线路的曲折幅度必须越大。如此一来,不同扫描线211的传输质量可以更为趋近。
图5为本发明另一种扇出区的示意图。请参照图5,上述的主动元件阵列基板200也可以采用扇出区206a的线路布局方式来调整阻抗。扇出区206a与扇出区206的不同之处在于,在扇出区206a的阻抗调整部233中,第一线段233a的长度大于第二线段233b的长度。当然,在其它的实施例中,第一线段233a的长度也可以等于第二线段233b的长度。也就是说,本发明不限定迂回部的绕线方向及布局方式。
图6为本发明又一种扇出区的示意图。请参照图6,扇出区206b与扇出区206的不同之处在于,扇出区206b的阻抗调整部233具有不同的线宽。另外,主传输线231可以仅由阻抗调整部233构成。也就是说,多条主传输线231的线宽可以有所不同。
具体而言,多条主传输线231的线宽是由扇出区206b的外侧向扇出区206b的中心递减,而多条次传输线232的线宽为定值。如此一来,不同主传输线231之间的阻抗差异可以有效地减小而使扫描线211的信号传输质量趋向一致。在部分实施例中,主传输线231的线宽例如自5μm至40μm。
图7为本发明再一种扇出区的示意图。图8为沿着图7中a-a’线的剖面示意图。请参照图7与图8,扇出区206c的线路布局方式例如是以多层线路的方式来调整阻抗。在此,扇出区206c与上述扇出区206中相同的构件以相同的标号表示,此处不再重述。
在扇出区206c中,主传输线231的阻抗调整部233(虚线所绘示的区域)为一多层线路,此多层线路包括迭置且彼此并联的多层导线231a、231b。
第一层导线231a例如为主传输线231的一部分,其中第一层导线231a与次传输线232都直接配置于基板201上。第一保护层P1配置于基板201上且覆盖第一层导线231a与次传输线232。第二层导线231b配置于第一保护层P1上,且位于第一层导线231a上方。此外,第二保护层P2覆盖此第二层导线231b。
第二层导线231b的两端例如可通过接触窗开口(未绘示)与第一层导线231a电性连接。如此一来,扇出区206c中的主传输线231即可通过多层导线并联的方式来达到降低阻抗的效果。当然,在其它的实施例中,导线迭层的数量可以更多,也就是可以利用三层或更多层导线并联连接来达到调整阻抗的目的。
由上述可知,本发明的主动阵列基板200可利用扇出区206、206a、206b、206c中不同的线路布局方式来针对主传输线231调整阻抗。其中,由于次传输线232不需要进行阻抗调整,因此,扇出区206、206a、206b、206c可具有较大的空间设置主传输线231的阻抗调整部233。借此设计,主动元件阵列基板200的主传输线231可具有更均匀的传输阻抗以及传输质量。值得一提的是,扇出区206、206a、206b、206c中不同的线路布局方式可以同时设置于同一个扇出区中。本发明并不限定同一个扇出区仅使用一种方式来进行主传输线的阻抗调整。
图9为图2的像素结构的另一种电路示意图。请参照图2与图9,在本实施例中,主动元件阵列基板200例如是一种触控显示面板的其中一个基板。像素结构208B包括第一主动元件351、像素电极361、触控元件302以及读取线321。触控元件302配置于主动区204中。多条控制线212电性连接多个触控元件302以及对应的多条次传输线232。第一主动元件351与一条扫描线211以及一条数据线221电性连接。像素电极361与第一主动元件351电性连接。此外,为了稳定液晶电容Clc以维持良好的显示质量,液晶电容Clc会连接对应的储存电容Cst。
触控元件302包括第二主动元件352、控制开关371以及触控电容380。第二主动元件352电性连接于扫描线211、控制开关371以及读取线321。而控制开关371电性连接于控制线212。本领域技术人员,当可理解触控显示面板中各构件的连接方式与操作原理,此处便不再赘述。
一般而言,控制线212所传输的电压可以控制触控元件302的开启或是关闭。触控元件302开启时,触控电容380的变化可通过读取线321来读取,从而对触控位置加以定位。当然,此处仅为举例,主动元件阵列基板200上也可以是其它的触控电路设计。
由于,控制开关371的充放电时间并不影响触控元件302的感测功能,所以控制线212的信号传输质量不会影响主动元件阵列基板200的运作效能。但是,扫描线211的信号传输质量却会使得像素结构208B的显示质量受到影响。所以,本实施例可采用前述扇出区206、206a、206b、206c的线路设计方式来调整连接于扫描线211的主信号传输线231的阻抗。因此,本实施例的主动元件阵列基板200也可达到显示质量良好的功效。
值得一提的是,本实施例的电路设计为每隔一条主传输线231配置一条次传输线232,亦即每一条扫描线211上的像素结构208中都配置有触控元件302。在其它的实施例中,主动元件阵列基板200的电路设计也可以是在某些扫描线211上的像素结构208中配置触控元件302。换句话说,扇出线路的设计可在每隔n条主传输线配置m条次传输线,且n、m为正整数。当然,其它的实施例也可以将触控元件302的设计整合于图3所绘示的像素结构208中。如此一来,两条扫描线211之间可能配置有两条控制线212,也就是两条主传输线231之间设有两条次传输线232。
由图2的主动元件阵列基板200可知,主传输线231与次传输线232的数目及配置关系可以随着不同电路设计以及像素结构208布局方式而改变。举例而言,在图10a中,第1、4...条导线为主传输线其余为次传输线,亦即在第1、4...条导线进行阻抗匹配。而在图10b中,第2、5...条导线为主传输线其余为次传输线,亦即在第2、5...条导线进行阻抗匹配。简言之,图10a与图10b所示的实例为每隔一条主传输线配置两条次传输线。
另外,在图10c中,第2、3、5、6...条导线为主传输线其余为次传输线,亦即第1、4、7...条导线不进行阻抗匹配。而在图10d中,第1、3、4、6、7、9、10...条导线为主传输线其余为次传输线,亦即第2、5...条导线不进行阻抗匹配。简言之,图10c与图10d所示的实例为每隔两条主传输线配置一条次传输线。
然而,此处仅为举例,主传输线231与次传输线232的配置端视于主动元件阵列基板200的应用与电路设计而定,本发明并不限于上述所列举的电路设计。
图11为本发明一实施例的显示装置的示意图。请参照图11,显示装置500包括第一基板510以及第二基板520。第一基板510可以是上述实施例所述的主动元件阵列基板200。
第二基板520设置于第一基板510的对侧。其中,第二基板520例如是彩色滤光基板或其它可能的基板。在部分实施例中,第一基板510与第二基板520之间例如可设置显示介质层(未绘示)。随着显示介质层的材质不同,显示装置500可以是触控显示面板、液晶显示面板、软性显示器面板、有机发光显示器面板或电泳显示面板等。
由于显示装置500具有上述的主动元件阵列基板200、300,因此各个像素结构的充电时间与充电准位相当一致,使得显示装置500可具有良好的显示质量。
综上所述,本发明的主动元件阵列基板可利用不同的阻抗调整部设计来调整阻抗,而次传输线不调整阻抗。如此一来,主传输线可具有较大的布局空间以进行阻抗调整,使得主动元件阵列基板的导线阻抗设计更符合使用需求。此外,由于本发明的显示装置具有上述的主动元件阵列基板,因此每个像素结构的充电时间及充电准位一致。换言之,本发明的显示装置可具有良好的显示质量。
当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明所附的权利要求的保护范围。