一种用于硅通孔互连中的硅片对准方法转让专利

申请号 : CN201010141746.6

文献号 : CN101814453B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王鹏飞孙清清丁士进张卫

申请人 : 复旦大学

摘要 :

本发明属于高集成度封装技术领域,具体公开了一种用于硅通孔互连中的硅片对准方法。该方法包括在多个硅片进行堆叠互连时,采用电学方法对进行堆叠互连的上下硅片进行对准校正,这样,就可以提高硅片对准的精度,减小互连电阻。通过本发明所述方法制成的集成电路芯片具有高速度和低功耗的性能。

权利要求 :

1.一种用于硅通孔互连中的硅片对准方法,其特征在于具体步骤包括:提供两个或多个完成硅通孔结构的硅片;

在所述硅片的正面和背面形成互连焊点;

将所述硅片进行堆叠互连;

采用惠斯登电桥法对堆叠互连的上下硅片进行对准校正。

2.根据权利要求1所述的硅片对准方法,其特征在于,所述硅片的硅通孔结构包括至少一个导电层和一个将所述导电层和所述硅通孔表面隔离的绝缘层。

3.根据权利要求2所述的硅片对准方法,其特征在于,所述的绝缘层为二氧化硅、氮化硅或者为他们之间相混合的绝缘物质。

4.根据权利要求2所述的硅片对准方法,其特征在于,所述的导电层为铝、铜或者掺杂的多晶硅。

说明书 :

一种用于硅通孔互连中的硅片对准方法

技术领域

[0001] 本发明属于高集成度封装技术领域,具体涉及一种硅通孔互连封装方法。

背景技术

[0002] 随着微电子技术的不断发展,芯片制造工艺细微化,促使集成电路封装技术不断发展,并逐渐形成一门相对独立的科技产业。现在,三维封装技术已被认为是未来集成电路封装的发展趋势,而且,三维封装技术已经由芯片级的堆叠芯片封装(stacked die)或者堆叠封装(package on package)技术发展到了晶圆级的硅通孔(Through Silicon Via,TSV)互连封装技术。
[0003] 硅通孔互连技术是通过在硅片和硅片之间制作垂直通孔,然后在硅片正面和背面形成互连微焊点,这样,多个硅片就可以直接堆叠起来而不用外部引线互连。硅通孔互连技术可以分为先通孔式(via first)和后通孔式(via last)两种。先通孔式技术就是在硅片上集成电路制造完成之前形成互连通孔,这种技术可以是在芯片制造的最初几步内形成硅通孔互连,也可以是在BEOL(Back-end of Line)之前形成硅通孔互连。后通孔式技术则是在BEOL或者整个集成电路制造完成之后再进行硅通孔互连。硅通孔内的填充材料包括一个绝缘层和一个用于导电的金属层或者高掺杂的多晶硅。考虑到降低互连电阻,提高芯片工作频率,多传感系统的硅通孔三维封装中采用铜作为硅通孔互连金属比较有利。与以往的IC封装键合和使用凸点的堆叠技术不同,硅通孔互连技术能够使芯片在三维方向堆叠的密度最大,外形尺寸最小,并且大大改善了芯片速度和低功耗的性能。
[0004] 作为当前最先进的晶圆级封装技术,硅通孔互连技术现在还处于开发的早期阶段,存在着不少技术难点,比如晶圆减薄技术、硅片对准技术、深孔刻蚀技术和深孔铜填充工艺和设备等都需要重新开发。进行堆叠时,硅片的对准与否会影响硅片之间的互连电阻,进而影响芯片的工作频率,从而使芯片的三维叠层不能在更广的领域中得到应用。

发明内容

[0005] 本发明的目的在于提出一种用于硅通孔互连中的硅片对准方法,以减小堆叠时硅片之间的互连电阻,提高芯片的工作频率,使得芯片的三维叠层能够在更广的领域中得到应用。
[0006] 为达到本发明的上述目的,本发明提出了一种采用电学方法对进行堆叠互连的上下硅片进行辅助对准的方法,具体步骤包括:
[0007] 提供两个或多个完成通硅孔结构的硅片;
[0008] 在所述硅片的正面和背面形成互连微焊点;
[0009] 将所述硅片进行堆叠互连;
[0010] 采用电学方法对堆叠互连的上下硅片进行对准校正。
[0011] 进一步地,所述硅片的硅通孔结构包括至少一个导电层和一个将所述导电层和所述硅通孔表面隔离的绝缘层,所述的绝缘层为二氧化硅、氮化硅或者为他们之间相混合的绝缘物质,所述的导电层为铝、铜或者高掺杂的多晶硅。所述的电学方法为惠斯登电桥法或者其它电学方法。
[0012] 本发明所提出的硅片对准方法,具有实施方法简单、可以提高硅片对准的精度、减小互连电阻等优点。采用本发明所述技术制成的集成电路芯片具有高速度和低功耗的性能。

附图说明

[0013] 图1为已完成硅通孔结构和互连焊点的两个硅片。
[0014] 图2为图1所示两个硅片接触后的示意图。
[0015] 图3a至图3c为本发明提供的一种使用惠斯登电桥法对图2所示接触后的硅片进行校正对准的原理示意图。

具体实施方式

[0016] 下面将参照附图对本发明的一个示例性实施方式作详细说明。参考图是本发明的理想化实施例的示意图,以下实施例仅是说明性的,本发明不受以下实施例的限制。
[0017] 提供两个已完成硅通孔结构和互连焊点的硅片,图1为所提供硅片的侧视图。如图1所示,硅片2中,所示20为硅部分,所示21为硅通孔和互连焊点部分;硅片3中,所示30为硅部分,所示31为硅通孔和互连焊点部分。
[0018] 接下来,将硅片2和和硅片3进行堆叠互连,如图2所示。
[0019] 在硅片2和硅片3进行接触时,硅片2和硅片3可能会出现对准偏差,这样就会影响互连电阻,进而影响集成电路的性能。通过大家熟知的惠斯登电桥测量电阻的方法,可以对硅片2和硅片3进行对准校正。
[0020] 在图2所示结构中引入测量节点a、b、c和d,则在节点a和节点b之间存在电阻R1,节点b和节点c之间存在电阻R2,节点a和节点d之间存在电阻R3,节点d和节点c之间存在电阻R4,如图3a所示,图3b为图3a所示结构的正视图。
[0021] 在节点a和节点c之间加一个电源U和开关K,在节点b和节点d之间加电压测量计G,这样就构成了一个惠斯登电桥电路,其等效电路如图3c所示。
[0022] 当硅片2和硅片3精确对准时,有R1*R4=R2*R3,根据惠斯登平衡电桥测量电阻的原理,此时节点b和节点d具有相同的电位。因此,通过调节硅片2和硅片3,使电压测量计G的测量值显示为零时,硅片2和硅片3可达到精确对准。
[0023] 如上所述,在不偏离本发明精神和范围的情况下,还可以构成许多有很大差别的实施例。应当理解,除了如所附的权利要求所限定的,本发明不限于在说明书中所述的具体实例。