CMOS带隙基准源电路转让专利

申请号 : CN201310166026.9

文献号 : CN103246310B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王本艳张宁冒杨雷

申请人 : 上海华力微电子有限公司

摘要 :

本发明涉及微电子学领域,具体涉及一种CMOS带隙基准源电路,通过在传统的CMOS带隙基准源电路增设了两个一次项系数相反同时二次项系数为正的电阻,可抵消三极管的发射结电压的二次项负温系数。使其在一次项抵消的同时,正二次项项系数和三极管结电压负的二次项系数相抵消,从而使结电压的温度敏感度进一步降低,进而提高电路的稳定性。

权利要求 :

1.一种CMOS带隙基准源电路,其特征在于,包括:

运放电路和输出电路;

所述运放电路与所述输出电路并联;

所述输出电路中包括第三晶体管MP3、第三三极管Q3、第二电阻R2、第三电阻R3和第四电阻R4,所述第三电阻R3和第四电阻R4串联后与所述第三三极管Q3的发射极连接;

所述运放电路包括第一晶体管MP1、第二晶体管MP2、第一三极管Q1、第二三极管Q2、第一电阻R1以及一运算放大器;

所述第一晶体管MP1、第二晶体管MP2、第三晶体管MP3的源极均与电源电压VDD相连,所述第一晶体管MP1、第二晶体管MP2的漏极均与所述运算放大器AMP的输入端相连,且所述第一晶体管MP1、第二晶体管MP2、第三晶体管MP3的栅极均与所述运算放大器AMP的输出端相连,所述第一晶体管MP1、第二晶体管MP2、第三晶体管MP3均为PMOS晶体管;

所述第一晶体管MP1的漏极与所述的第一三极管Q1的发射极及运算放大器的正相输入端相连接;

所述第一三极管Q1、第二三极管Q2、第三三极管Q3的基极和集电极均与接地端GND相连,且所述第一三极管Q1、第二三极管Q2、第三三极管Q3均为PNP三极管;

所述第三电阻R3与第三三极管Q3的发射极之间设置有一第二电阻R2;

所述第三晶体管MP3的漏极与第四电阻R4的连接节点提供有一 输出电压Vout;

其中,所述第三电阻R3和第四电阻R4的二次项温度系数均为正值,且该第三电阻R3和第四电阻R4的一次项温度系数相反,在第三电阻R3和第四电阻R4的一次项温度系数相抵消的同时,使第三电阻R3和第四电阻R4的正二次项温度系数和第三三极管Q3的负二次项温度系数相抵消;

其中,所述第二三极管Q2的发射极连接所述第一电阻R1,同时,所述第一电阻R1与所述第二晶体管MP2的漏极以及运算放大器的负相输入端连接。

2.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,假设第三电阻R3的一次项温度系数为TC1(R3),第四电阻R4的一次项温度系数为TC1(R4),由于第三电阻R3和第四电阻R4的一次项温度系数相反,当R4/R3=K时,TC1(R3)+K*TC1(R4)=0。

3.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,假设第一三极管Q1的发射极面积为AE1,第二三极管Q2的发射极面积为AE2,第三三极管Q3的发射极面积为AE3;

所述第一三极管Q1的发射极面积等于第三三极管Q3的发射极面积,即AE1=AE3;

且第二三极管Q2的发射极面积为第一三极管Q1和第三三极管Q3发射极面积的倍数,即AE2=N*AE1=N*AE3,其中,N为正整数。

4.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,

第一晶体管MP1的栅宽和栅长的比值等于第二晶体管MP2的栅宽 和栅长的比值,假设第一晶体管MP1的栅长为LP1、栅宽为WP1;第二晶体管MP2的栅长为LP2、栅宽为WP2,第三晶体管MP3的栅长为LP3、栅宽为WP3,即WP1/LP1=WP2/LP2;

且第三晶体管MP3的栅宽和栅长的比值为第一晶体管MP1和第二晶体管MP2栅宽和栅长比值的倍数,即WP3/LP3=M*(WP1/LP1)=M*(WP2/LP2),其中,M为正整数。

5.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,第一晶体管MP1与第一三极管Q1之间的电流I 1等于第二晶体管MP2与第二三极管Q2的电流,即I 1=I2。

6.根据权利要求5所述的CMOS带隙基准源电路,其特征在于,第三电阻R3与第二电阻R2之间的电流I3=[(WP3/LP3)/(WP2/LP2)]*I2,其中第二晶体管MP2的栅长为LP2、栅宽为WP2,第三晶体管MP3的栅长为LP3、栅宽为WP3,第二晶体管MP2栅宽和栅长比值为WP2/LP2,第三晶体管MP3的栅宽和栅长的比值为WP3/LP3。

7.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,假设第三三极管Q3的结电压为VBE;输出电压为Vout;第一三极管Q1的发射极面积为AE1,第二三极管Q2的发射极面积为AE2;热电压为Vt,则输出电压Vout=VBE+[(R2+R3+R4)/R1]*ln(AE2/AE1)*[(WP3/LP3)/(WP2/LP2)]*Vt,其中第二晶体管MP2的栅长为LP2、栅宽为WP2,第三晶体管MP3的栅长为LP3、栅宽为WP3,第二晶体管MP2栅宽和栅长比 值为WP2/LP2,第三晶体管MP3的栅宽和栅长的比值为WP3/LP3。

8.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,所述第一电阻R1和第二电阻R2为相同种类的电阻。

9.根据权利要求1所述的CMOS带隙基准源电路,其特征在于,所述运算放大器的增益效果大于60dB。

说明书 :

CMOS带隙基准源电路

技术领域

[0001] 本发明涉及微电子学领域,具体涉及一种CMOS带隙基准源电路。

背景技术

[0002] 基准电压源是CMOS集成电路中非常重要的单元模块电路,可提供高精度和高稳定度的基准电压,被广泛应用于各种模拟和数字系统中。随着移动通信及其他通信技术的不断发展,对基准电压源模块的要求越来越高。关于CMOS基准电压源的设计,基本都是基于带隙基准源技术。
[0003] 中国专利(申请号:201010162189.6)公开了一种带隙基准电压电路,通过将具有高阶负温度系数的电流注入一个PNP型三极管,得到具有高阶温度系数的电压,并将该电压通过双差分对运算放大器耦合到最终的输出基准电压之中,补偿三极管带隙电压中的高阶温度分量,从而得到高阶温度补偿的基准电压。由于传统的带隙基准电压源只采用了一阶温度补偿,该基准电压通过高阶温度补偿,较传统的带隙基准电压源有较大的性能提升,具有较低的温度系数。
[0004] 但是该发明只是通过在三极管注入一具有高阶负温度系数的电流以得到高阶温度补偿的基准电压,结电压对温度比较敏感,随着温度的变化进而容易产生变化,进而影响了电路的稳定性。
[0005] 中国专利(申请号:200910175533.2)提供一种电源电压变动去除比良好的带隙基准电压电路。通过电压供给电路,电压不取决于电源电压的变动。在电阻上产生的具有正温度系数的电压不基于电源电压而是基于电压,因此不随着电源电压的变动而产生变动,进而提高电路稳定性。
[0006] 但是该发明是通过电压供给电路来使得电路不随电源电压的变动而产生变动,由于结电压对温度比较敏感,随着温度的变化还是容易产生变化,从而影响了电路的稳定性。
[0007] 图1为现有技术中的带隙基准源电路图,如图所示,传统的带隙基准源在CMOS工艺中是用寄生的三极管开启的结电压VBE的负温度系数和热电压Vt正温度系数的倍数相抵消,即输出电压Vout=VBE+K*Vt,其中K为常数,但是该公式是建立在结电压VBE的温度系数为一个常数的情况下适用,但在实际情况下结电压VBE也是随温度变化的,而且是为负的二次项变化函数特性,故结电压VBE会随着温度的变化产生变化,进而影响电路稳定性。

发明内容

[0008] 本发明根据现有技术的不足,提供了一种降低温度敏感性带隙基准源电路,通过增加两个二次项温度系数为正,同时一次项系数相反的两个电阻。使其在一次项抵消的同时,正二次项项系数和Q3的VBE负的二次项系数相抵消,从而使VBE结电压的温度敏感度进一步降低,进而提高电路的稳定性。
[0009] 本发明采用的技术方案为:
[0010] 一种CMOS带隙基准源电路,其中,包括:运放电路和输出电路;所述运放电路与所述输出电路并联;
[0011] 所述输出电路中包括第三三极管Q3、第三电阻R3和第四电阻R4,所述第三电阻R3和第四电阻R4串联后与所述第三三极管Q3的发射极E连接,所述第三三极管Q3的集电极C和基极B均接地;
[0012] 其中,所述第三电阻R3和第四电阻R4的二次项温度系数均为正值,且该第三电阻R3和第四电阻R4的一次温度系数相反。
[0013] 上述的CMOS带隙基准源电路,其中,
[0014] 所述运放电路包括第一晶体管MP1、第二晶体管MP2、第一三极管Q1、第二三极管Q2、电阻R1以及一运算放大器,所述输出电路包括第三晶体管MP3、第三三极管Q3、第二电阻R2、第三电阻R3、第四电阻R4;
[0015] 所述第一晶体管MP1、第二晶体管MP2、第三晶体管MP3的源级均与电源电压VDD相连,且第一晶体管MP1、第二晶体管MP2、第三晶体管MP3的栅极均与所述运算放大器AMP的输出端相连,所述第一晶体管MP1、第二晶体管MP2、第三晶体管MP3均为PMOS晶体管;
[0016] 晶体管MP1的漏极与所述的三极管Q1的发射极及运算放大器的正相输入端相连接;
[0017] 所述第一三极管Q1、第二三极管Q2、第三三极管Q3的集电极均与接地端GND相连,且所述第一三极管Q1、第二三极管Q2、第三三极管Q3均为PNP三极管;
[0018] 所述第三电阻R3与第三三极管Q3的发射极之间设置有一第二电阻R2;
[0019] 所述第三晶体管MP3与第四电阻R4的连接节点提供有一输出电压Vout。
[0020] 上述的CMOS带隙基准源电路,其中,所述第一晶体管MP1的漏极连接第一三极管Q1的发射极以及运算放大器的正相输入端;
[0021] 第二晶体管MP2的漏极连接第一电阻R1和运算放大器的负相输入端,其中,电阻R1连接第二三极管Q2的发射极。
[0022] 上述的CMOS带隙基准源电路,其中,假设第三电阻R3的一次项系数为TC1(R3),第四电阻R4的一次项系数为TC1(R4),由于电阻R3和电阻R4的一次项系数相反,当R4/R3=K时,TC1(R3)+K*TC1(R4)=0。
[0023] 上述的CMOS带隙基准源电路,其中,假设第一三极管Q1的发射极面积为AE1,第二三极管Q2的发射极面积为AE2,第三三极管Q3的发射极面积为AE3;
[0024] 所述第一三极管Q1的发射极面积等于第三三极管Q3的发射极面积,即AE1=AE3;
[0025] 且三极管Q2的发射极面积为三极管Q1和三极管Q3发射极面积的倍数,即AE2=N*AE1=N*AE3,其中,N为正整数。
[0026] 上述的CMOS带隙基准源电路,其中,
[0027] 晶体管MP1的栅宽和栅长的比值等于晶体管MP2的栅宽和栅长的比值,假设第一晶体管MP1的栅长为LP1、栅宽为WP1;第二晶体管MP2的栅长为LP2、栅宽为WP2,第三晶体管MP3的栅长为LP3、栅宽为WP3,即WP1/LP1=WP2/LP2;
[0028] 且第三晶体管MP3的栅宽和栅长的比值为晶体管第一MP1和晶体管MP2栅宽和栅长比值的倍数,即WP3/LP3=M*(WP1/LP1)=M*(WP2/LP2),其中,M为正整数。
[0029] 上述的CMOS带隙基准源电路,其中,第一晶体管MP1与第一三极管Q1之间的电流I1等于第二晶体管MP2与第二三极管Q2的电流,即I1=I2。
[0030] 上述的CMOS带隙基准源电路,其中,第三电阻R3与第二电阻R2之间的电流I3=[(WP3/LP3)/(WP2/LP2)]*I2。
[0031] 上述的CMOS带隙基准源电路,其中,假设第三三极管Q3的结电压为VBE;输出电压为Vout;热电压为Vt,则输出电压
[0032] Vout=VBE+[(R2+R3+R4)/R1]*ln(AE2/AE1)*[(WP3/LP3)/(WP2/L P2)]*Vt。
[0033] 上述的CMOS带隙基准源电路,其中,所述第一电阻R1和第二电阻R2为相同种类的电阻。
[0034] 上述的CMOS带隙基准源电路,其中,所述运算放大器为的增益效果大于60dB。
[0035] 由于本发明采用了以上技术方案,通过在带隙基准源电路增设了两个一次性系数相反、二次项系数为正的电阻R3和R4,可抵消三极管Q3发射结电压的二次项负温度系数,进而提高电路可靠性和电路性能。

附图说明

[0036] 通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明及其特征、外形和优点将会变得更明显。在全部附图中相同的标记指示相同的部分。并未刻意按照比例绘制附图,重点在于示出本发明的主旨。
[0037] 图1为现有技术中CMOS带隙基准源的电路示意图;
[0038] 图2为本发明提供的一种CMOS带隙基准源的电路示意图。

具体实施方式

[0039] 下面结合附图对本发明的具体实施方式作进一步的说明:
[0040] 图2为本发明提供的一种CMOS带隙基准源的电路示意图,如图所示,该CMOS带隙基准源电路包括3个PMOS管MP1、MP2、MP3,3个PNP三极管Q1、Q2、Q3,4个电阻R1、R2、R3、R4和一个运算放大器AMP,此外,该电路还提供一电源电压VDD和接地端GND,该电路位于电源电压VDD和接地端GND之间。
[0041] PMOS管MP1、MP2和MP3的源极均与电源电压VDD相连接,同时且PMOS管MP1、MP2和MP3的栅极均与运算放大器AMP的输入端相连接。
[0042] 三极管Q1、Q2、Q3的基级和集电极均与接地端GND相连,三极管Q1的发射极连接晶体管MP1的漏极和运算放大器的正相输入端,三极管Q2的发射极连接电阻R1,同时电阻R1还连接晶体管MP2的漏极和运算放大器的负相输入端,三极管Q3的发射极与晶体管MP3的连接处串联有3个电阻R2、R3、R4,电阻R4与晶体管MP3的连接节点还提供有一输出电压Vout。
[0043] 假设晶体管MP1的栅宽为WP1,栅长为LP1,晶体管MP2的栅宽为WP2,栅长为LP2,晶体管MP3的栅宽为WP3,栅长为LP3;在本发明的实施例中,晶体管MP1与晶体管MP2的宽长比相等,且沟道长度要尽量没有调制效应为最佳,则WP1/LP1=WP2/LP2,此外,晶体管MP3的常常比为晶体管MP1或晶体管MP2的宽长比的特定倍数,即
[0044] WP3/LP3=M*(WP1/LP1)=M*(WP2/LP2),M为正整数。
[0045] 假设三极管Q1的发射面积为AE1,三极管Q2的发射面积为AE2,三极管Q3的发射面积为AE3。在本发明的实施例中,三极管Q1的发射极面积与三极管Q3的发射极面积相等,即AE1=AE3;同时三极管Q2的发射极面积为Q1和Q3的倍数,即AE2=N*AE1=N*AE3,N为正整数。
[0046] 同时在本发明的实施例中,电阻R1和电阻R2采用相同类型的电阻,且满足一定比例;电阻R3和电阻R4采用不同种类的电阻,优选的采用res_ndifsab和res_nposab作为电阻R3和R4,同时该电阻R3和电阻R4的一次项系数相反,且两者的二次项温度系数为正数,假设电阻R3的一次项系数为电阻R3的一次项系数为TC1(R3),电阻R4的一次项系数为TC1(R4),当R4/R3=K时,TC1(R3)+K*TC1(R4)=0。
[0047] 此外,本发明提供的电路的晶体管MP1与三极管Q1之间的电流I1等于晶体管MP2与三极管Q2的电流,即I1=I2,此外,电阻R3与电阻R2之间的电流I3=[(WP3/LP3)/(WP2/LP2)]*I2。
[0048] 在本发明的实施例中,优选采用增益效果大于60dB的运算放大器,进而提高电路的可靠性。
[0049] 假设三极管发射极的结电压为VBE,热电压为Vt,则输出电压Vout=VBE+[(R2+R3+R4)/R1]*ln(AE2/AE1)*[(WP3/LP3)/(WP2/LP2)]*Vt,由此可见,输出电压并不随热电压Vt的变化而变化,使结电压VBE的温度敏感度进一步降低,进而保证电路的可靠性。
[0050] 由于在传统的带隙基准源电路增设了两个一次项系数相反同时二次项系数为正的电阻R3和R4,可抵消三极管Q3的发射极结电压的二次项负温系数。使其在一次项抵消的同时,正二次项项系数和三极管Q3结电压负的二次项系数相抵消,从而使三极管Q3发射极的结电压VBE的温度敏感度进一步降低,进而提高电路的稳定性。
[0051] 综上所述,由于本发明采用了以上技术方案,在CMOS带隙基准源电路增设了两个一次项系数相反同时二次项系数为正的电阻,可抵消三极管Q3的发射极结电压的二次项负温系数,进而降低了三极管Q3发射极的结电压对温度的敏感性,进而提高电路的稳定性。
[0052] 本领域技术人员应该理解,本领域技术人员结合现有技术以及上述实施例可以实现所述变化例,在此不予赘述。这样的变化例并不影响本发明的实质内容,在此不予赘述。
[0053] 以上对本发明的较佳实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,其中未尽详细描述的设备和结构应该理解为用本领域中的普通方式予以实施;任何熟悉本领域的技术人员,在不脱离本发明技术方案范围情况下,都可利用上述揭示的方法和技术内容对本发明技术方案作出许多可能的变动和修饰,或修改为等同变化的等效实施例,这并不影响本发明的实质内容。因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所做的任何简单修改、等同变化及修饰,均仍属于本发明技术方案保护的范围内。