一种阵列基板、显示面板及显示装置转让专利

申请号 : CN201410483674.1

文献号 : CN104267551B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王宝强朴相镇

申请人 : 京东方科技集团股份有限公司北京京东方显示技术有限公司

摘要 :

本发明公开了一种阵列基板、显示面板及显示装置,阵列基板包括:衬底基板,以及位于衬底基板上交叉绝缘而置的多条数据线和多条栅线;相邻的两条数据线和相邻的两条栅线限定一个像素;在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;将各像素以相邻的两个像素划分为一组,且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小,这样,每组像素中两个像素的电压产生的耦合波动的方向相反,可以至少部分相互抵消,从而可以改善显示面板出现的串扰问题。

权利要求 :

1.一种阵列基板,包括:衬底基板,以及位于所述衬底基板上的交叉绝缘而置的多条数据线和多条栅线;相邻的两条数据线和相邻的两条栅线限定一个像素;其特征在于:在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;

各所述像素的排列满足:将各所述像素以相邻的两个像素划分为一组,且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小;每组像素中两个像素的电压产生的耦合波动的方向相反。

2.如权利要求1所述的阵列基板,其特征在于,各所述像素呈矩阵排列,以沿所述数据线方向排列的相邻的两个像素为一组,在每组像素中,一个像素靠近对该像素加载电压的数据线,另一个像素远离对该像素加载电压的数据线。

3.如权利要求2所述的阵列基板,其特征在于,在每列像素中,相邻的两个像素中的一个像素靠近对该像素加载电压的数据线,另一个像素远离对该像素加载电压的数据线。

4.如权利要求1所述的阵列基板,其特征在于,各所述像素呈矩阵排列,以沿所述栅线方向排列的相邻的两个像素为一组,在每组像素中,两个像素分别靠近或分别远离对该两个像素加载电压的数据线。

5.如权利要求4所述的阵列基板,其特征在于,在每行像素中,每个像素分别靠近或分别远离对该像素加载电压的数据线。

6.如权利要求1-5任一项所述的阵列基板,其特征在于,每个像素和与其相邻的两条数据线中靠近该像素的数据线之间的距离相等;

每个像素和与其相邻的两条数据线中远离该像素的数据线之间的距离相等。

7.一种显示面板,其特征在于,包括:如权利要求1-6任一项所述的阵列基板,与所述阵列基板相对设置的对向基板,以及位于所述阵列基板和所述对向基板之间的液晶层。

8.如权利要求7所述的显示面板,其特征在于,在所述对向基板面向所述阵列基板的一侧设置有公共电极。

9.一种显示装置,其特征在于,包括:如权利要求7或8所述的显示面板。

说明书 :

一种阵列基板、显示面板及显示装置

技术领域

[0001] 本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板及显示装置。

背景技术

[0002] 在现有的显示装置中,液晶显示面板(LCD,Liquid Crystal Display)具有功耗低、显示质量高、无电磁辐射以及应用范围广等优点,是目前较为重要的显示装置。
[0003] 液晶显示面板主要由阵列基板,对向基板,以及位于该两基板之间的液晶分子组成。如图1a和图2a所示,在阵列基板一侧一般设置有栅线101、数据线102、薄膜晶体管103(Thin Film Transistor,TFT)以及像素104等。在对向基板一侧一般设置有黑矩阵、彩膜层以及公共电极等。以N型TFT为例,在栅线输入高电位的扫描信号时,与栅线连接的TFT处于开启状态,数据线加载的灰阶信号通过TFT施加到像素上,像素与公共电极之间形成的电场控制液晶分子翻转,从而使液晶显示面板实现画面显示。
[0004] 现有的液晶显示面板的驱动方式主要分为帧翻转、行翻转、列翻转和点翻转。在液晶显示面板采用列翻转的驱动方式时,在一帧的显示时间内,相邻的两条数据线上加载的电压信号的极性相反。在理想状态下,如图1a所示,像素104分别与相邻的两条数据线Data N和Data N+1之间的距离d1和d2相等,使得像素104分别与相邻的两条数据线Data N和Data N+1之间的耦合电容Cpd1和Cpd2相等,两条数据线Data N和Data N+1上加载的电压信号的极性相反,两条数据线Data N和Data N+1对像素104的耦合效应可以相互抵消,如图1b所示,像素104上加载的电压没有发生耦合波动。然而,在液晶显示面板的实际制作过程中,由于实际工艺制程的原因,很难保证像素与相邻的两条数据线之间的距离相等,如图2a所示,像素104与数据线Data N之间的距离d1小于像素104与数据线Data N+1之间的距离d2,像素104与数据线Data N之间的耦合电容Cpd1大于像素104与数据线Data N+1之间的耦合电容Cpd2,两条数据线Data N和Data N+1上加载的电压信号的极性相反,两条数据线Data N和Data N+1对像素104的耦合效应不能相互抵消,如图2b所示,像素104上加载的电压发生耦合波动,从而使液晶显示面板产生串扰的问题。
[0005] 因此,如何避免液晶显示面板在采用列翻转的驱动方式时出现串扰的问题,是本领域技术人员亟需解决的技术问题。

发明内容

[0006] 有鉴于此,本发明实施例提供了一种阵列基板、显示面板及显示装置,用以解决现有技术中液晶显示面板在采用列翻转的驱动方式时出现的串扰问题。
[0007] 因此,本发明实施例提供了一种阵列基板,包括:衬底基板,以及位于所述衬底基板上的交叉绝缘而置的多条数据线和多条栅线;相邻的两条数据线和相邻的两条栅线限定一个像素;
[0008] 在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;
[0009] 各所述像素的排列满足:将各所述像素以相邻的两个像素划分为一组,且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小。
[0010] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,各所述像素呈矩阵排列,以沿所述数据线方向排列的相邻的两个像素为一组,在每组像素中,一个像素靠近对该像素加载电压的数据线,另一个像素远离对该像素加载电压的数据线。
[0011] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,在每列像素中,相邻的两个像素中的一个像素靠近对该像素加载电压的数据线,另一个像素远离对该像素加载电压的数据线。
[0012] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,各所述像素呈矩阵排列,以沿所述栅线方向排列的相邻的两个像素为一组,在每组像素中,两个像素分别靠近或分别远离对该两个像素加载电压的数据线。
[0013] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,在每行像素中,每个像素分别靠近或分别远离对该像素加载电压的数据线。
[0014] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,每个像素和与其相邻的两条数据线中靠近该像素的数据线之间的距离相等;
[0015] 每个像素和与其相邻的两条数据线中远离该像素的数据线之间的距离相等。
[0016] 本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述阵列基板,与所述阵列基板相对设置的对向基板,以及位于所述阵列基板和所述对向基板之间的液晶层。
[0017] 在一种可能的实现方式中,在本发明实施例提供的上述显示面板中,在所述对向基板面向所述阵列基板的一侧设置有公共电极。
[0018] 本发明实施例还提供了一种显示装置,包括:本发明实施例提供的上述显示面板。
[0019] 本发明实施例提供的上述阵列基板、显示面板及显示装置,阵列基板包括:衬底基板,以及位于衬底基板上交叉绝缘而置的多条数据线和多条栅线;相邻的两条数据线和相邻的两条栅线限定一个像素;在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;将各像素以相邻的两个像素划分为一组,且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小,这样,每组像素中两个像素的电压产生的耦合波动的方向相反,可以至少部分相互抵消,从而可以改善显示面板出现的串扰问题。

附图说明

[0020] 图1a为现有的阵列基板的结构示意图之一;
[0021] 图1b为图1a所示的阵列基板中像素的电压耦合模拟图;
[0022] 图2a为现有的阵列基板的结构示意图之二;
[0023] 图2b为图2a所示的阵列基板中像素的电压耦合模拟图;
[0024] 图3-图6分别为本发明实施例提供的阵列基板的结构示意图;
[0025] 图7为图3和图4所示的阵列基板中像素A和像素B的电压耦合模拟图。

具体实施方式

[0026] 下面结合附图,对本发明实施例提供的阵列基板、显示面板及显示装置的具体实施方式进行详细地说明。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0027] 本发明实施例提供的一种阵列基板,如图3-图6所示,包括:衬底基板,以及位于衬底基板上的交叉绝缘而置的多条数据线(Data1、Data2……)和多条栅线(Gate1、Gate2……);相邻的两条数据线和相邻的两条栅线限定一个像素(图3-图6示出八个像素);
[0028] 在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;例如,在第N帧的显示时间内,数据线Data1、Data3……加载到第一列像素、第三列像素……上的电压的极性为负,数据线Data2、Data4……加载到第二列像素、第四列像素……上的电压的极性为正;
[0029] 各像素的排列满足:将各像素以相邻的两个像素划分为一组(如图3-图6所示的虚线框所示),且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小。
[0030] 本发明实施例提供的上述阵列基板,在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小,这样,每组像素中两个像素的电压产生的耦合波动的方向相反,可以至少部分相互抵消,每组像素对应的显示区域的亮度均匀,从而可以改善显示面板出现的串扰问题。
[0031] 图3-图6是以数据线和栅线相互垂直交叉设置为例进行说明的,当然,数据线和栅线也可以以其他角度交叉设置,并非局限于数据线和栅线相互垂直,在此不做限定。
[0032] 在具体实施时,在本发明实施例提供的上述阵列基板中,如图3-图6所示,数据线和栅线相互垂直交叉设置,即各像素呈矩阵排列,将各像素以相邻的两个像素划分为一组,且各组之间的像素互不相同,具体可以通过以下三种方式实现:如图3和图4所示,可以将各像素以沿数据线方向排列的相邻的两个像素划分为一组,且各组之间的像素互不相同;或者,如图5和图6所示,也可以将各像素以沿栅线方向排列的相邻的两个像素划分为一组,且各组之间的像素互不相同;或者,还可以将部分像素以沿数据线方向排列的相邻的两个像素划分为一组,将剩余像素以沿栅线方向排列的相邻的两个像素划分为一组,且各组之间的像素互不相同;在此不做限定。
[0033] 在具体实施时,在本发明实施例提供的上述阵列基板中,如图3和图4所示,各像素呈矩阵排列,图3和图4以示出4行×2列像素为例进行说明,将各像素以沿数据线方向排列的相邻的两个像素划分为一组,且各组之间的像素互不相同,在每组像素中,一个像素靠近对该像素加载电压的数据线,将该像素标记为A,另一个像素远离对该像素加载电压的数据线,将该像素标记为B。例如:在第一列像素的第一组像素中,像素A靠近对该像素A加载电压的数据线Data1,像素B远离对该像素B加载电压的数据线Data1。
[0034] 具体地,在如图3和图4所示的阵列基板中,在第一列像素的第一组像素中,像素A靠近对该像素A加载电压的数据线Data1,即像素A与数据线Data1之间的距离d1小于像素A与数据线Data2之间的距离d2,这样,像素A与数据线Data1之间的耦合电容Cpd1大于像素A与数据线Data2之间的耦合电容Cpd2。在显示画面由第N帧变换到第N+1帧时,数据线Data1上加载的电压信号的极性由负变为正,使得像素A的电压增大,数据线Data2上加载的电压信号的极性由正变为负,使得像素A的电压减小。由于数据线Data1与像素A之间的耦合电容Cpd1大于数据线Data2与像素A之间的耦合电容Cpd2,数据线Data1对像素A的耦合效应大于数据线Data2对像素A的耦合效应,因此,像素A与相邻的两条数据线Data1和Data2之间的耦合效应使得像素A的电压增大(如图7所示的实线所示)。
[0035] 同理,在如图3和图4所示的阵列基板中,在第一列像素的第一组像素中,像素B远离对该像素B加载电压的数据线Data1,即像素B与数据线Data1之间的距离d3大于像素B与数据线Data2之间的距离d4,这样,像素B与数据线Data1之间的耦合电容Cpd3小于像素B与数据线Data2之间的耦合电容Cpd4。在显示画面由第N帧变换到第N+1帧时,数据线Data1上加载的电压信号的极性由负变为正,使得像素B的电压增大,数据线Data2上加载的电压信号的极性由正变为负,使得像素B的电压减小。由于数据线Data1与像素B之间的耦合电容Cpd3小于数据线Data2与像素B之间的耦合电容Cpd4,数据线Data1对像素B的耦合效应小于数据线Data2对像素B的耦合效应,因此,像素B与相邻的两条数据线Data1和Data2之间的耦合效应使得像素B的电压减小(如图7所示的虚线所示)。
[0036] 由此可知,在如图3和图4所示的阵列基板中,在第一列像素的第一组像素中,像素A与相邻的两条数据线Data1和Data2之间的耦合效应使得像素A的电压增大,像素B与相邻的两条数据线Data1和Data2之间的耦合效应使得像素B的电压减小。在上述阵列基板应用于常白模式的显示面板时,像素A的显示亮度会变暗,像素B的显示亮度会变亮,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化;在上述阵列基板应用于常黑模式的显示面板时,像素A的显示亮度会变亮,像素B的显示亮度会变暗,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化。
[0037] 在具体实施时,在本发明实施例提供的上述阵列基板中,如图3所示,在每列像素中,像素A和像素B的排列方式为ABBA……;或者,如图4所示,在每列像素中,相邻的两个像素中的一个像素靠近对该像素加载电压的数据线,另一个像素远离对该像素加载电压的数据线,即像素A与像素B交替排列:ABAB……;在此不做限定。
[0038] 具体地,在如图3所示的阵列基板中,在第一列像素中,由于第一组像素和第二组像素相邻的两个像素都为像素B,该两个像素B的电压的耦合波动方向相同,该两个像素B的亮度变化一致,在显示面板的分辨率较低时,可能会影响显示面板的显示品质。与如图3所示的阵列基板相比,如图4所示的阵列基板中,在每列像素中像素A和像素B交替排列,可以使显示面板的显示品质更佳。
[0039] 在具体实施时,在本发明实施例提供的上述阵列基板中,如图5和图6所示,各像素呈矩阵排列,图5和图6以示出2行×4列像素为例进行说明,将各像素以沿栅线方向排列的相邻的两个像素划分为一组,且各组之间的像素互不相同,在每组像素中,两个像素分别靠近对该两个像素加载电压的数据线,将该两个像素分别标记为C1和C2,或者,两个像素分别远离对该两个像素加载电压的数据线,将该两个像素分别标记为D1和D2。例如:如图5所示,在第一行像素的第一组像素中,像素C1靠近对该像素C1加载电压的数据线Data1,像素C2靠近对该像素C2加载电压的数据线Data2,在第一行的第二组像素中,像素D1远离对该像素D1加载电压的数据线Data3,像素D2远离对该像素D2加载电压的数据线Data4。
[0040] 具体地,在如图5和图6所示的阵列基板中,在第一行像素的第一组像素中,像素C1靠近对该像素C1加载电压的数据线Data1,即像素C1与数据线Data1之间的距离d1’小于像素C1与数据线Data2之间的距离d2’,这样,像素C1与数据线Data1之间的耦合电容Cpd1’大于像素C1与数据线Data2之间的耦合电容Cpd2’。在显示画面由第N帧变换到第N+1帧时,数据线Data1上加载的电压信号的极性由负变为正,使得像素C1的电压增大,数据线Data2上加载的电压信号的极性由正变为负,使得像素C1的电压减小。由于数据线Data1与像素C1之间的耦合电容Cpd1’大于数据线Data2与像素C1之间的耦合电容Cpd2’,数据线Data1对像素C1的耦合效应大于数据线Data2对像素C1的耦合效应,因此,像素C1与相邻的两条数据线Data1和Data2之间的耦合效应使得像素C1的电压增大。
[0041] 同理,在如图5和图6所示的阵列基板中,在第一列像素的第一组像素中,像素C2靠近对该像素C2加载电压的数据线Data2,即像素C2与数据线Data2之间的距离d3’小于像素C2与数据线Data3之间的距离d4’,这样,像素C2与数据线Data2之间的耦合电容Cpd3’大于像素C2与数据线Data3之间的耦合电容Cpd4’。在显示画面由第N帧变换到第N+1帧时,数据线Data2上加载的电压信号的极性由正变为负,使得像素C2的电压减小,数据线Data3上加载的电压信号的极性由负变为正,使得像素C2的电压增大。由于数据线Data2与像素C2之间的耦合电容Cpd3’大于数据线Data3与像素C2之间的耦合电容Cpd4’,数据线Data2对像素C2的耦合效应大于数据线Data3对像素C2的耦合效应,因此,像素C2与相邻的两条数据线Data2和Data3之间的耦合效应使得像素C2的电压减小。
[0042] 由此可知,在如图5和图6所示的阵列基板中,在第一行像素的第一组像素中,像素C1与相邻的两条数据线Data1和Data2之间的耦合效应使得像素C1的电压增大,像素C2与相邻的两条数据线Data2和Data3之间的耦合效应使得像素C2的电压减小。在上述阵列基板应用于常白模式的显示面板时,像素C1的显示亮度会变暗,像素C2的显示亮度会变亮,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化;在上述阵列基板应用于常黑模式的显示面板时,像素C1的显示亮度会变亮,像素C2的显示亮度会变暗,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化。
[0043] 具体地,在如图5所示的阵列基板中,在第一行像素的第二组像素中,像素D1远离对该像素D1加载电压的数据线Data3,即像素D1与数据线Data3之间的距离d5’大于像素D1与数据线Data4之间的距离d6’,这样,像素D1与数据线Data3之间的耦合电容Cpd5’小于像素D1与数据线Data4之间的耦合电容Cpd6’。在显示画面由第N帧变换到第N+1帧时,数据线Data3上加载的电压信号的极性由负变为正,使得像素D1的电压增大,数据线Data4上加载的电压信号的极性由正变为负,使得像素D1的电压减小。由于数据线Data3与像素D1之间的耦合电容Cpd5’小于数据线Data4与像素D1之间的耦合电容Cpd6’,数据线Data3对像素D1的耦合效应小于数据线Data4对像素D1的耦合效应,因此,像素D1与相邻的两条数据线Data3和Data4之间的耦合效应使得像素D1的电压减小。
[0044] 同理,在如图5所示的阵列基板中,在第一行像素的第二组像素中,像素D2远离对该像素D2加载电压的数据线Data4,即像素D2与数据线Data4之间的距离d7’大于像素D2与数据线Data5之间的距离d8’,这样,像素D2与数据线Data4之间的耦合电容Cpd7’小于像素D2与数据线Data5之间的耦合电容Cpd8’。在显示画面由第N帧变换到第N+1帧时,数据线Data4上加载的电压信号的极性由正变为负,使得像素D2的电压减小,数据线Data5上加载的电压信号的极性由负变为正,使得像素D2的电压增大。由于数据线Data4与像素D2之间的耦合电容Cpd7’小于数据线Data5与像素D2之间的耦合电容Cpd8’,数据线Data4对像素D2的耦合效应小于数据线Data5对像素D2的耦合效应,因此,像素D2与相邻的两条数据线Data4和Data5之间的耦合效应使得像素D2的电压增大。
[0045] 由此可知,在如图5所示的阵列基板中,在第一行像素的第二组像素中,像素D1与相邻的两条数据线Data3和Data4之间的耦合效应使得像素D1的电压减小,像素D2与相邻的两条数据线Data4和Data5之间的耦合效应使得像素D2的电压增大。在上述阵列基板应用于常白模式的显示面板时,像素D1的显示亮度会变亮,像素D2的显示亮度会变暗,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化;在上述阵列基板应用于常黑模式的显示面板时,像素D1的显示亮度会变暗,像素D2的显示亮度会变亮,从而可以使人眼观察到的整个显示面板的像素的亮度几乎没有变化。
[0046] 在具体实施时,在本发明实施例提供的上述阵列基板中,如图5所示,在每行像素中,像素的排列方式为C1C2D1D2……;或者,如图6所示,在每行像素中,每个像素分别靠近对该像素加载电压的数据线,即像素的排列方式为C1C2C1C2……;或者,每个像素分别远离对该像素加载电压的数据线,像素的排列方式还可以为D1D2D1D2……;在此不做限定。
[0047] 具体地,在如图5所示的阵列基板中,在第一行像素中,由于第一组像素和第二组像素相邻的两个像素为像素C2和D1,该两个像素的电压的耦合波动方向相同,该两个像素的亮度变化一致,在显示面板的分辨率较低时,可能会影响显示面板的显示品质。与如图5所示的阵列基板相比,如图6所示的阵列基板中,每个像素分别靠近或分别远离对该像素加载电压的数据线,可以使显示面板的显示品质更佳。
[0048] 在具体实施时,在本发明实施例提供的上述阵列基板中,每个像素和与其相邻的两条数据线中靠近该像素的数据线之间的距离相等;每个像素和与其相邻的两条数据线中远离该像素的数据线之间的距离相等。如图3和图4所示,像素A与靠近该像素A的数据线之间的距离d1,等于像素B与靠近该像素B的数据线之间的距离d4;像素A与远离该像素A的数据线之间的距离d2,等于像素B与远离该像素B的数据线之间的距离d3;这样,像素A的电压产生的耦合波动与像素B的电压产生的耦合波动的方向相反,且电压的耦合波动量相等,可以使像素A的亮度变化与像素B的亮度变化相反,且亮度变化量相等,从而像素A的亮度变化与像素B的亮度变化可以实现完全抵消,进而可以使人眼观察到的整个阵列基板上的像素的亮度没有变化。
[0049] 同理,如图5和图6所示,像素C1与靠近该像素C1的数据线之间的距离d1’,等于像素C2与靠近该像素C2的数据线之间的距离d3’;像素C1与远离该像素C1的数据线之间的距离d2’,等于像素C2与远离该像素C2的数据线之间的距离d4’;这样,像素C1的电压产生的耦合波动与像素C2的电压产生的耦合波动的方向相反,且电压的耦合波动量相等,可以使像素C1的亮度变化与像素C2的亮度变化相反,且亮度变化量相等,从而像素C1的亮度变化与像素C2的亮度变化可以实现完全抵消,进而可以使人眼观察到的整个阵列基板上的像素的亮度没有变化。
[0050] 同理,如图5所示,像素D1与靠近该像素D1的数据线之间的距离d6’,等于像素D2与靠近该像素D2的数据线之间的距离d8’;像素D1与远离该像素D1的数据线之间的距离d5’,等于像素D2与远离该像素D2的数据线之间的距离d7’;这样,像素D1的电压产生的耦合波动与像素D2的电压产生的耦合波动的方向相反,且电压的耦合波动量相等,可以使像素D1的亮度变化与像素D2的亮度变化相反,且亮度变化量相等,从而像素D1的亮度变化与像素D2的亮度变化可以实现完全抵消,进而可以使人眼观察到的整个阵列基板上的像素的亮度没有变化。
[0051] 基于同一发明构思,本发明实施例还提供了一种显示面板,包括本发明实施例提供的上述阵列基板,与阵列基板相对设置的对向基板,以及位于阵列基板和对向基板之间的液晶层。
[0052] 在具体实施时,本发明实施例提供的上述显示面板可以为高级超维场开关(Advanced Super Dimension Switch,ADS)型和平面内开关(In-Plane Switch,IPS)液晶显示面板,即公共电极位于阵列基板一侧;或者,本发明实施例提供的上述显示面板也可以为扭转向列(Twisted Nematic,TN)型液晶显示面板,即公共电极位于对向基板一侧;在此不做限定。
[0053] 由于TN型液晶显示面板中像素和公共电极之间的存储电容较小,更容易引起串扰问题,因此,本发明实施例提供的上述显示面板对于改善串扰问题,更适用于TN型液晶显示面板。
[0054] 基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
[0055] 本发明实施例提供的一种阵列基板、显示面板及显示装置,阵列基板包括:衬底基板,以及位于衬底基板上交叉绝缘而置的多条数据线和多条栅线;相邻的两条数据线和相邻的两条栅线限定一个像素;在一帧的显示时间内,相邻的两条数据线分别加载到对应的像素上的电压的极性相反;将各像素以相邻的两个像素划分为一组,且各组之间的像素互不相同;在每组像素中,一个像素与相邻的两条数据线之间的耦合效应使该像素的电压增大,而另一个像素与相邻的两条数据线之间的耦合效应使该像素的电压减小,这样,每组像素中两个像素的电压产生的耦合波动的方向相反,可以至少部分相互抵消,从而可以改善显示面板出现的串扰问题。
[0056] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。