一种阵列基板及其驱动方法、显示装置转让专利

申请号 : CN201410841743.1

文献号 : CN104460162B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 程鸿飞先建波乔勇卢永春

申请人 : 京东方科技集团股份有限公司

摘要 :

本发明实施例公开了一种阵列基板及其驱动方法、显示装置,涉及显示技术领域,能够提高存储电极线上的存储电极信号的驱动能力。该阵列基板包括多条存储电极线,其特征在于,每条所述存储电极线包括至少两个存储电极信号输入端。

权利要求 :

1.一种阵列基板,包括多条存储电极线,其特征在于,每条所述存储电极线包括至少两个存储电极信号输入端;

其中,所述阵列基板还包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为一个存储电极信号输入端。

2.根据权利要求1所述的阵列基板,其特征在于,每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端。

3.根据权利要求1所述的阵列基板,其特征在于,所述存储电极线上与所述辅助存储电极线连接的所述节点作为所有存储电极信号输入端。

4.根据权利要求1所述的阵列基板,其特征在于,所述存储电极线上与所述辅助存储电极线连接的所述节点作为部分存储电极信号输入端。

5.根据权利要求1、3-4任一项所述的阵列基板,其特征在于,每条所述辅助存储电极线均连接所有所述存储电极线。

6.根据权利要求1、3-4任一项所述的阵列基板,其特征在于,所述辅助存储电极线包括第一辅助存储电极线和第二辅助存储电极线,所述第一辅助存储电极线和所述第二辅助存储电极线各连接一部分所述存储电极线。

7.根据权利要求6所述的阵列基板,其特征在于,所述第一辅助存储电极线连接奇数条所述存储电极线,所述第二辅助存储电极线连接偶数条所述存储电极线。

8.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括多条相互平行的栅线和多条相互平行的数据线,所述栅线和所述数据线相互交叉垂直,所述存储电极线沿所述栅线方向延伸;所述辅助存储电极线沿所述数据线方向延伸。

9.一种显示装置,其特征在于,包括如权利要求1-8任一项所述的阵列基板。

10.一种阵列基板的驱动方法,其特征在于,包括:

向存储电极线的至少两个存储电极信号输入端输入存储电极信号;

其中,所述阵列基板包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为所述存储电极线的一个存储电极信号输入端;

所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号。

11.根据权利要求10所述的阵列基板的驱动方法,其特征在于,所述存储电极信号与公共电极信号相同或者不同。

12.根据权利要求10所述的阵列基板的驱动方法,其特征在于,每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端,所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:向位于每条所述存储电极线两端的两个存储电极信号输入端输入存储电极信号。

13.根据权利要求11所述的阵列基板的驱动方法,其特征在于,通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号,同时,向所述存储电极线的其他存储电极信号输入端输入存储电极信号。

14.根据权利要求11或13所述的阵列基板的驱动方法,其特征在于,所述辅助存储电极线包括第一辅助存储电极线和第二辅助存储电极线,所述第一辅助存储电极线和所述第二辅助存储电极线各连接一部分所述存储电极线;

所述通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号,包括:通过向所述第一辅助存储电极线的辅助存储电极信号输入端输入第一存储电极信号,向所述第一辅助存储电极线连接的所述存储电极线上的所述节点作为的存储电极信号输入端输入第一存储电极信号;

通过向所述第二辅助存储电极线的辅助存储电极信号输入端输入第二存储电极信号,向所述第二辅助存储电极线连接的所述存储电极线的所述节点作为的存储电极信号输入端输入第二存储电极信号。

15.根据权利要求14所述的阵列基板的驱动方法,其特征在于,所述第一存储电极信号和所述第二存储电极信号相同或者不同。

16.根据权利要求15所述的阵列基板的驱动方法,其特征在于,所述第一存储电极信号和所述第二存储电极信号的幅值不同。

说明书 :

一种阵列基板及其驱动方法、显示装置

技术领域

[0001] 本发明涉及显示技术领域,尤其涉及一种阵列基板及其驱动方法、显示装置。

背景技术

[0002] 液晶显示器是一种平面超薄的显示装置,其被广泛应用于各个领域。液晶显示器包括阵列基板,阵列基板上设置有多条栅线、多条数据线和多条存储电极线。
[0003] 在液晶显示器的显示过程中,一方面,栅线或者数据线会与存储电极线形成耦合电容,从而降低存储电极线上的存储电极信号的驱动能力;另一方面,随着液晶显示器的向着大尺寸的方向发展,阵列基板上的存储电极线的较长,电阻较大,从而导致随着传输距离的增加存储电极线上的存储电极信号的驱动能力越来越弱。
[0004] 由于以上两个方面的原因,使得在液晶显示器的使用过程中,整个液晶显示器上的存储电极线上的存储电极信号的均一性较差,进而使得液晶显示器的显示效果不佳。

发明内容

[0005] 本发明所要解决的技术问题在于提供一种阵列基板及其驱动方法、显示装置,能够提高存储电极线的驱动能力。
[0006] 为解决上述技术问题,本发明实施例提供了一种阵列基板,采用如下技术方案:
[0007] 一种阵列基板,包括多条存储电极线,每条所述存储电极线包括至少两个存储电极信号输入端。
[0008] 每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端。
[0009] 所述阵列基板还包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为一个存储电极信号输入端。
[0010] 所述存储电极线上与所述辅助存储电极线连接的所述节点作为所有存储电极信号输入端。
[0011] 所述存储电极线上与所述辅助存储电极线连接的所述节点作为部分存储电极信号输入端。
[0012] 每条所述辅助存储电极线均连接所有所述存储电极线。
[0013] 所述辅助存储电极线包括第一辅助存储电极线和第二辅助存储电极线,所述第一辅助存储电极线和所述第二辅助存储电极线各连接一部分所述存储电极线。
[0014] 所述第一辅助存储电极线连接奇数条所述存储电极线,所述第二辅助存储电极线连接偶数条所述存储电极线。
[0015] 所述阵列基板还包括多条相互平行的栅线和多条相互平行的数据线,所述栅线和所述数据线相互交叉垂直,所述存储电极线沿所述栅线方向延伸;所述辅助存储电极线沿所述数据线方向延伸。
[0016] 本发明实施例提供了一种阵列基板,该阵列基板包括多条存储电极线,每条存储电极线包括至少两个存储电极信号输入端,因此,可以从至少两个存储电极信号输入端向存储电极线输入存储电极信号,从而可以增强存储电极线上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。
[0017] 此外,本发明实施例还提供了一种显示装置,该显示装置包括以上任一项所述的阵列基板。
[0018] 为了进一步解决上述技术问题,本发明实施例还提供了一种阵列基板的驱动方法,采用如下技术方案:
[0019] 一种阵列基板的驱动方法,包括:
[0020] 向存储电极线的至少两个存储电极信号输入端输入存储电极信号。
[0021] 所述存储电极信号与公共电极信号相同或者不同。
[0022] 每条所述存储电极线包括位于所述存储电极线两端的两个存储电极信号输入端,所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:
[0023] 向位于每条所述存储电极线两端的两个存储电极信号输入端输入存储电极信号。
[0024] 所述阵列基板包括至少一条辅助存储电极线,所述辅助存储电极线连接所述存储电极线,每条所述辅助存储电极线包括至少一个辅助存储电极信号输入端,所述存储电极线上与所述辅助存储电极线连接的一个节点作为所述存储电极线的一个存储电极信号输入端;
[0025] 所述向存储电极线的至少两个存储电极信号输入端输入存储电极信号,包括:
[0026] 通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号。
[0027] 通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号,同时,向所述存储电极线的其他存储电极信号输入端输入存储电极信号。
[0028] 所述辅助存储电极线包括第一辅助存储电极线和第二辅助存储电极线,所述第一辅助存储电极线和所述第二辅助存储电极各连接一部分所述存储电极线;
[0029] 所述通过向所述辅助存储电极线的辅助存储电极信号输入端输入存储电极信号,向所述存储电极线上的所述节点作为的存储电极信号输入端输入存储电极信号,包括:
[0030] 通过向所述第一辅助存储电极线的辅助存储电极信号输入端输入第一存储电极信号,向所述第一辅助存储电极线连接的所述存储电极线上的所述节点作为的存储电极信号输入端输入第一存储电极信号;
[0031] 通过向所述第二辅助存储电极线的辅助存储电极信号输入端输入第二存储电极信号,向所述第二辅助存储电极线连接的所述存储电极线的所述节点作为的存储电极信号输入端输入第二存储电极信号。
[0032] 所述第一存储电极信号和所述第二存储电极信号相同或者不同。
[0033] 所述第一存储电极信号和所述第二存储电极信号的幅值不同。
[0034] 本发明实施例提供了一种阵列基板的驱动方法,该阵列基板的驱动方法包括向存储电极线的至少两个存储电极信号输入端输入存储电极信号,从而可以增强存储电极线上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。

附图说明

[0035] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0036] 图1为本发明实施例中的阵列基板的示意图一;
[0037] 图2为本发明实施例中的阵列基板的示意图二;
[0038] 图3为本发明实施例中的阵列基板的示意图三;
[0039] 图4为本发明实施例中的阵列基板的示意图四;
[0040] 图5为本发明实施例中的阵列基板的驱动方法的时序图一;
[0041] 图6为本发明实施例中的阵列基板的驱动方法的时序图二。
[0042] 附图标记说明:
[0043] 1—存储电极线;11—存储电极信号输入端;12—节点;
[0044] 2—辅助存储电极线;21—辅助存储电极信号输入端;22—第一辅助存储电极线;
[0045] 23—第二辅助存储电极线;24—第一辅助存储电极线的辅助存储电极信号输入端;25—第二辅助存储电极线的辅助存储电极信号输入端;
[0046] 3—栅线;4—数据线。

具体实施方式

[0047] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0048] 实施例一
[0049] 本发明实施例提供了一种阵列基板,能够提高存储电极线上的存储电极信号的驱动能力。
[0050] 具体地,如图1-图4所示,该阵列基板包括多条存储电极线1,每条存储电极线1包括至少两个存储电极信号输入端11,因此,可以从至少两个存储电极信号输入端11向存储电极线1输入存储电极信号,从而可以增强存储电极线1上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。
[0051] 具体地,本发明实施例提供了“每条存储电极线1包括至少两个存储电极信号输入端11”的具体实现方式:
[0052] 第一种实现方式,如图1所示,每条存储电极线1包括位于存储电极线1两端的两个存储电极信号输入端11。
[0053] 第二种实现方式,如图2-图4所示,阵列基板还包括至少一条辅助存储电极线2,辅助存储电极线2连接存储电极线1,每条辅助存储电极线2包括至少一个辅助存储电极信号输入端21,存储电极线1上与辅助存储电极线2连接的一个节点12作为一个存储电极信号输入端11。需要说明的是,本发明实施例未对存储电极线1上节点12的位置进行限定,本领域技术人员可以根据实际需要进行选择。
[0054] 此时,每条存储电极线1包括位于存储电极线1两端的两个存储电极信号输入端11,或者,每条存储电极线1包括位于存储电极线1一端的一个存储电极信号输入端11,或者,每条存储电极线1的两端均未设置有存储电极信号输入端11,只要能保证每条存储电极线1包括至少两个存储电极信号输入端11即可,本发明实施例对此不作限定。
[0055] 具体地,如图2所示,存储电极线1上与辅助存储电极线2连接的节点12作为所有存储电极信号输入端11,或者,如图3所示,存储电极线1上与辅助存储电极线2连接的节点12作为部分存储电极信号输入端11,此时存储电极线1还包括其他存储电极信号输入端11,例如,存储电极线1还包括位于存储电极线1两端的存储电极信号输入端11。
[0056] 进一步地,如图2和图3所示,每条辅助存储电极线2可以均连接所有存储电极线1,也可以每条辅助存储电极线2仅连接部分存储电极线1。当每条辅助存储电极线2仅连接部分存储电极线1时,阵列基板上的辅助存储电极线2可以采用如下设置方式:如图4所示,辅助存储电极线2包括第一辅助存储电极线22和第二辅助存储电极线23,第一辅助存储电极线22和第二辅助存储电极线23各连接一部分存储电极线1。需要说明的是,第一辅助存储电极线22连接的存储电极线1和第二辅助存储电极线23连接的存储电极线1作为阵列基板上的所有存储电极线1或者仅作为阵列基板上的一部分存储电极线1,即阵列基板还包括未与第一辅助存储电极线22和第二辅助存储电极线23连接的其他存储电极线1,本发明实施例对此不进行限定。进一步地,第一辅助存储电极线22连接奇数条存储电极线1,第二辅助存储电极线23连接偶数条存储电极线1,此时,第一辅助存储电极线22连接的存储电极线1和第二辅助存储电极线23连接的存储电极线1作为阵列基板上的所有存储电极线1。
[0057] 此外,如图2-图4所示,本发明实施例中的阵列基板还包括多条相互平行的栅线3和多条相互平行的数据线4,栅线3和数据线4相互交叉垂直,存储电极线1沿栅线3方向延伸,辅助存储电极线2沿数据线4方向延伸。作为本发明的一个实施例,上述栅线3和数据线4围成多个像素单元,每个像素单元内设置有薄膜晶体管和像素电极,其中,薄膜晶体管的栅极与栅线3连接,源极与数据线4连接,漏极与像素电极连接。像素电极与彩膜基板上的公共电极作为液晶电容CLC的两个电极,像素电极与存储电极线作为存储电容CST的两个电极。当阵列基板具有如图4所示的结构时,分别向第一辅助存储电极线22的辅助存储电极信号输入端24和第二辅助存储电极线23的辅助存储电极信号输入端25输入不同的辅助存储电极信号,可以灵活地调节像素电极上的电压的大小。
[0058] 本发明实施例提供了一种阵列基板,该阵列基板包括多条存储电极线,每条存储电极线包括至少两个存储电极信号输入端,因此,可以从至少两个存储电极信号输入端向存储电极线输入存储电极信号,从而可以增强存储电极线上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。
[0059] 此外,本发明实施例还提供了一种显示装置,该显示装置包括以上任一项所述的阵列基板。该显示装置可以为:液晶面板、电子纸、有机发光显示面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0060] 实施例二
[0061] 本发明实施例提供了一种用以驱动实施例一所述的阵列基板的驱动方法,该阵列基板的驱动方法包括向存储电极线1的至少两个存储电极信号输入端11输入存储电极信号,从而可以增强存储电极线1上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。
[0062] 需要说明的是,存储电极信号与公共电极信号相同或者不同。当存储电极信号与公共电极信号相同时,可以降低显示装置驱动的复杂性,当存储电极信号与公共电极信号不同时,可以提高显示装置驱动的灵活性,因此,本领域技术人员可以根据实际情况进行选择。
[0063] 进一步地,当如图1所示,每条存储电极线1包括位于存储电极线1两端的两个存储电极信号输入端11时,此时,上述向存储电极线1的至少两个存储电极信号输入端11输入存储电极信号,具体包括:向位于每条存储电极线1两端的两个存储电极信号输入端11输入存储电极信号。
[0064] 当如图2-图4所示,阵列基板包括至少一条辅助存储电极线2,辅助存储电极线2连接存储电极线1,每条辅助存储电极线2包括至少一个辅助存储电极信号输入端21,存储电极线1上与辅助存储电极线2连接的一个节点12作为存储电极线1的一个存储电极信号输入端11时,上述向存储电极线1的至少两个存储电极信号输入端11输入存储电极信号,包括:通过向辅助存储电极线2的辅助存储电极信号输入端21输入存储电极信号,向存储电极线1上的节点12作为的存储电极信号输入端11输入存储电极信号。
[0065] 具体地,当如图3或者图4所示,存储电极线1上与辅助存储电极线2连接的节点12作为部分存储电极信号输入端11时,通过向辅助存储电极线2的辅助存储电极信号输入端21输入存储电极信号,向存储电极线1上的节点12作为的存储电极信号输入端11输入存储电极信号,同时,向存储电极线1的其他存储电极信号输入端11输入存储电极信号,以最大程度上提高存储电极线1上的存储电极信号的驱动能力。
[0066] 示例性地,对于图3所示的阵列基板,如图5所示,向两条辅助存储电极线2的辅助存储电极信号输入端21分别输入存储电极信号CS1和CS2,同时,向存储电极线1的其他存储电极信号输入端11输入存储电极信号CS,其中,CS、CS1和CS2均相同,以提高存储电极线1上的存储电极信号的驱动能力。
[0067] 进一步地,当如图4所示,辅助存储电极线2包括第一辅助存储电极线22和第二辅助存储电极线23,第一辅助存储电极线22和第二辅助存储电极线23各连接一部分存储电极线1时,上述通过向辅助存储电极线2的辅助存储电极信号输入端21输入存储电极信号,向存储电极线1上的节点12作为的存储电极信号输入端11输入存储电极信号,包括:通过向第一辅助存储电极线22的辅助存储电极信号输入端24输入第一存储电极信号,向第一辅助存储电极线22连接的存储电极线1上的节点12作为的存储电极信号输入端11输入第一存储电极信号;通过向第二辅助存储电极线23的辅助存储电极信号输入端25输入第二存储电极信号,向第二辅助存储电极线23连接的存储电极线1的节点12作为的存储电极信号输入端11输入第二存储电极信号。
[0068] 需要说明的是,第一辅助存储电极线22连接的存储电极线1和第二辅助存储电极线23连接的存储电极线1作为阵列基板上的所有存储电极线1或者仅作为阵列基板上的一部分存储电极线1,本发明实施例对此不进行限定。当第一辅助存储电极线22连接的存储电极线1和第二辅助存储电极线23连接的存储电极线1作为阵列基板上的一部分存储电极线1,即阵列基板还包括未与第一辅助存储电极线22和第二辅助存储电极线23连接的其他存储电极线1时,则还需要向其他存储电极线1的存储电极信号输入端11输入存储电极信号。
[0069] 进一步地,第一存储电极信号和第二存储电极信号相同或者不同。本发明实施例中优选,第一存储电极信号和第二存储电极信号的幅值不同,从而可以更灵活地调节像素电极上的电压。示例性地,当如图4所示,第一辅助存储电极线22连接奇数条存储电极线1,第二辅助存储电极线23连接偶数条存储电极线1,且第一存储电极信号和第二存储电极信号的幅值不同时,可以灵活地调节像素电极上的电压的大小。
[0070] 示例性地,对于图4所示的阵列基板,如图6所示,向第一辅助存储电极线22的辅助存储电极信号输入端24输入第一存储电极信号CSa,向奇数条存储电极线1的其他存储电极信号输入端11输入存储电极信号CSO,向第二辅助存储电极线23的辅助存储电极信号输入端25输入第二存储电极信号CSb,向偶数条存储电极线1的其他存储电极信号输入端11输入存储电极信号CSE,其中,CSa和CSO相同,CSb和CSE相同,但CSa和CSO的幅值与CSb和CSE的幅值不同,从而能够更灵活地调节像素电极上的电压。
[0071] 本发明实施例提供了一种阵列基板的驱动方法,该阵列基板的驱动方法包括向存储电极线的至少两个存储电极信号输入端输入存储电极信号,从而可以增强存储电极线上的存储电极信号的驱动能力,以使得在整个显示装置范围内存储电极信号的均一性较好,进而能够改善显示装置的显示效果。
[0072] 以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。