存储器装置与其操作方法转让专利

申请号 : CN201310624074.8

文献号 : CN104681075B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 张钦鸿林志铭张坤龙

申请人 : 旺宏电子股份有限公司

摘要 :

本发明公开了一种存储器装置与其操作方法,存储器装置的操作方法包括下列步骤:产生频率信号,其中频率信号包括多个脉冲;传送控制命令与数据地址;依据频率信号中的多个脉冲的上升缘与下降缘,撷取控制命令与数据地址;依据控制命令与数据地址存取存储器装置中的存储器。

权利要求 :

1.一种存储器装置,包括:

一存储器;

一频率产生器,产生包括多个脉冲的一频率信号;以及

一控制器,其中该存储器装置传送一控制命令与一数据地址至该控制器,且该控制器依据这些脉冲的上升缘与下降缘撷取该控制命令与该数据地址,并依据该控制命令与该数据地址存取该存储器;

其中,该控制器系利用单一个脉冲的上升缘与下降缘撷取到控制命令中两个或两个以上的命令位或是数据地址中两个或两个以上的地址位。

2.根据权利要求1所述的存储器装置,其中该存储器装置具有一接脚,且该接脚用以依序传送该控制命令中的多个命令位与该数据地址中的多个地址位。

3.根据权利要求2所述的存储器装置,其中该控制器利用每一这些脉冲的上升缘与下降缘,撷取这些命令位中的两命令位或是这些地址位中的两地址位。

4.根据权利要求1所述的存储器装置,其中该存储器装置具有一第一接脚与一第二接脚,且该第一接脚用以依序传送该控制命令中的多个第一命令位与该数据地址中的多个第一地址位,该第二接脚用以依序传送该控制命令中的多个第二命令位与该数据地址中的多个第二地址位。

5.根据权利要求4所述的存储器装置,其中这些脉冲包括多个命令脉冲与多个地址脉冲,该控制器利用每一这些命令脉冲的上升缘与下降缘撷取这些第一命令位中的两第一命令位与这些第二命令位中的两第二命令位,且该控制器利用每一这些地址脉冲的上升缘与下降缘,撷取这些第一地址位中的两第一地址位与这些第二地址位中的两第二地址位。

6.一种存储器装置的操作方法,包括:

产生一频率信号,其中该频率信号包括多个脉冲;

传送一控制命令与一数据地址;

依据该频率信号中的这些脉冲的上升缘与下降缘,撷取该控制命令与该数据地址,其中系利用单一个脉冲的上升缘与下降缘撷取到控制命令中两个或两个以上的命令位或是数据地址中两个或两个以上的地址位;以及依据该控制命令与该数据地址存取该存储器装置中的一存储器。

7.根据权利要求6所述的存储器装置的操作方法,其中传送该控制命令与该数据地址的步骤包括:透过该存储器装置的一接脚,依序传送该控制命令中的多个命令位与该数据地址中的多个地址位。

8.根据权利要求7所述的存储器装置的操作方法,其中依据该频率信号中的这些脉冲的上升缘与下降缘,撷取该控制命令与该数据地址的步骤包括:利用每一这些脉冲的上升缘与下降缘,撷取这些命令位中的两命令位或是这些地址位中的两地址位。

9.根据权利要求6所述的存储器装置的操作方法,其中传送该控制命令与该数据地址的步骤包括:透过该存储器装置的一第一接脚,依序传送该控制命令中的多个第一命令位与该数据地址中的多个第一地址位;以及透过该存储器装置的一第二接脚,依序传送该控制命令中的多个第二命令位与该数据地址中的多个第二地址位。

10.根据权利要求9所述的存储器装置的操作方法,其中这些脉冲包括多个命令脉冲与多个地址脉冲,且依据该频率信号中的这些脉冲的上升缘与下降缘,撷取该控制命令与该数据地址的步骤包括:利用每一这些命令脉冲的上升缘与下降缘,撷取这些第一命令位中的两第一命令位与这些第二命令位中的两第二命令位;以及利用每一这些地址脉冲的上升缘与下降缘,撷取这些第一地址位中的两第一地址位与这些第二地址位中的两第二地址位。

说明书 :

存储器装置与其操作方法

技术领域

[0001] 本发明是有关于一种存储器装置与其操作方法,且特别是有关于一种具有双传输速率的存储器装置与其操作方法。

背景技术

[0002] 近年来,消费性电子产品(例如:智能型手机、平板计算机、数码相机...等)的快速发展,使得厂商对于存储器装置的需求也急速增加。在操作上,存储器装置除了可以提供大量的数据储存以外,存储器装置的传输速度与读取效能也将影响电子产品的整体运作。换言之,存储器装置已成为电子产品中的一个重要元件。因此,如何提升存储器装置的传输速度或是读取效能,已是存储器装置在设计上的一重要课题。

发明内容

[0003] 本发明提供一种存储器装置与其操作方法,利用频率信号的脉冲的两边缘来撷取控制命令与数据地址,进而有助于提升存储器装置的传输速度与读取效能。
[0004] 本发明的存储器装置,包括存储器、频率产生器与控制器;频率产生器产生包括多个脉冲的频率信号;存储器装置传送控制命令与数据地址至控制器。此外,控制器依据频率信号中的多个脉冲的上升缘与下降缘撷取控制命令与数据地址,并依据控制命令与数据地址存取存储器。
[0005] 另一方面,本发明的存储器装置的操作方法包括下列步骤:产生频率信号,其中频率信号包括多个脉冲;传送控制命令与数据地址;依据频率信号中的多个脉冲的上升缘与下降缘,撷取控制命令与数据地址;依据控制命令与数据地址存取存储器装置中的存储器。
[0006] 基于上述,本发明利用频率信号的脉冲的两边缘来撷取控制命令与数据地址,藉此,存储器装置将可利用双传输速率来传送控制命令与数据地址,进而有助于提升其传输速度与读取效能。
[0007] 为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。

附图说明

[0008] 图1为依据本发明一实施例的存储器装置的示意图。
[0009] 图2为依据本发明一实施例的存储器装置的操作方法流程图。
[0010] 图3为依据本发明另一实施例的存储器装置的操作方法流程图。
[0011] 图4为依据本发明一实施例的用以说明存储器装置的信号时序图。
[0012] 图5为依据本发明另一实施例的存储器装置的操作方法流程图。
[0013] 图6为依据本发明另一实施例的用以说明存储器装置的信号时序图。
[0014] 【符号说明】
[0015] 100:存储器装置
[0016] 110:存储器
[0017] 120:频率产生器
[0018] 130:控制器
[0019] 140~160:接脚
[0020] CSB:芯片选择信号
[0021] SI/SIO0:接脚150所传送的信号
[0022] SO/SIO1:接脚160所传送的信号
[0023] SCLK:频率信号
[0024] S210~S240:用以说明图2实施例的各步骤
[0025] S310、S320:用以进一步地说明图3实施例的步骤
[0026] P1~P31:脉冲
[0027] CM4:控制命令
[0028] AD4:数据地址
[0029] DT4:存储器数据
[0030] S510~S540:用以进一步地说明图5实施例的步骤
[0031] CM41、CM42:控制命令的位群组
[0032] AD41、AD42:数据地址的位群组
[0033] DT41、DT42:存储器数据的位群组

具体实施方式

[0034] 图1为依据本发明一实施例的存储器装置的示意图。参照图1,存储器装置100包括存储器110、频率产生器120与控制器130,且存储器装置100具有多个接脚140~160。其中,频率产生器120电性连接至控制器130,且控制器130电性连接在接脚140~160与存储器110之间。
[0035] 此外,存储器装置100的接脚140用以传送芯片选择信号CSB。其中,控制器130会依据芯片选择信号CSB的电平切换至致能模式或是禁能模式。此外,存储器装置100的接脚150为存储器装置100的一输入/输出端口,并用以传送信号SI/SIO0。相似地,存储器装置100的接脚160为存储器装置100的另一输入/输出端口,并用以传送信号SO/SIO1。其中,所述的信号SI/SIO0与信号SO/SIO1可例如包括控制命令、数据地址、存储器数据...等。
[0036] 图2为依据本发明一实施例的存储器装置的操作方法流程图。以下请同时参照图1与图2。如步骤S210所示,频率产生器120用以产生一频率信号SCLK。如步骤S220所示,存储器装置100可透过至少一接脚传送一控制命令与一数据地址。亦即,存储器装置100可采用串行传输的方式来与外部装置沟通。此外,如步骤S230所示,控制器130会依据频率信号SCLK中的多个脉冲的上升缘与下降缘来撷取控制命令与数据地址。
[0037] 再者,如步骤S240所示,控制器130将依据控制命令与数据地址来存取存储器110。例如,控制器130会依据控制命令而决定对存储器110进行一特定操作,例如:读取操作、写入操作...等。此外,控制器130会依据数据地址选取存储器110中的一存储区块,进而对存储器110中的该存储区块进行所述特定操作。例如,控制器130可依据控制命令而决定对存储器110进行读取操作,进而依据数据地址从存储器110中的一存储区块读取出一存储器数据。此外,控制器130也可依据控制命令而决定对存储器110进行写入操作,进而依据数据地址将一数据写入至存储器110的一存储区块。
[0038] 值得一提的是,针对控制命令与数据地址,控制器130都是利用脉冲的两边缘(亦即,上升缘与下降缘)来进行撷取。如此一来,针对控制命令与数据地址的传送,存储器装置100都可达到双传输速率(double transfer rate),进而有助于提升其传输速度与读取效能。此外,随着存储器装置100的输入输出模式的切换,控制器130还可利用单一个脉冲撷取到控制命令中两个以上的命令位或是数据地址中两个以上的地址位,进而可以更进一步地提升存储器装置100的传输速度与读取效能。
[0039] 举例来说,图3为依据本发明另一实施例的存储器装置的操作方法流程图。图4为依据本发明一实施例的用以说明存储器装置的信号时序图。以下请同时参照图1、图3与图4。
[0040] 在一实施例中,存储器装置100可切换至一单重输入输出模式。此时,在传送控制命令与数据地址(步骤S220)的细部流程上,如步骤S310所示,存储器装置100将透过一接脚(例如:接脚150)依序传送控制命令中的多个命令位与数据地址中的多个地址位。此外,在撷取控制命令与数据地址(步骤S230)的细部流程上,如步骤S320所示,控制器130将利用每一脉冲的上升缘与下降缘,撷取所述多个命令位中的两命令位或是所述多个地址位中的两地址位。
[0041] 例如,在图4实施例中,频率信号SCLK包括脉冲P1~P31,且控制命令CM4包括8个命令位,数据地址AD4包括24个地址位。在操作上,当芯片选择信号CSB切换至低电平时,控制器130将切换至致能模式,并开始撷取控制命令CM4与数据地址AD4。其中,控制器130利用脉冲P1撷取控制命令CM4中的第1至第2个命令位,并利用脉冲P2撷取控制命令CM4中的第3至第4个命令位。以此类推,控制器130仅须利用4个脉冲P1~P4就可撷取到具有8个命令位的控制命令CM4。
[0042] 当撷取到控制命令CM4之后,控制器130将接着撷取数据地址AD4。其中,控制器130利用脉冲P5撷取数据地址AD4中的第1至第2个地址位,并利用脉冲P6撷取数据地址AD4中的第3至第4个地址位。以此类推,控制器130仅须利用12个脉冲P5~P16就可撷取到具有24个地址位的数据地址AD4。
[0043] 换言之,当存储器装置100切换至单重输入输出模式时,控制器130将利用每一个脉冲撷取两个命令位或是两个地址位,进而有助于提升存储器装置100的传输速度。此外,在图4实施例中,控制器130会依据控制命令CM4而决定对存储器110进行读取操作,进而参照数据地址AD4从存储器110中读取出一存储器数据DT4。再者,控制器130会利用多个脉冲(例如,脉冲P24~P31)的上升缘与下降缘来传送存储器数据DT4。亦即,存储器装置100也可利用双传输速率来传送存储器数据DT4。
[0044] 存储器数据DT4会透过存储器装置100的接脚160传送至外部装置。此外,在数据的输入与输出上,存储器装置100可相隔一空白期间。例如,如图4所示,在透过接脚150接收到控制命令CM4与数据地址AD4之后,存储器装置100会等待包括8个脉冲P17~P24之久的一空白期间之后,再透过接脚160输出存储器数据DT4。其中,空白期间的长短是取决于存储器装置100的读取频率。此外,在实际应用上,存储器装置100也可在接收完数据后接着输出数据,而无须定义空白期间。
[0045] 图5为依据本发明另一实施例的存储器装置的操作方法流程图。图6为依据本发明另一实施例的用以说明存储器装置的信号时序图。以下请同时参照图1、图5与图6。
[0046] 在一实施例中,存储器装置100更可切换至一双重输入输出模式。此时,在传送控制命令与数据地址(步骤S220)的细部流程上,如步骤S510与S520所示,存储器装置100将透过第一接脚(例如:接脚150)依序传送控制命令中的多个第一命令位与数据地址中的多个第一地址位,并透过第二接脚(例如:接脚160)依序传送控制命令中的多个第二命令位与数据地址中的多个第二地址位。
[0047] 此外,所述的多个脉冲包括多个命令脉冲与多个地址脉冲。在撷取控制命令与数据地址(步骤S230)的细部流程上,如步骤S530与S540所示,控制器130将利用每一命令脉冲的上升缘与下降缘,撷取所述多个第一命令位中的两第一命令位与所述多个第二命令位中的两第二命令位,并利用每一地址脉冲的上升缘与下降缘,撷取所述多个第一地址位中的两第一地址位与所述多个第二地址位中的两第二地址位。
[0048] 例如,在图6实施例中,频率信号SCLK中的脉冲P1~P2可视为多个命令脉冲,且脉冲P3~P8可视为多个地址脉冲。此外,在图6中,具有8个命令位的控制命令CM4被划分成两个位群组CM41与CM42,且位群组CM41与CM42各自包括4个命令位。再者,在图6中,具有24个地址位的数据地址AD4被划分成两个位群组AD41与AD42,且位群组AD41与AD42各自包括12个地址位。
[0049] 在操作上,控制器130会利用脉冲P1(亦即,命令脉冲P1)撷取位群组CM41中的第1至2个命令位以及位群组CM42中的第1至2个命令位。此外,控制器130更利用脉冲P2(亦即,命令脉冲P2)撷取位群组CM41中的第3至4个命令位以及位群组CM42中的第3至4个命令位。换言之,在双重输入输出模式下,控制器130仅须利用2个脉冲P1与P2就可撷取到具有8个命令位的控制命令CM4。
[0050] 另一方面,控制器130利用脉冲P3(亦即,地址脉冲P3)撷取位群组AD41中的第1至2个地址位以及位群组AD42中的第1至2个地址位。此外,控制器130会利用脉冲P4(亦即,地址脉冲P4)撷取位群组AD41中的第3至4个地址位以及位群组AD42中的第3至4个地址位。以此类推,控制器130仅须利用6个脉冲P3~P8就可撷取到具有24个地址位的数据地址AD4。
[0051] 换言之,当存储器装置100切换至双重输入输出模式时,控制器130将利用每一个脉冲撷取四个命令位或是四个地址位,进而有助于提升存储器装置100的传输速度。此外,在图6实施例中,控制器130会依据控制命令CM4而从存储器110中读取出存储器数据DT4,其中存储器数据DT4被划分成两个位群组DT41与DT42。再者,控制器130会依据多个脉冲(例如,脉冲P17~P23)来传送位群组DT41与DT42,且位群组DT41与DT42会透过存储器装置100的两接脚150与160传送至外部装置。
[0052] 综上所述,本发明是利用频率信号的脉冲的两边缘来撷取控制命令与数据地址。藉此,存储器装置将可利用双传输速率来传送控制命令与数据地址,进而有助于提升其传输速度与读取效能。此外,存储器装置也可切换其输入输出模式,进而可以更进一步地提升其传输速度与读取效能。
[0053] 虽然本发明已以实施例揭露如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许的更动与润饰,故本发明的保护范围当视随附的权利要求范围所界定的为准。