一种参考电压产生电路转让专利

申请号 : CN201310719724.7

文献号 : CN104731144B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 杨旭刚郭先清傅璟军

申请人 : 比亚迪股份有限公司

摘要 :

本发明提供一种参考电压产生电路,其包括基准电压产生模块和参考电压输出模块,所述基准电压产生模块用于产生第一基准电压、第二基准电压和第三基准电压,所述参考电压输出模块其包括运算放大器A2、运算放大器A3和运算放大器A4,从运算放大器A2的输出端引出正参考电压输出端,从运算放大器A3的输出端引出共模参考电压输出端,从运算放大器A4的输出端引出负参考电压输出端。根据本发明的参考电压产生电路,通过运算放大器A2、A3、A4来分别快速跟随第一基准电压、第二基准电压和第三基准电压,并通过串联在正参考电压和负参考电压之间的电阻的电流驱动,可使正参考电压、共模参考电压和负参考电压等参考电压快速稳定。

权利要求 :

1.一种参考电压产生电路,其特征在于,包括:

基准电压产生模块,所述基准电压产生模块用于产生第一基准电压、第二基准电压和第三基准电压,其具有第一基准电压输出端、第二基准电压输出端和第三基准电压输出端;

参考电压输出模块,其包括运算放大器A2、运算放大器A3、运算放大器A4和串联在正参考电压输出端和负参考电压输出端之间的电阻R6和R7;所述运算放大器A2、运算放大器A3和运算放大器A4具有低输出阻抗;其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出正参考电压输出端;

运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出共模参考电压输出端;

运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出负参考电压输出端。

2.如权利要求1所述的参考电压产生电路,其特征在于,所述基准电压产生模块包括运算放大器A1、电阻R1、R2、R3、R4、R5,电阻R1、R2串联于运算放大器A1的输出端和地之间,运算放大器A1的正向输入端接外部输入参考电压,运算放大器A1的反向输入端与电阻R1、R2之间的连接线相连接,电阻R3、R4、R5串联于运算放大器A1的输出端和地线之间。

3.如权利要求2所述的参考电压产生电路,其特征在于,所述第一基准电压输出端从运算放大器A1的输出端引出,所述第二基准电压输出端从电阻R3、R4之间连接线引出,所述第三基准电压输出端从电阻R4、R5之间的连接线引出。

4.如权利要求1所述的参考电压产生电路,其特征在于,所述 共模参考电压输出端与电阻R6、R7之间连接线相连接。

5.如权利要求1所述的参考电压产生电路,其特征在于,所述参考电压输出模块包括串联于正参考电压输出端和负参考电压输出端之间的电阻R9、R10、R11、R12、R13、R14,从电阻R9、R10之间的连接线引出的二分之一正参考电压输出端、从电阻R10、R11之间的连接线引出的四分之一正参考电压输出端、从电阻R12、R13之间的连接线引出的四分之一负参考电压输出端、从电阻R13、R14之间的连接线引出的二分之一负参考电压输出端。

6.如权利要求1所述的参考电压产生电路,其特征在于,所述基准电压产生模块包括运算放大器A1、电阻R15、R16、R17、R18、电容C1和PMOS管M1,运算放大器A1的反向输入端接外部输入参考电压,电阻R15、R16、R17、R18串联于PMOS管M1的漏极和地线之间,电容C1连接于运算放大器A1的输出端和PMOS管M1的漏极之间,运算放大器A1的正向输入端与电阻R16、R17之间的连接线相连接;

所述参考电压输出模块,其包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R51和R61。

7.如权利要求6所述的参考电压产生电路,其特征在于,所述第一基准电压输出端从PMOS管M1的漏极引出,所述第二基准电压输出端从电阻R15、R16之间的连接线引出,所述第三基准电压输出端从电阻R17、R18之间的连接线引出。

8.如权利要求6所述的参考电压产生电路,其特征在于,所述共模参考电压输出端与电阻R51、R61之间连接线相连接。

9.如权利要求6所述的参考电压产生电路,其特征在于,所述参考电压输出模块包括串联于正参考电压输出端和负参考电压输出端之间的电阻R81、R91、R100、R101、R102、R103,从电阻R81、R91之间的连接线引出的二分之一正参考电压输出端、从电阻R91、R100之间的连接线引出的四分之一正参考电压输出端、从电阻R101、R102之间的连接线引出的四分之一负参考电压输出端、从电阻R102、R103之间的连接线引出的二分之一负参考电压输出端。

说明书 :

一种参考电压产生电路

技术领域

[0001] 本发明涉及电子电路领域,尤其涉及一种参考电压产生电路。

背景技术

[0002] 参考电压产生电路广泛应用于各种模数转换器(ADC)中,其作用是给ADC提供稳定的参考电压。
[0003] 如图1所示,为现有的一应用于流水线ADC中的参考电压产生电路。运算放大器A1与电阻R1′连成负反馈的环路,当运算放大器A1为理想运算放大器时,V1电压跟随输入参考电压VREFP_IN,即V1=VREFP_IN,从而 电阻R3′、R4′、R5′、R6′、R7′、R8′及R9′对VREFP进行分压,从而产生电压VREFP/2、VREFP/4、VCM、VREFN/4、VREFN/2、VREFN,其中VREFP为正参考电压,VCM为共模电压,VREFN为负参考电压,VREFP/4与VREFN/4用于1.5bits/级流水级中作为比较器的参考电压,VREFP/2与VREFN/2用于2bits Flash ADC中作为比较器的参考电压。
[0004] 在流水线ADC工作时,VREFP、VCM、VREFN分别交替连接到流水线ADC每级流水级采样电容的下极板,由于电荷共享效应的作用,会引起VREFP、VCM、VREFN的电压发生跳变,其跳变的频率为2Fs,其中Fs为流水线ADC的采样频率或转换频率。在流水线ADC正常工作时,要求VREFP、VCM、VREFN的电压在每级流水级放大周期里恢复到稳定电压。
[0005] 该电路稳定参考电压的原理为:当VREFP、VCM、VREFN发生跳变时,VREFP通过运算放大器A1的负反馈机制优先恢复到稳定电压,因此要求运算放大器A1具有一定的单位增益带宽从而提供快速稳定的能力,当VREFP恢复稳定时,VCM、VREFN通过流过电阻R3′、R4′、R5′、R6′、R7′、R8′及R9′的电流I2′的驱动恢复到稳定电压,由此可以看出,VCM、VREFN主要是靠电流I2′的驱动获得稳定,当流水线ADC的采样频率升高时,要快速稳定,必然要求电流I2′很大,实际上由于VCM和VREFN电压跳变很大,即使很大的电流I2′也很难使VCM和VREFN快速稳定。
[0006] 因此该电路适合应用在低采样频率,即低速的流水线ADC中,在高速的流水线ADC中,需要一种能快速稳定VREFP、VCM、VREFN的参考电压产生电路。

发明内容

[0007] 本发明为解决现有的参考电压产生电路应用于高速流水线ADC时,正参考电压、共模电压、负参考电压等参考电压不能快速稳定的问题,从而提供一种能快速稳定各参考电压的参考电压产生电路。
[0008] 本发明解决上述技术问题所采用的技术方案如下:
[0009] 提供一种参考电压产生电路,所述参考电压产生电路包括基准电压产生模块和参考电压输出模块,所述基准电压产生模块用于产生第一基准电压VREF1、第二基准电压VREF2和第三基准电压VREF3,其具有第一基准电压输出端、第二基准电压输出端和第三基准电压输出端。
[0010] 所述参考电压输出模块包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R6和R7;其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出正参考电压输出端,运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出共模参考电压输出端,运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出负参考电压输出端。
[0011] 进一步地,所述基准电压产生模块包括运算放大器A1、电阻R1、R2、R3、R4、R5,电阻R1、R2串联于运算放大器A1的输出端和地之间,运算放大器A1的正向输入端接外部输入参考电压,运算放大器A1的反向输入端与电阻R1、R2之间的连接线相连接,电阻R3、R4、R5串联于运算放大器A1的输出端和地线之间。
[0012] 进一步地,所述第一基准电压输出端从运算放大器A1的输出端引出,所述第二基准电压输出端从电阻R3、R4之间连接线引出,所述第三基准电压输出端从电阻R4、R5之间的连接线引出。
[0013] 进一步地,所述共模参考电压输出端与电阻R6、R7之间连接线相连接。
[0014] 进一步地,所述参考电压输出模块包括串联于正参考电压输出端和负参考电压输出端之间的电阻R9、R10、R11、R12、R13、R14,从电阻R9、R10之间的连接线引出的二分之一正参考电压输出端、从电阻R10、R11之间的连接线引出的四分之一正参考电压输出端、从电阻R12、R13之间的连接线引出的四分之一负参考电压输出端、从电阻R13、R14之间的连接线引出的二分之一负参考电压输出端。
[0015] 进一步地,所述基准电压产生模块包括运算放大器A1、电阻R15、R16、R17、R18、电容C1和PMOS管M1,运算放大器A1的反向输入端接外部输入参考电压,电阻R15、R16、R17、R18串联于PMOS管M1的漏极和地线之间,电容C1连接于运算放大器A1的输出端和PMOS管M1的漏极之间,运算放大器A1的正向输入端与电阻R16、R17之间的连接线相连接;所述参考电压输出模块,其包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R51和R61。
[0016] 进一步地,所述第一基准电压输出端从PMOS管M1的漏极引出,所述第二基准电压输出端从电阻R15、R16之间的连接线引出,所述第三基准电压输出端从电阻R17、R18之间的连接线引出。
[0017] 进一步地,所述共模参考电压输出端与电阻R51、R61之间连接线相连接。
[0018] 进一步地,所述参考电压输出模块包括串联于正参考电压输出端和负参考电压输出端之间的电阻R81、R91、R100、R101、R102、R103,从电阻R81、R91之间的连接线引出的二分之一正参考电压输出端、从电阻R91、R100之间的连接线引出的四分之一正参考电压输出端、从电阻R101、R102之间的连接线引出的四分之一负参考电压输出端、从电阻R102、R103之间的连接线引出的二分之一负参考电压输出端。
[0019] 根据本发明的参考电压产生电路,在ADC工作时,正参考电压VREFP、共模参考电压VCM、负参考电压VREFN交替连接到各流水级采样电容的下极板,由于各流水级采样电容相对较大,电荷共享效应导致其电压跳变幅度较大;二分之一正参考电压VREFP/2、四分之一正参考电压VREFP/4、四分之一负参考电压VREFN/4、二分之一负参考电压VREFN/2交替连接到各流水级的比较器的输入端,由于其所接电容负载很小,其电压跳变幅度很小。
[0020] 当VREFP、VCM、VREFN跳变时,其跳变分别通过运算放大器A2、A3、A4耦合到VREF1、VREF2、VREF3,但是由于运算放大器的隔离作用,VREF1、VREF2、VREF3的电压跳变很小。
[0021] VREF1的很小跳变很容易通过运算放大器A1快速跟随外部输入参考电压得以快速消除,接着VREF2、VREF3的很小跳变很容易通过流过电阻R3、R4、R5的电流I2得以快速消除,然后VREFP、VCM、VREFN的跳变分别通过运算放大器A2、A3、A4快速跟随VREF1、VREF2、VREF3,以及通过电流I3和I4的驱动得以消除,同时,VREFP/2、VREFP/4的跳变通过电流I3快速消除,VREFN/2、VREFN/4的跳变通过电流I4快速消除。这时,VREFP、VCM、VREFN、VREFP/2、VREFP/4、VREFN/4、VREFN/2均得以快速稳定。

附图说明

[0022] 图1是现有的一参考电压产生电路的电路示意图;
[0023] 图2是本发明参考电压产生电路实施例一的电路示意图;
[0024] 图3是本发明参考电压产生电路实施例二的电路示意图;
[0025] 图4是本发明参考电压产生电路实施例三的电路示意图;
[0026] 图5是本发明参考电压产生电路实施例四的电路示意图;
[0027] 图6是本发明参考电压产生电路实施例五的电路示意图;
[0028] 图7是本发明参考电压产生电路实施例六的电路示意图;
[0029] 图8是本发明参考电压产生电路实施例七的电路示意图;
[0030] 图9是本发明参考电压产生电路实施例八的电路示意图。

具体实施方式

[0031] 为了使本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0032] 图2是本发明参考电压产生电路实施例一的电路示意图。在本实施例中,参考电压产生电路包括基准电压产生模块10和参考电压输出模块20,所述基准电压产生模块10用于产生第一基准电压VREF1、第二基准电压VREF2和第三基准电压VREF3。所述基准电压产生模块10具有分别输出第一基准电压VREF1的第一基准电压输出端、输出第二基准电压VREF2的第二基准电压输出端和输出第三基准电压VREF3的第三基准电压输出端。
[0033] 所述参考电压输出模块20包括运算放大器A2、运算放大器A3、运算放大器A4和和串联于正参考电压输出端和负参考电压输出端之间的电阻R6和R7,其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出输出正参考电压VREFP的正参考电压输出端;运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出输出共模参考电压VCM的共模参考电压输出端;运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出输出负参考电压VREFN的负参考电压输出端。
[0034] 共模参考电压输出端与电阻R6、R7之间连接线相连接。
[0035] 运算放大器A1与电阻R1连成负反馈的环路,输入参考电压VREFP_IN经由电阻R1、R2的分压方式产生第一基准电压VREF1,第一基准电压VREF1经由电阻R3、R4、R5的分压方式产生第二基准电压VREF2、第三基准电压VREF3,输出正参考电压VREFP通过运算放大器A2跟随电压VREF1,输出共模电压VCM通过运算放大器A3跟随电压VREF2,输出负参考电压VREFN通过运算放大器A4跟随电压VREF3。
[0036] 在ADC工作时,VREFP、VCM、VREFN交替连接到各流水级采样电容的下极板,由于各流水级采样电容相对较大,电荷共享效应导致其电压跳变幅度较大。当VREFP、VCM、VREFN跳变时,其跳变分别通过运算放大器A2、A3、A4耦合到VREF1、VREF2、VREF3,但是由于运算放大器的隔离作用,VREF1、VREF2、VREF3的电压跳变很小。VREF1的跳变优先通过运算放大器A1的快速跟随能力消除,接着VREF2、VREF3的跳变通过电流I2快速消除,然后VREFP、VCM、VREFN的跳变分别通过运算放大器A2、A3、A4快速跟随VREF1、VREF2、VREF3,以及通过电流I3和I4的驱动得以消除。这时,VREFP、VCM、VREFN均得以快速稳定。
[0037] 在本实施例中,输出参考电压包括VREFP、VCM、VREFN,其中,输出参考电压VREFP和VCM之间存在电阻R6、输出参考电压VCM和VREFN之间分存在电阻R7,流过电阻R6的电流I3和流过电阻R7的电流I4的驱动也会对输出参考电压VREFP、VCM、VREFN的稳定起到促进作用。
[0038] 在本实施例中,运算放大器A2、A3、A4应具有低输出阻抗。在高速应用中,A2、A3、A4应具有大的单位增益带宽,而VREF1的电压跳变很小,因此A1的单位增益带宽可以适当小点。电流I2、I3、I4应视ADC的采样频率确定以满足参考电压稳定的需求。
[0039] 图3是本发明参考电压产生电路实施例二的电路示意图。该实施例是实施例一的拓展,其与实施例一的不同点在于共模电压的输出端VCM没有与电阻R6和R7的连接线相连,输出参考电压VREFP和VREFN之间存在电阻R8,流过电阻R8的电流I3的驱动也会对输出参考电压VREFP、VREFN的稳定起到促进作用。
[0040] 图4是本发明参考电压产生电路实施例三的电路示意图。在本实施例中,参考电压产生电路包括基准电压产生模块10和参考电压输出模块20,所述基准电压产生模块10用于产生第一基准电压VREF1、第二基准电压VREF2和第三基准电压VREF3。所述基准电压产生模块10具有分别输出第一基准电压VREF1的第一基准电压输出端、输出第二基准电压VREF2的第二基准电压输出端和输出第三基准电压VREF3的第三基准电压输出端。
[0041] 所述参考电压耦合输出模块20包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R9、R10、R11、R12、R13、R14,其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出输出正参考电压VREFP的正参考电压输出端;运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出输出共模参考电压VCM的共模参考电压输出端;运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出输出负参考电压VREFN的负参考电压输出端。
[0042] 电阻R9、R10、R11、R12、R13、R14串联于正参考电压输出端与负参考电压输出端之间,从电阻R9、R10之间的连接线引出二分之一正参考电压输出端,从电阻R10、R11之间的连接线引出四分之一正参考电压输出端,从电阻R12、R13之间的连接线引出四分之一负参考电压输出端,从电阻R13、R14之间的连接线引出二分之一负参考电压输出端。
[0043] 共模参考电压输出端与电阻R11、R12之间连接线相连接。
[0044] 运算放大器A1与电阻R1连成负反馈的环路,输入参考电压VREFP_IN经由电阻R1、R2的分压方式产生第一基准电压VREF1,第一基准电压VREF1经由电阻R3、R4、R5的分压方式产生第二基准电压VREF2、第三基准电压VREF3,输出正参考电压VREFP通过运算放大器A2跟随电压VREF1,输出共模电压VCM通过运算放大器A3跟随电压VREF2,输出负参考电压VREFN通过运算放大器A4跟随电压VREF3,输出参考电压VREFP/2、VREFP/4、VREFN/4、VREFN/2通过电阻R9、R10、R11、R12、R13、R14的分压产生。
[0045] 在ADC工作时,VREFP、VCM、VREFN交替连接到各流水级采样电容的下极板,由于各流水级采样电容相对较大,电荷共享效应导致其电压跳变幅度较大;VREFP/2、VREFP/4、VREFN/4、VREFN/2交替连接到各流水级的比较器的输入端,由于其所接电容负载很小,其电压跳变幅度很小。当VREFP、VCM、VREFN跳变时,其跳变分别通过运算放大器A2、A3、A4耦合到VREF1、VREF2、VREF3,但是由于运算放大器的隔离作用,VREF1、VREF2、VREF3的电压跳变很小。VREF1的跳变优先通过运算放大器A1的快速跟随能力消除,接着VREF2、VREF3的跳变通过电流I2快速消除,然后VREFP、VCM、VREFN的跳变分别通过运算放大器A2、A3、A4快速跟随VREF1、VREF2、VREF3,以及通过电流I3和I4的驱动得以消除,同时,VREFP/2、VREFP/4的跳变通过电流I3快速消除,VREFN/2、VREFN/4的跳变通过电流I4快速消除。这时,VREFP、VCM、VREFN、VREFP/2、VREFP/4、VREFN/2均得以快速稳定。
[0046] 另外,输出参考电压VREFP、VCM、VREFN的稳定过程和输出参考电压VREFP/2、VREFP/4、VREFN/4、VREFN/2的稳定过程是同时进行的,假设输出参考电压VREFP、VCM、VREFN稳定,而输出参考电压VREFP/2、VREFP/4、VREFN/4、VREFN/2不稳定,那么通过电流I3/I4的驱动作用,也会使输出参考电压VREFP、VCM、VREFN处于不稳定状态,所以输出参考电压VREFP、VCM、VREFN的稳定和输出参考电压VREFP/2、VREFP/4、VREFN/4、VREFN/2的稳定是同时进行的动态过程,最终,输出参考电压VREFP、VCM、VREFN和VREFP/2、VREFP/4、VREFN/4、VREFN/2是同时稳定的。
[0047] 图5是本发明参考电压产生电路实施例四的电路示意图。该实施例是实施例三的拓展,其与实施例一的不同点在于共模电压的输出端VCM没有与电阻R8和R9的连接线相连。
[0048] 根据本发明的参考电压产生电路,在ADC工作时,正参考电压VREFP、共模参考电压VCM、负参考电压VREFN交替连接到各流水级采样电容的下极板,由于各流水级采样电容相对较大,电荷共享效应导致其电压跳变幅度较大;二分之一正参考电压VREFP/2、四分之一正参考电压VREFP/4、四分之一负参考电压VREFN/4、二分之一负参考电压VREFN/2交替连接到各流水级的比较器的输入端,由于其所接电容负载很小,其电压跳变幅度很小。
[0049] 当VREFP、VCM、VREFN跳变时,其跳变分别通过运算放大器A2、A3、A4耦合到VREF1、VREF2、VREF3,但是由于运算放大器的隔离作用,VREF1、VREF2、VREF3的电压跳变很小。
[0050] VREF1的很小跳变很容易通过运算放大器A1快速跟随外部输入参考电压得以快速消除,接着VREF2、VREF3的很小跳变很容易通过流过电阻R3、R4、R5的电流I2得以快速消除,然后VREFP、VCM、VREFN的跳变分别通过运算放大器A2、A3、A4快速跟随VREF1、VREF2、VREF3,以及通过电流I3和I4的驱动得以消除,同时,VREFP/2、VREFP/4的跳变通过电流I3快速消除,VREFN/2、VREFN/4的跳变通过电流I4快速消除。这时,VREFP、VCM、VREFN、VREFP/2、VREFP/4、VREFN/4、VREFN/2均得以快速稳定。
[0051] 图6是本发明参考电压产生电路实施例五的电路示意图。在本实施例中,参考电压产生电路包括用于产生第一基准电压VREF1、第二基准电压VREF2和第三基准电压VREF3的基准电压产生模块10和参考电压输出模块20。
[0052] 所述基准电压产生模块10具有分别输出第一基准电压VREF1的第一基准电压输出端、输出第二基准电压VREF2的第二基准电压输出端和输出第三基准电压VREF3的第三基准电压输出端。所述基准电压产生模块10包括运算放大器A1、电阻R15、R16、R17、R18、电容C1和PMOS管M1,运算放大器A1的反向输入端接外部输入参考电压,电阻R15、R16、R17、R18串联于PMOS管M1的漏极和地线之间,电容C1连接于运算放大器A1的输出端和PMOS管M1的漏极之间,PMOS管M1的源极连接至电源电压VDD,运算放大器A1的正向输入端与电阻R16、R17之间的连接线相连接,所述第一基准电压输出端从PMOS管M1的漏极引出,所述第二基准电压输出端从电阻R15、R16之间的连接线引出,所述第三基准电压输出端从电阻R17、R18之间的连接线引出。
[0053] 所述参考电压输出模块20包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R51和R61,其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出输出正参考电压VREFP的正参考电压输出端;运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出输出共模参考电压VCM的共模参考电压输出端;运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出输出负参考电压VREFN的负参考电压输出端。
[0054] 所述共模参考电压输出端与电阻R51、R61之间连接线相连接。
[0055] 在本实施例中,输出参考电压包括VREFP、VCM、VREFN,其中,输出参考电压VREFP和VCM之间存在电阻R51、输出参考电压VCM和VREFN之间分存在电阻R61,流过电阻R51的电流I21和流过电阻R61的电流I31的驱动也会对输出参考电压VREFP、VCM、VREFN的稳定起到促进作用。
[0056] 在本实施例中,运算放大器A1与PMOS管M1、电阻R15、R16构成负反馈环路,电容C1用来补偿此环路的稳定性。VREF1、VREF2电压的跳变是通过此反馈环路的负反馈进行消除的,VREF3是通过电流I11进行稳定的。其他工作原理与实施例一相同,在这里不再赘述。
[0057] 图7是本发明参考电压产生电路实施例六的电路示意图。该实施例是实施例五的拓展,不同点在于共模参考电压VCM没有与电阻R51和R61的连接线相连,输出参考电压VREFP和VREFN之间存在电阻R71,流过电阻R71的电流I21的驱动也会对输出参考电压VREFP、VREFN的稳定起到促进作用。
[0058] 图8是本发明参考电压产生电路实施例七的电路示意图。在本实施例中,参考电压产生电路包括用于产生第一基准电压VREF1、第二基准电压VREF2和第三基准电压VREF3的基准电压产生模块10和参考电压输出模块20。
[0059] 所述基准电压产生模块10具有分别输出第一基准电压VREF1的第一基准电压输出端、输出第二基准电压VREF2的第二基准电压输出端和输出第三基准电压VREF3的第三基准电压输出端。所述基准电压产生模块10包括运算放大器A1、电阻R14、R15、R16、R17、电容C1和PMOS管M1,运算放大器A1的反向输入端接外部输入参考电压,电阻R14、R15、R16、R17串联于PMOS管M1的漏极和地线之间,电容C1连接于运算放大器A1的输出端和PMOS管M1的漏极之间,PMOS管M1的源极连接至电源电压VDD,运算放大器A1的正向输入端与电阻R15、R16之间的连接线相连接。所述第一基准电压输出端从PMOS管M1的漏极引出,所述第二基准电压输出端从电阻R14、R15之间的连接线引出,所述第三基准电压输出端从电阻R16、R17之间的连接线引出。
[0060] 所述参考电压输出模块20包括运算放大器A2、运算放大器A3、运算放大器A4和串联于正参考电压输出端和负参考电压输出端之间的电阻R81、R91、R100、R101、R102、R103,其中,运算放大器A2的正向输入端与所述第一基准电压输出端相连接,运算放大器A2的反向输入端与运算放大器A2的输出端相连接,从运算放大器A2的输出端引出输出正参考电压VREFP的正参考电压输出端;运算放大器A3的正向输入端与所述第二基准电压输出端相连接,运算放大器A3的反向输入端与运算放大器A3的输出端相连接,从运算放大器A3的输出端引出输出共模参考电压VCM的共模参考电压输出端;运算放大器A4的正向输入端与所述第三基准电压输出端相连接,运算放大器A4的反向输入端与运算放大器A4的输出端相连接,从运算放大器A4的输出端引出输出负参考电压VREFN的负参考电压输出端。
[0061] 电阻R81、R91、R100、R101、R102、R103串联于正参考电压输出端和负参考电压输出端之间,从电阻R81、R91之间的连接线引出二分之一正参考电压输出端,从电阻R91、R100之间连接线引出四分之一正参考电压输出端,从电阻R101、R102之间的连接线引出四分之一负参考电压输出端,从电阻R102、R103之间的连接线引出二分之一负参考电压输出端。
[0062] 所述共模参考电压输出端与电阻R100、R101之间连接线相连接。
[0063] 在本实施例中,运算放大器A1与PMOS管M1、电阻R11、R21构成负反馈环路,电容C1用来补偿此环路的稳定性。VREF1、VREF2电压的跳变是通过此反馈环路的负反馈进行消除的,VREF3是通过电流I11进行稳定的。其他工作原理与实施例五相同,在这里不再赘述。
[0064] 图9是本发明参考电压产生电路实施例八的电路示意图。该实施例是实施例七的拓展,不同点在于共模参考电压VCM没有与电阻R100和R101的连接线相连。
[0065] 以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。