一种液晶显示面板及其阵列基板转让专利

申请号 : CN201510580261.X

文献号 : CN105070266B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王金杰

申请人 : 深圳市华星光电技术有限公司

摘要 :

本发明公开了一种液晶显示面板及其阵列基板。该阵列基板包括开关控制器,分别与第一扫描线和第二扫描线连接;在2D显示模式下,开关控制器控制第一扫描线和第二扫描线依次打开;在3D显示模式下,开关控制器控制第一扫描线打开,控制第二扫描线关闭。通过以上方式,本发明能够改善在3D显示模式所产生的闪烁现象,避免生产成本的提高。

权利要求 :

1.一种阵列基板,所述阵列基板包括基板、多条扫描线以及多条数据线,所述多条扫描线和所述多条数据线相交设置在所述基板上,以形成多个像素单元,每条所述扫描线包括第一扫描线和第二扫描线,在所述第一扫描线打开时,相应的所述像素单元通过所述数据线实现充电;在所述第二扫描线打开时,相应的所述像素单元实现分享电压,其特征在于,所述阵列基板进一步包括开关控制器,分别与所述第一扫描线和所述第二扫描线连接;在

2D显示模式下,所述开关控制器控制所述第一扫描线和所述第二扫描线依次打开;在3D显示模式下,所述开关控制器控制所述第一扫描线打开,控制所述第二扫描线关闭;

第N个所述像素单元包括第N个主像素单元和第N个子像素单元,所述阵列基板包括与所述第N个所述像素单元相应设置的第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管以及分享电容,所述第N个主像素单元与所述第一薄膜晶体管的漏极连接,所述第一薄膜晶体管的栅极与第N条第一扫描线连接,所述第一薄膜晶体管的源极与第N条数据线连接;所述第N个子像素单元与所述第二薄膜晶体管的漏极连接,所述第二薄膜晶体管的栅极与所述第N条第一扫描线连接,所述第二薄膜晶体管的源极与所述第N条数据线连接;所述第三薄膜晶体管的栅极与第N条第二扫描线连接,所述第三薄膜晶体管的源极与所述第N个子像素单元连接,所述第三薄膜晶体管的漏极与所述分享电容连接,N为大于或等于1的整数;

所述开关控制器包括多个开关单元,第N个开关单元与所述第N条第一扫描线和所述第N条第二扫描线连接;

所述第N个开关单元包括第一开关管、第二开关管、第三开关管以及第四开关管,所述第一开关管的第一端和所述第四开关管的第一端接收第一控制信号,所述第一开关管的第二端和所述第三开关管的第二端接收扫描线驱动信号,所述第一开关管的第三端和所述第二开关管的第三端均与所述第N条第一扫描线连接,所述第二开关管的第一端和所述第三开关管的第一端接收第二控制信号,所述第二开关管的第二端接收所述第一控制信号,所述第三开关管的第三端和所述第四开关管的第三端均与所述第N条第二扫描线连接,所述第四开关管的第二端接收所述第二控制信号。

2.根据权利要求1所述的阵列基板,其特征在于,在所述2D显示模式下,所述开关控制器控制所述第N条第一扫描线打开,所述第一薄膜晶体管和所述第二薄膜晶体管导通,所述第N个主像素单元和第N个子像素单元均通过所述第N条数据线进行充电;所述开关控制器控制所述第N条第二扫描线打开,所述第三薄膜晶体管导通,所述第N个子像素单元与所述分享电容进行分享电压。

3.根据权利要求2所述的阵列基板,其特征在于,在所述3D显示模式下,所述开关控制器控制所述第N条第一扫描线打开,控制所述第N条第二扫描线关闭,所述第一薄膜晶体管和所述第二薄膜晶体管导通,所述第三薄膜晶体管断开,所述第N个主像素单元和第N个子像素单元均通过所述第N条数据线进行充电。

4.根据权利要求1所述的阵列基板,其特征在于,在所述2D显示模式下,所述扫描线驱动信号为高电平,当所述第一控制信号为高电平,所述第二控制信号为低电平时,所述第一开关管和所述第四开关管导通,所述第二开关管和所述第三开关管断开,所述第N条第一扫描线为高电平,所述第N条第二扫描线为低电平;当所述第一控制信号为低电平,所述第二控制信号为高电平时,所述第一开关管和所述第四开关管断开,所述第二开关管和所述第三开关管导通,所述第N条第一扫描线为低电平,所述第N条第二扫描线为高电平。

5.根据权利要求4所述的阵列基板,其特征在于,在所述3D显示模式下,所述扫描线驱动信号为高电平,所述第一控制信号为高电平,所述第二控制信号为低电平,所述第一开关管和所述第四开关管导通,所述第二开关管和所述第三开关管断开,所述第N条第一扫描线为高电平,所述第N条第二扫描线为低电平。

6.根据权利要求1所述的阵列基板,其特征在于,所述开关控制器包括第一开关控制器和第二开关控制器,所述第一扫描线的一端和所述第二扫描线的一端与所述第一开关控制器连接,所述第一扫描线的另一端和所述第二扫描线的另一端与所述第二开关控制器连接。

7.一种液晶显示面板,其特征在于,所述液晶显示面板包括如权利要求1-6任意一项所述的阵列基板。

说明书 :

一种液晶显示面板及其阵列基板

技术领域

[0001] 本发明涉及液晶显示技术领域,特别是涉及一种液晶显示面板及其阵列基板。

背景技术

[0002] 为了解决液晶显示面板的色差问题,通常采用充电分享的设计方式。在同时具有2D和3D显示模式的液晶显示器中,当启用3D显示模式时,液晶显示器的充电分享功能由于帧翻转失效,导致液晶显示器的3D显示画面产生闪烁(Flicker)现象。
[0003] 为了改善闪烁现象,现有技术通过将像素充电和像素分享功能独立控制,栅极驱动芯片的一个输出端仅对应一条充电扫描线或者分享扫描线,但是栅极驱动芯片使用的数目加倍,导致生产成本提高。

发明内容

[0004] 本发明实施例提供了一种液晶显示面板及其阵列基板,能够改善在3D显示模式所产生的闪烁现象,避免生产成本的提高。
[0005] 本发明提供一种阵列基板,其包括基板、多条扫描线以及多条数据线,多条扫描线和多条数据线相交设置在基板上,以形成多个像素单元,每条扫描线包括第一扫描线和第二扫描线,在第一扫描线打开时,相应的像素单元通过数据线实现充电;在第二扫描线打开时,相应的像素单元实现分享电压,阵列基板进一步包括开关控制器,分别与第一扫描线和第二扫描线连接;在2D显示模式下,开关控制器控制第一扫描线和第二扫描线依次打开;在3D显示模式下,开关控制器控制第一扫描线打开,控制第二扫描线关闭。
[0006] 其中,第N个像素单元包括第N个主像素单元和第N个子像素单元,阵列基板包括与第N个像素单元相应设置的第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管以及分享电容,第N个主像素单元与第一薄膜晶体管的漏极连接,第一薄膜晶体管的栅极与第N条第一扫描线连接,第一薄膜晶体管的源极与第N条数据线连接;第N个子像素单元与第二薄膜晶体管的漏极连接,第二薄膜晶体管的栅极与第N条第一扫描线连接,第二薄膜晶体管的源极与第N条数据线连接;第三薄膜晶体管的栅极与第N条第二扫描线连接,第三薄膜晶体管的源极与第N个子像素单元连接,第三薄膜晶体管的漏极与分享电容连接,N为大于或等于1的整数。
[0007] 其中,在2D显示模式下,开关控制器控制第N条第一扫描线打开,第一薄膜晶体管和第二薄膜晶体管导通,第N个主像素单元和第N个子像素单元均通过第N条数据线进行充电;开关控制器控制第N条第二扫描线打开,第三薄膜晶体管导通,第N个子像素单元与分享电容进行分享电压。
[0008] 其中,在3D显示模式下,开关控制器控制第N条第一扫描线打开,控制第N条第二扫描线关闭,第一薄膜晶体管和第二薄膜晶体管导通,第三薄膜晶体管断开,第N个主像素单元和第N个子像素单元均通过第N条数据线进行充电。
[0009] 其中,开关控制器包括多个开关单元,第N个开关单元与第N条第一扫描线和第N条第二扫描线连接。
[0010] 其中,第N个开关单元包括第一开关管、第二开关管、第三开关管以及第四开关管,第一开关管的第一端和第四开关管的第一端接收第一控制信号,第一开关管的第二端和第三开关管的第二端接收扫描线驱动信号,第一开关管的第三端和第二开关管的第三端均与第N条第一扫描线连接,第二开关管的第一端和第三开关管的第一端接收第二控制信号,第二开关管的第二端接收第一控制信号,第三开关管的第三端和第四开关管的第三端均与第N条第二扫描线连接,第四开关管的第二端接收第二控制信号。
[0011] 其中,在2D显示模式下,扫描线驱动信号为高电平,当第一控制信号为高电平,第二控制信号为低电平时,第一开关管和第四开关管导通,第二开关管和第三开关管断开,第N条第一扫描线为高电平,第N条第二扫描线为低电平;当第一控制信号为低电平,第二控制信号为高电平时,第一开关管和第四开关管断开,第二开关管和第三开关管导通,第N条第一扫描线为低电平,第N条第二扫描线为高电平。
[0012] 其中,在3D显示模式下,扫描线驱动信号为高电平,第一控制信号为高电平,第二控制信号为低电平,第一开关管和第四开关管导通,第二开关管和第三开关管断开,第N条第一扫描线为高电平,第N条第二扫描线为低电平。
[0013] 其中,开关控制器包括第一开关控制器和第二开关控制器,第一扫描线的一端和第二扫描线的一端与第一开关控制器连接,第一扫描线的另一端和第二扫描线的另一端与第二开关控制器连接。
[0014] 本发明还提供一种液晶显示面板,液晶显示面板包括上述的阵列基板。
[0015] 通过上述方案,本发明的有益效果是:本发明在第一扫描线打开时,相应的像素单元通过数据线实现充电;在第二扫描线打开时,相应的像素单元实现分享电压,阵列基板进一步包括开关控制器,分别与第一扫描线和第二扫描线连接;在2D显示模式下,开关控制器控制第一扫描线和第二扫描线依次打开;在3D显示模式下,开关控制器控制第一扫描线打开,控制第二扫描线关闭;由于在3D显示模式下,第一扫描线打开,第二扫描线关闭,仅实现充电功能,能够改善在3D显示模式所产生的闪烁现象,避免生产成本的提高。

附图说明

[0016] 为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
[0017] 图1是本发明第一实施例的阵列基板的结构示意图;
[0018] 图2是本发明第二实施例的阵列基板的结构示意图;
[0019] 图3是本发明第三实施例的阵列基板的结构示意图;
[0020] 图4是本发明第一实施例的液晶显示面板的结构示意图。

具体实施方式

[0021] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性的劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0022] 请参见图1所示,图1是本发明第一实施例的阵列基板的结构示意图。本实施例所揭示的阵列基板10包括2D(平面)显示模式和3D(立体)显示模式,如图1所示,该阵列基板10包括基板11、多条扫描线12、多条数据线13以及开关控制器14。
[0023] 其中,多条扫描线12和多条数据线13相交设置在基板上,以形成多个像素单元15。每条扫描线12包括第一扫描线121和第二扫描线122,在第一扫描线121打开时,相应的像素单元15实现充电,即与第一扫描线121连接的像素单元15通过数据线13进行充电。在第二扫描线122打开时,相应的像素单元15实现分享电压,即与第二扫描线122连接的像素单元15进行分享电压。
[0024] 开关控制器14分别与第一扫描线121和第二扫描线122连接,在2D显示模式下,开关控制器14控制第一扫描线121和第二扫描线122依次打开,实现充电和分享电压功能;在3D显示模式下,开关控制器14控制第一扫描线121打开,控制第二扫描线122断开,仅实现充电功能,能够改善在3D显示模式所产生的闪烁现象,避免生产成本的提高。
[0025] 以下以第N个像素单元进行详细说明,其中第N个像素单元15包括第N个主像素单元151和第N个子像素单元152,N为大于或等于1的整数。
[0026] 本实施例所揭示的阵列基板10进一步包括与第N个像素单元相应设置的第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3以及分享电容C。
[0027] 第N个主像素单元151与第一薄膜晶体管T1的漏极连接,第一薄膜晶体管T1的栅极与第N条第一扫描线121连接,第一薄膜晶体管T1的源极与第N条数据线13连接。第N个子像素单元152与第二薄膜晶体管T2的漏极连接,第二薄膜晶体管T2的栅极与第N条第一扫描线121连接,第二薄膜晶体管T2的源极与第N条数据线13连接。第三薄膜晶体管T3的栅极与第N条第二扫描线122连接,第三薄膜晶体管T3的源极与第N个子像素单元152连接,第三薄膜晶体管T3的漏极与分享电容C连接,即第三薄膜晶体管T3的漏极通过分享电容C接地。
[0028] 开关控制器14的输出端分别与第N条第一扫描线121连接和第N条第二扫描线122连接,开关控制器14的输入端与扫描线驱动信号连接。
[0029] 在2D显示模式下,开关控制器14控制第N条第一扫描线121打开,即第N条第一扫描线121接收到的扫描线驱动信号为高电平,第一薄膜晶体管T1和第二薄膜晶体管T2同时导通,第N个主像素单元151和第N个子像素单元152均与第N条数据线13连接,第N个主像素单元151和第N个子像素单元152均通过第N条数据线13进行充电,实现充电功能;在第N个主像素单元151和第N个子像素单元152充电完成后,开关控制器14控制第N条第二扫描线122打开,即第N条第二扫描线122接收到的扫描线驱动信号为高电平,第三薄膜晶体管T3导通,第N个子像素单元152与分享电容C连接,第N个子像素单元152与分享电容进行分享电压,以使第N个子像素单元152的电压小于第N个主像素单元151的电压,实现分享电压,能够改善大视角的色偏。
[0030] 在3D显示模式下,开关控制器14控制第N条第一扫描线121打开,控制第N条第二扫描线122关闭,即第N条第一扫描线121接收到的扫描线驱动信号为高电平,第N条第二扫描线122接收到的扫描线驱动信号为低电平,第一薄膜晶体管T1和第二薄膜晶体管T2同时导通,第三薄膜晶体管T3断开,第N个主像素单元151和第N个子像素单元152均与第N条数据线13连接,第N个主像素单元151和第N个子像素单元152均通过第N条数据线13进行充电,实现充电功能。因此能够改善在3D显示模式所产生的闪烁现象,没有增加栅极驱动芯片,避免生产成本的提高。
[0031] 本发明还提供第二实施例的阵列基板,其在第一实施例所揭示的阵列基板10的基础上进行描述。如图2所示,本实施例所揭示的阵列基板的开关控制器14包括多个开关单元141,第N个开关单元141分别与第N条第一扫描线121和第N条第二扫描线122连接。
[0032] 在本实施例中,第N个开关单元141包括第一开关管142、第二开关管143、第三开关管144以及第四开关管145,开关控制器14进一步包括第一控制信号生成单元146以及第二控制信号生成单元147。其中,第一开关管142的第一端和第四开关管145的第一端与第一控制信号生成单元146连接,接收第一控制信号CL1;第一开关管142的第二端和第三开关管144的第二端接收扫描线驱动信号Gn;第一开关管142的第三端和第二开关管143的第三端均与第N条第一扫描线121连接;第二开关管143的第一端和第三开关管144的第一端与第二控制信号生成单元147连接,接收第二控制信号CL2;第二开关管143的第二端与第一控制信号生成单元146连接,接收第一控制信号CL1;第三开关管144的第三端和第四开关管145的第三端均与第N条第二扫描线122连接;第四开关管145的第二端与第二控制信号生成单元
147连接,接收第二控制信号CL2。
[0033] 优选地,第一开关管142、第二开关管143、第三开关管144以及第四开关管145均为薄膜晶体管,第一端为薄膜晶体管的栅极,第二端为薄膜晶体管的源极,第三端为薄膜晶体管的漏极。第N条第一扫描线的信号为Gn-main,第N条第二扫描线的信号为Gn-sub。
[0034] 如表1所示,在2D显示模式下。在时间T1,扫描线驱动信号Gn为高电平,第一控制信号生成单元146产生的第一控制信号CL1为高电平,第二控制信号生成单元147产生的第二控制信号CL2为低电平,第一开关管142和第四开关管145导通,第二开关管143和第三开关管144断开,第N条第一扫描线121的信号Gn-main为高电平,第N条第二扫描线122的信号Gn-sub为低电平,第一薄膜晶体管T1和第二薄膜晶体管T2同时导通,第N个主像素单元151和第N个子像素单元152均与第N条数据线13连接,第N个主像素单元151和第N个子像素单元152均通过第N条数据线13进行充电,实现充电功能。
[0035] 在时间T2,扫描线驱动信号Gn为高电平,第一控制信号生成单元146产生的第一控制信号CL1为低电平,第二控制信号生成单元147产生的第二控制信号CL2为高电平,第一开关管142和第四开关管145断开,第二开关管143和第三开关管144导通,第N条第一扫描线121的信号Gn-main为低电平,第N条第二扫描线122的信号Gn-sub为高电平,第三薄膜晶体管T3导通,第N个子像素单元152与分享电容C连接,第N个子像素单元152与分享电容进行分享电压,以使第N个子像素单元152的电压小于第N个主像素单元151的电压,实现分享电压,能够改善大视角的色偏。
[0036] 表1阵列基板在2D显示模式下的时序表
[0037]  CL1 CL2 Gn Gn+1 Gn-main Gn-sub Gn+1-main Gn+1-sub
T1 H L H L H L L L
T2 L H H L L H L L
T3 H L L H L L H L
T4 L H L H L L L H
[0038] 其中,H为高电平,L为低电平。
[0039] 如表2所示,在3D显示模式下。在时间T1,扫描线驱动信号Gn为高电平,第一控制信号生成单元146产生的第一控制信号CL1为高电平,第二控制信号生成单元147产生的第二控制信号CL2为低电平,第一开关管142和第四开关管145导通,第二开关管143和第三开关管144断开,第N条第一扫描线121的信号Gn-main为高电平,第N条第二扫描线122的信号Gn-sub为低电平,第一薄膜晶体管T1和第二薄膜晶体管T2同时导通,第N个主像素单元151和第N个子像素单元152均与第N条数据线13连接,第N个主像素单元151和第N个子像素单元152均通过第N条数据线13进行充电,实现充电功能。
[0040] 在时间T2,扫描线驱动信号Gn为高电平,第一控制信号生成单元146产生的第一控制信号CL1为高电平,第二控制信号生成单元147产生的第二控制信号CL2为低电平,第一开关管142和第四开关管145导通,第二开关管143和第三开关管144断开,第N条第一扫描线121的信号Gn-main为高电平,第N条第二扫描线122的信号Gn-sub为低电平,第一薄膜晶体管T1和第二薄膜晶体管T2同时导通,第N个主像素单元151和第N个子像素单元152均与第N条数据线13连接,第N个主像素单元151和第N个子像素单元152均通过第N条数据线13进行充电。因此能够改善在3D显示模式所产生的闪烁现象,没有增加栅极驱动芯片,避免生产成本的提高。
[0041] 表2阵列基板在3D显示模式下的时序表
[0042]  CL1 CL2 Gn Gn+1 Gn-main Gn-sub Gn+1-main Gn+1-sub
T1 H L H L H L L L
T2 H L H L H L L L
T3 H L L H L L H L
T4 H L L H L L H L
[0043] 其中,H为高电平,L为低电平。
[0044] 本发明还提供第三实施例的阵列基板,其在第二实施例所揭示的阵列基板的基础上进行描述。如图3所示,本实施例所揭示的开关控制器包括第一开关控制器341和第二开关控制器342,第N条第一扫描线321的一端和第N条第二扫描线322的一端与第一开关控制器341连接,第N条第一扫描线321的另一端和第N条第二扫描线322的另一端与第二开关控制器342连接。第一开关控制器341和第二开关控制器342均为上述实施例所描述的开关控制器14,在此不再赘述。
[0045] 本发明还提供一种液晶显示面板,其在第一实施例所揭示的阵列基板10的基础上进行描述。如图4所示,本实施所揭示的液晶显示面板40包括阵列基板41、彩膜基板42以及设置在阵列基板41和彩膜基板42之间液晶层43,其中阵列基板41和彩膜基板42相对设置,阵列基板41优选为上述的阵列基板10,在此不再赘述。
[0046] 综上所述,本发明在第一扫描线打开时,相应的像素单元通过数据线实现充电;在第二扫描线打开时,相应的像素单元实现分享电压,阵列基板进一步包括开关控制器,分别与第一扫描线和第二扫描线连接;在2D显示模式下,开关控制器控制第一扫描线和第二扫描线依次打开;在3D显示模式下,开关控制器控制第一扫描线打开,控制第二扫描线关闭;由于在3D显示模式下,第一扫描线打开,第二扫描线关闭,仅实现充电功能,能够改善在3D显示模式所产生的闪烁现象,避免生产成本的提高。
[0047] 以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。