一种像素单元、COA基板和液晶显示面板转让专利

申请号 : CN201510443780.1

文献号 : CN105137683B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 熊源

申请人 : 深圳市华星光电技术有限公司

摘要 :

本发明提供一种像素单元、COA基板和液晶显示面板。本发明的像素单元中多个桥接孔均包含在一个实际色阻开孔内,且相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和;可见本发明像素单元中的多个桥接孔可以共用一个色阻开孔,且由于相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和;与现有技术相比,应用本发明的像素单元,可以降低色阻开孔占用的空间,进而提高TFT区域的空间利用率,提高开口率。

权利要求 :

1.一种像素单元,其特征在于,包括:薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的像素电极;

色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;

多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔、与该桥接孔之间的间距;

像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的液晶分子;以及所述多个桥接孔均包含在所述实际色阻开孔内;

相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。

2.如权利要求1所述的像素单元,其特征在于,所述相邻两个桥接孔各自对应的常规间距之和大于14um,所述相邻两个所述桥接孔之间的间距小于14um。

3.如权利要求1或2所述的像素单元,其特征在于,所述薄膜晶体管包括:

栅极;

栅极绝缘层,设置在所述栅极上;

半导体层,设置在所述栅极绝缘层上,用于形成所述薄膜晶体管的沟道;

源极和漏极,分别位于所述半导体层的两侧;以及所述色阻层设置所述漏极和所述栅极绝缘层上。

4.一种COA基板,其特征在于,包括:基板衬底;

在基板衬底上形成的扫描线、数据线和第一像素单元;

所述数据线,用于传输数据信号;

所述扫描线,用于传输扫描信号;

所述第一像素单元,用于根据数据信号线进行画面显示,其包括:薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的像素电极;

色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;

多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔与该桥接孔之间的间距;

像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的液晶分子;

所述第一像素单元中的多个桥接孔均包含在所述实际色阻开孔内;

相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。

5.如权利要求4所述的COA基板,其特征在于,所述基板衬底上还形成有第二像素单元;

所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;

所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内;

所述实际色阻开孔内属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。

6.如权利要求5所述的COA基板,其特征在于,所述第二像素单元具有一个桥接孔,该桥接孔位于所述实际色阻开孔内,且与一属于第一像素单元的桥接孔相邻。

7.如权利要求4所述的COA基板,其特征在于,所述相邻两个桥接孔各自对应的常规间距之和大于14um,所述相邻两个所述桥接孔之间的间距小于14um。

8.如权利要求4所述的COA基板,其特征在于,所述薄膜晶体管包括:栅极;

栅极绝缘层,设置在所述栅极上;

半导体层,设置在所述栅极绝缘层上,用于形成所述薄膜晶体管的沟道;

源极和漏极,分别位于所述半导体层的两侧;以及所述色阻层设置所述漏极和所述栅极绝缘层上。

9.一种液晶显示面板,其特征在于,包括:COA基板、玻璃基板和设置在所述COA基板和所述玻璃基板之间的液晶层;其中所述COA基板包括:基板衬底;

在基板衬底上形成的扫描线、数据线和第一像素单元;

所述数据线,用于传输数据信号;

所述扫描线,用于传输扫描信号;

所述第一像素单元,用于根据数据信号线进行画面显示,其包括:薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的像素电极;

色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;

多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔、与该桥接孔之间的间距;

像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的液晶分子;

所述第一像素单元中的多个桥接孔均包含在所述实际色阻开孔内;

相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。

10.如权利要求9所述的液晶显示面板,其特征在于,所述基板衬底上还形成有第二像素单元;

所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;

所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内;

所述实际色阻开孔内属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。

说明书 :

一种像素单元、COA基板和液晶显示面板

【技术领域】

[0001] 本发明涉及液晶显示器技术领域,特别是涉及一种像素单元、COA基板和液晶显示面板。
【背景技术】
[0002] COA(Color filter On Array,彩膜层直接形成在阵列基板上)架构中为了保证M1(第一金属层)/M2(第二金属层),M1/ITO(铟锡氧化物层),M1/ITO等两个不同导电层的电性
连接,需要在对应的导电层设置桥接孔;进一步为了确保桥接孔不被色阻覆盖或者方便导
电层的电性导通(例如M2/ITO的电性导通),对于每个桥接孔需要在色阻层上与桥接孔对应
的区域单独设置色阻开孔。
[0003] 然而,由于不同导电层的制程不同,以及桥接孔与色阻开孔的制程不同;为了能够保证导电层上的桥接孔与色阻层上的色阻开孔的重合度在一定范围内,所以需要色阻开孔
的孔径远大于桥接孔的孔径单个色阻开孔占用的空间较大。
[0004] 可见,现有技术对于每个桥接孔需要单独设置一个色阻开孔,且单个色阻开孔占用的空间较大;因此,在TFT版图设计时,色阻开孔都会占用大量的空间,降低了TFT(薄膜晶体管)区域的空间利用率和开口率。
[0005] 例如,如图1所示,像素单元包括:色阻层10和像素电极11,当像素单元中存在两个桥接孔,第一桥接孔101和第二桥接孔102时,需要单独在色阻层上10上设置2个对应的色阻
开孔,级第一色阻开孔103和第二色阻开孔104;同时由于每个色阻开孔的边缘距离桥接孔
边缘(也即色阻开孔与桥接孔之间的间距)都有一定的要求,即图1中第一色阻开孔103与第
一桥接孔101之间的间距d1,第二色阻开孔104与第二桥接孔102之间的间距d2均有一定的
要求;这样在像素单元中色阻开孔会占用大量的空间,降低了TFT区域的空间利用率和开口
率。
【发明内容】
[0006] 本发明的目的在于提供一种像素单元、COA基板和液晶显示面板,以解决现有技术中色阻开孔占用大量空间,从而降低TFT区域的空间利用率和开口率的技术问题。
[0007] 为解决上述技术问题,本发明提供了如下技术方案:
[0008] 本发明的实施例提供了一种像素单元,包括:
[0009] 薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0010] 色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;
[0011] 多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔、与该桥接孔之间的间距;
[0012] 像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的液晶分子;以及
[0013] 所述多个桥接孔均包含在所述实际色阻开孔内;
[0014] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。
[0015] 在本发明的像素单元中,所述相邻两个桥接孔各自对应的常规间距之和大于14um,所述相邻两个所述桥接孔之间的间距小于14um。
[0016] 在本发明的像素单元中,所述薄膜晶体管包括:
[0017] 栅极;
[0018] 栅极绝缘层,设置在所述栅极上
[0019] 半导体层,设置在所述栅极绝缘层上,用于形成所述薄膜晶体管的沟道;
[0020] 源极和漏极,分别位于所述半导体层的两侧;以及
[0021] 所述色阻层设置所述漏极和所述栅极绝缘层上。
[0022] 本发明的实施例还提供出了一种COA基板,包括:
[0023] 基板衬底;
[0024] 在基板衬底上形成的扫描线、数据线和第一像素单元;
[0025] 所述数据线,用于传输数据信号;
[0026] 所述扫描线,用于传输扫描信号;
[0027] 所述第一像素单元,用于根据所述数据信号线进行画面显示,其包括:
[0028] 薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0029] 色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;
[0030] 多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔与该桥接孔之间的间距;
[0031] 像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素用于根据所述数据信号控制对应的液晶分子;
[0032] 所述第一像素单元中的多个桥接孔均包含在所述实际色阻开孔内;
[0033] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。
[0034] 在本发明的COA基板中,所述基板衬底上还形成有第二像素单元;
[0035] 所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;
[0036] 所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内;
[0037] 所述实际色阻开孔内属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。
[0038] 在本发明的COA基板中,所述第二像素单元具有一个桥接孔,该桥接孔位于所述实际色阻开孔内,且与一属于第一像素单元的桥接孔相邻。
[0039] 在本发明的COA基板中,所述相邻两个桥接孔各自对应的常规间距之和大于14um,所述相邻两个所述桥接孔之间的间距小于14um。
[0040] 在本发明的COA基板,所述薄膜晶体管包括:
[0041] 栅极;
[0042] 栅极绝缘层,设置在所述栅极上
[0043] 半导体层,设置在所述栅极绝缘层上,用于形成所述薄膜晶体管的沟道;
[0044] 源极和漏极,分别位于所述半导体层的两侧;以及
[0045] 所述色阻层设置所述漏极和所述栅极绝缘层上。
[0046] 本发明的实施例还提供了一种液晶显示面板,包括:COA基板、玻璃基板和设置在所述COA基板和所述玻璃基板之间的液晶层;
[0047] 其中所述COA基板包括:
[0048] 基板衬底;
[0049] 在基板衬底上形成的扫描线、数据线和第一像素单元;
[0050] 所述数据线,用于传输数据信号;
[0051] 所述扫描线,用于传输扫描信号;
[0052] 所述第一像素单元,用于根据所述数据信号线进行画面显示,其包括:
[0053] 薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0054] 色阻层,具有一实际色阻开孔,所述色阻层用于形成彩色滤光片;
[0055] 多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔、与该桥接孔之间的间距;
[0056] 像素电极,设置在所述色阻层上,并通过一个所述桥接孔与所述薄膜晶体管的漏极电性连接;所述像素用于根据所述数据信号控制对应的液晶分子;
[0057] 所述第一像素单元中的多个桥接孔均包含在所述实际色阻开孔内;
[0058] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。
[0059] 在本发明的液晶显示面板中,所述基板衬底上还形成有第二像素单元;
[0060] 所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;
[0061] 所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内;
[0062] 所述实际色阻开孔内属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和。本发明提供了一种像素单元、COA基板和液晶显
示面板;本发明的像素单元中多个桥接孔均包含在一个实际色阻开孔内,且相邻两个桥接
孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和;可见本发明像素单元中的
多个桥接孔可以共用一个色阻开孔,且由于相邻两个桥接孔之间的间距小于该相邻两个桥
接孔各自对应的常规间距之和,因此,该共用的色阻开孔占用的空间比多个桥接孔对应的
常规色阻开孔所占用的空间之和小,与现有技术相比,应用本发明的像素单元,可以降低色
阻开孔占用的空间,进而提高TFT区域的空间利用率,提高开口率。
【附图说明】
[0063] 图1为现有设计色阻开孔的示意图;
[0064] 图2为本发明实施例一提供的像素单元中色阻开孔的设计示意图;
[0065] 图3为本发明实施例二提供的像素单元中色阻开孔的设计示意图;
[0066] 图4为本发明实施例三提供的一种液晶显示面板的结构示意图。【具体实施方式】
[0067] 以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以
限制本发明。在图中,结构相似的单元是以相同标号表示。
[0068] 实施例一:
[0069] 如图2所示本实施例提供了一种像素单元,包括:
[0070] 薄膜晶体管(图中未示意出),用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0071] 薄膜晶体管包括由第一金属层形成栅极,栅极绝缘层、半导体层、由第二金属层形成的源极和漏极,栅极接收扫描线传输的扫描信号,源极接收数据线传输的数据信号;
[0072] 栅极绝缘层,设置在所述栅极上;半导体层,设置在所述栅极绝缘层上,用于形成所述薄膜晶体管的沟道;
[0073] 源极和漏极,分别位于所述半导体层的两侧;
[0074] 色阻层20,具有一实际色阻开孔201,所述色阻层201用于形成彩色滤光片;具体地色阻层201可以设置所述漏极和所述栅极绝缘层上;优选地,本实施例中实际色阻开孔201
可以为矩形,桥接孔可以为矩形;
[0075] 多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔与该桥接孔之间的间距;本实施例以两个桥接孔为
例,第一桥接孔22和第二桥接孔23,其中第一桥接孔22可以为用于像素电极21与所述薄膜
晶体管的漏极电性连接的桥接孔,第二桥接孔23可以为用于薄膜晶体管的漏极或者源极与
其他层、其他电极或者其他走线电性连接的桥接孔;
[0076] 应当理解的是,在其他实施例中像素单元可以具有3个、4个或者4个以上的桥接孔,具体桥接孔的数量根据实际需求进行设定;
[0077] 本实施例中每个桥接孔对应一个常规色阻开孔,常规色阻开孔指的是边缘与桥接孔边缘的距离达到一定要求的色阻开孔,即与桥接孔的间距达到预设间距的色阻开孔;其
中该预设间距即为常规间距;
[0078] 像素电极21,设置在所述色阻层20上,并通过一个所述桥接孔(图2中通过桥接孔22)与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的
液晶分子;以及
[0079] 所述多个桥接孔均包含在所述实际色阻开孔内,图2中第一桥接孔22和第二桥接孔23均包含在实际色阻开孔201内;
[0080] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和;具体地,参考图1,第一桥接孔22对应的常规间距可以为d1,第二桥接孔23对应的常规间距可
以为d2;参考图2,第一桥接孔22与第二桥接孔23之间的间距为d3;
[0081] 其中d3<d1+d2,在实际应用中,d1+d2一般会大于14um,因此d3小于14um。
[0082] 优选地,为便于走线的布局和TFT版图的设计,本实施例中7um<d3<14um。
[0083] 本实施例中第一桥接孔22和第二桥接孔23共用一个实际色阻孔201,且d3<d1+d2;可以将d1,d2所占区域压缩成d3所占的区域,因此可以降低色阻开孔占用的空间,提高
TFT区域的空间利用率,提高开口率。
[0084] 同理,在其他实施例中像素单元包括3个、4个或者4个以上的桥接孔的情况下,同样可以降低色阻开孔占用的空间,提高TFT区域的空间利用率,提高开口率。
[0085] 实施例二:
[0086] 本实施例提供了一种COA基板,包括:
[0087] 基板衬底;
[0088] 在基板衬底上形成的扫描线、数据线和第一像素单元;
[0089] 所述数据线,用于传输数据信号;
[0090] 所述扫描线,用于传输扫描信号;
[0091] 参考图2,所述第一像素单元,用于根据所述数据信号线进行画面显示,其包括:
[0092] 薄膜晶体管,用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0093] 色阻层20,具有一实际色阻开孔201,所述色阻层20用于形成彩色滤光片;
[0094] 多个用于电性连接的桥接孔,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔与该桥接孔之间的间距;
[0095] 本实施例以两个桥接孔为例,第一桥接孔22和第二桥接孔23,其中第一桥接孔22可以为用于像素电极21与所述薄膜晶体管的漏极电性连接的桥接孔,第二桥接孔23可以为
用于薄膜晶体管的漏极或者源极与其他层、其他电极或者其他走线电性连接的桥接孔;
[0096] 像素电极21,设置在所述色阻层20上,并通过一个所述桥接孔(图2中通过桥接孔22)与所述薄膜晶体管的漏极电性连接;所述像素电极用于根据所述数据信号控制对应的
液晶分子;以及
[0097] 所述多个桥接孔均包含在所述实际色阻开孔内,图2中第一桥接孔22和第二桥接孔23均包含在实际色阻开孔201内;
[0098] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和,即d3<d1+d2。
[0099] 本实施例中第一像素单元中色阻开孔的设计可以参考图2种像素单元的色阻开孔设计;本实施例通过对像素单元桥接孔的位置调整,使像素单元桥接孔共用一个色阻孔,以
减少色阻开孔占用的空间,提高开口率。
[0100] 为能够进一步降低色阻开孔占用空间以提高开口率,可以使相邻两个像素单元的桥接孔共用一个色阻开孔;具体地,如图3所示,本实施例中COA基板在所述基板衬底上还形
成有第二像素单元;
[0101] 所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;
[0102] 所述第二像素单元包括:色阻层30和像素电极31;所述第二像素单元具有一个或者多个桥接孔;图3所示,以具有一个第三桥接孔32为例;
[0103] 所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内,具体地图3中第三桥接孔32包含在实际色阻开孔201内;
[0104] 所述实际色阻开孔内,属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和,具体到图3中,第一桥接孔22、第二桥接孔23
和第三桥接孔32依次相邻,且均包含在实际色阻开孔201内;
[0105] 设置第三桥接孔32对应的常规间距为d5,实际色阻开孔201内第二桥接孔23与第三桥接孔32之间的间距为d4;
[0106] 在本实施例中,d3<d1+d2,d4<d2+d5;因此,本实施例中相邻像素单元的桥接孔可以共用一个色阻开孔,可以将d1,d2所占区域压缩成d3所占区域,将d2和d5所占区域压缩
成d4所占的区域,进一步减少了色阻开孔所占空间,提高了开口率。
[0107] 在实际应用中,d2+d5一般会大于14um,因此d4小于14um。
[0108] 优选地,为便于走线的布局和TFT版图的设计,本实施例中7um<d4<14um。
[0109] 本实施例中不仅限于第一像素单元具有两个桥接孔、第二像素单元具有一个桥接孔,还可以是第一像素单元具有多个桥接孔,所述第二像素单元具有多个桥接孔。
[0110] 实施例三:
[0111] 如图4所示,本实施例提供了一种液晶显示面板,包括:COA基板401、玻璃基板403和设置在所述COA基板401和所述玻璃基板403之间的液晶层402;其中,所述COA基板403包
括:
[0112] 基板衬底;
[0113] 在基板衬底上形成的扫描线、数据线和第一像素单元;
[0114] 所述数据线,用于传输数据信号;
[0115] 所述扫描线,用于传输扫描信号;
[0116] 参考图2,所述第一像素单元,用于根据所述数据信号线进行画面显示,其包括:
[0117] 薄膜晶体管(未示出),用于根据扫描信号控制是否将数据信号通过该薄膜晶体管的漏极传输给对应的所述像素电极;
[0118] 色阻层20,具有一实际色阻开孔201,所述色阻层用于形成彩色滤光片;
[0119] 多个用于电性连接的桥接孔,即第一桥接孔22和第二桥接孔23,每个所述桥接孔对应一个常规间距,所述常规间距为与所述桥接孔对应的常规色阻开孔与该桥接孔之间的
间距;
[0120] 像素电极21,设置在所述色阻层20上,并通过一个第一桥接孔22与所述薄膜晶体管的漏极电性连接;所述像素用于根据所述数据信号控制对应的液晶分子;
[0121] 所述第一像素单元中的第一桥接孔22和第二桥接孔23均包含在所述实际色阻开孔201内;
[0122] 相邻两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和,即d3<d1+d2。
[0123] 优选地,参考图3,所述基板衬底上还形成有第二像素单元;
[0124] 所述第二像素单元,用于根据所述数据信号进行画面显示,所述第二像素单元与所述第一像素单元相邻,且具有至少一个所述桥接孔;
[0125] 所述第二像素单元中至少一个所述桥接孔包含在所述实际色阻开孔内;
[0126] 所述实际色阻开孔201内,属于不同像素单元,且相邻的两个桥接孔之间的间距小于该相邻两个桥接孔各自对应的常规间距之和,即d4<d2+d5。
[0127] 应用本实施例的液晶显示面板可以降低色阻开孔占用的空间,提高TFT区域的空间利用率,提高开口率。
[0128] 综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润
饰,因此本发明的保护范围以权利要求界定的范围为准。