一种分段式线性恒流LED驱动电路转让专利

申请号 : CN201510563497.2

文献号 : CN105188215B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 李泽宏汪榕

申请人 : 电子科技大学

摘要 :

本发明属于电子电路技术领域,具体的说涉及一种分段式线性恒流LED驱动电路。本发明的电路主要结构为参考电压产生模块的输出端分别与运算放大器的正向输入端连接;所述整流模块的输出端接LED单元,LED单元的输出端接NMOS功率管的漏极;NMOS管功率管的源极均通过检测电阻RS后接地;每个运算放大器的输出端接一个NMOS功率管的栅极;所有运算放大器的反向输入端通过检测电阻RS后接地;状态检测模块的输入端接NMOS管功率管与检测电阻RS的连接点,其输出端接使能信号摸的输入端;所述使能信号模块的输出端接运算放大器的使能信号端。本发明的有益效果为,通过控制该功率管对应的驱动运算放大器使能端关闭运算放大器,显著降低了驱动芯片的平均工作电流消耗。

权利要求 :

1.一种分段式线性恒流LED驱动电路,包括整流模块、参考电压产生模块、功率管模块和LED模块,其特征在于,还包括状态检测模块、运算放大器模块、使能信号模块和检测电阻RS;所述LED模块包括多个串联的LED单元;所述运算放大器模块包括多个运算放大器;所述功率管模块包括多个NMOS功率管;所述LED单元、运算放大器和NMOS功率管的数量相等;所述参考电压产生模块的输出端分别与每个运算放大器的正向输入端连接;所述整流模块的输出端接第一个LED单元的输入端,每个LED单元的输出端接一个NMOS功率管的漏极;所有的NMOS管功率管的源极均通过检测电阻RS后接地;每个运算放大器的输出端接一个NMOS功率管的栅极;所有运算放大器的反向输入端均通过检测电阻RS后接地;状态检测模块的输入端接NMOS管功率管与检测电阻RS的连接点,其输出端接使能信号模块的输入端;所述使能信号模块的输出端分别接每一个运算放大器的使能信号端;所述状态检测模块的输出端数量与使能信号模块输出端的数量相等,并与运算放大器的数量相等且一一对应;

所述运算放大器的数量为4,分别为第一运算放大器、第二运算放大器、第三运算放大器和第四运算放大器;则状态检测模块包括4个输出端,使能信号模块包括4个输入端和4个输出端;所述使能信号模块由第一二输入与门AND1、第二二输入与门AND3、第三二输入与门AND6、第四二输入与门AND7、第五二输入与门AND8、第六二输入与门AND9、第七二输入与门AND10、第八二输入与门AND11、第九二输入与门AND12、第十二输入与门AND13、第一三输入与门AND2、第二三输入与门AND4、四输入与非门NAND5、三输入或非门NOR1、二输入或非门NOR2、第一二输入或门OR3、第二二输入或门OR4、第三二输入或门OR5、第四二输入或门OR6、第一非门NOT1、第二非门NOT2、第三非门NOT3、第四非门NOT4、第五非门NOT5、第六非门NOT6和D触发器构成;第一二输入与门AND1的第一输入端、第一三输入与门AND2的第一输入端、第二二输入与门AND3的第一输入端、第二三输入与门AND4的第一输入端、四输入与非门NAND5的第一输入端的连接点为使能信号模块的第一输入端,接状态检测模块的第一输出端;三输入或门NOR1的第一输入端、第一三输入与门AND2的第二输入端、第二二输入与门AND3的第二输入端、第二三输入与门AND4的第二输入端和四输入与非门NAND5的第二输入端的连接点为使能信号模块的第二输入端,接状态检测模块的第二输出端;三输入或门NOR1的第二输入端、二输入或非门NOR2的第一输入端、第二三输入与门AND4的第三输入端和四输入与非门NAND5的第三输入端的连接点为使能信号模块的第三输入端,接状态检测模块的第三输出端;三输入或门NOR1的第三输入端、二输入或非门NOR2的第二输入端、第一非门NOT1的输入端和四输入与非门NAND5的第四输入端的连接点为使能信号模块的第四输入端,接状态检测模块的第四输出端;三输入或门NOR1的输出端接第三二输入与门AND6的第一输入端;第三二输入与门AND6的第二输入端接第二非门NOT2的输出端,其输出端接第一二输入或门OR3的第一输入端;第一二输入或门OR3的输出端为使能信号模块的第一输出端,接第一运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第一二输入或门OR3的第二输入端接第四二输入与门AND7的输出端;第四二输入与门AND7的第一输入端接D输出端的Q输出端,其第二输入端接第一二输入与门AND1的输出端;第一二输入与门AND1的第二输入端接二输入或非门NOR2的输出端;第五二输入与门AND8的第一输入端接第一二输入与门AND1的输出端,其第二输入端接第三非门NOT3的输出端,其输出端接第二二输入或门OR4的第一输入端;第二二输入或门OR4的第二输入端接第六二输入与门AND9的输出端,其输出端为使能信号模块的第二输出端,接第二运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第六二输入与门AND9的第一输入端接D触发器的Q输出端,其第二输入端接第一三输入与门AND2的输出端;第一三输入与门AND2的第三输入端接第一非门NOT1的输出端;第七二输入与门AND10的第一输入端接第二二输入与门AND3的输出端,其第二输入端接第四非门NOT4的输出端,其输出端接第三二输入或门OR5的第一输入端;第三第三二输入或门OR5的第二输入端接第八二输入与门AND11的输出端,其输出端为使能信号模块的第三输出端,接第三运算放大器的使能信号端;第四非门NOT4的输入端接D触发器的Q输出端;第八二输入与门AND11的第一输入端接D触发器的Q输出端,其第二输入端接第二三输入与门AND4的输出端;第九二输入与门AND12的第一输入端接第二三输入与门AND4的输出端,其第二输入端接第五非门NOT5的输出端,其输出端接第四二输入或门OR6的第一输入端,第四二输入或门OR6的第二输入端接第十二输入与门AND13的输出端,其输出端为使能信号模块的第四输出端,接第四运算放大器的使能信号端;第五非门NOT5的输入端接D触发器的Q输出端;第十二输入与门AND13的第一输入端接D触发器的Q输出端,其第二输入端接第六非门NOT6的输出端;第六非门NOT6的输入端接四输入与非门NAND5的输出端;D触发器的置位端接四输入与非门NAND5的输出端,其D输入端和时钟信号端接地。

说明书 :

一种分段式线性恒流LED驱动电路

技术领域

[0001] 本发明属于电子电路技术领域,具体的说涉及一种分段式线性恒流LED驱动电路。

背景技术

[0002] 发光二极管LED是一种在几个伏特的正向电压下就可正常工作并发光的器件,由LED的光学特性可知随着正向电流的增加,LED光谱将发生变化,且LED光通量随之增加,即亮度增加。为控制LED的发光亮度和光谱等通常需要一个稳定的电流。LED驱动电路按工作原理可分为开关驱动和线性恒流驱动。开关驱动电路中的MOS管工作在高频开关状态且整个电路较为复杂,线性恒流驱动电路中驱动电路的调整管工作在连续状态,而不是工作在饱和和截止区的开关状态,且所需的外围器件比开关驱动要少。其中后者为交流电直接驱动,而为达到更高的功率因数以及更高的效率,产生了分段式线性恒流LED驱动电路。
[0003] 目前的分段式线性恒流LED驱动电路在每个周期内,由于功率管是分段导通的,而驱动运算放大器在周期内始终工作,因此造成功耗的浪费。

发明内容

[0004] 本发明所要解决的,就是针对上述问题,提出一种分段式线性恒流LED驱动电路。
[0005] 为实现上述目的,本发明采用如下技术方案:
[0006] 一种分段式线性恒流LED驱动电路,包括整流模块、参考电压产生模块、功率管模块和LED模块,其特征在于,还包括状态检测模块、运算放大器模块、使能信号模块和检测电阻RS;所述LED模块包括多个串联的LED单元;所述运算放大器模块包括多个运算放大器;所述功率管模块包括多个NMOS功率管;所述LED单元、运算放大器和NMOS功率管的数量相等;所述参考电压产生模块的输出端分别与每个运算放大器的正向输入端连接;所述整流模块的输出端接第一个LED单元的输入端,每个LED单元的输出端接一个NMOS功率管的漏极;所有的NMOS管功率管的源极均通过检测电阻RS后接地;每个运算放大器的输出端接一个NMOS功率管的栅极;所有运算放大器的反向输入端军通过检测电阻RS后接地;状态检测模块的输入端接NMOS管功率管与检测电阻RS的连接点,其输出端接使能信号摸的输入端;所述使能信号模块的输出端分别接每一个运算放大器的使能信号端;所述状态检测模块的输出端数量与使能信号检测模块输出端的数量相等,并与运算放大器的数量相等且一一对应。
[0007] 具体的,所述运算放大器的数量为4,分别为第一运算放大器、第二运算放大器、第三运算放大器和第四运算放大器;则状态检测模块包括4个输出端,使能信号模块包括4个输入端和4个输出端;所述使能信号模块由第一二输入与门AND1、第二二输入与门AND3、第三二输入与门AND6、第四二输入与门AND7、第五二输入与门AND8、第六二输入与门AND9、第七二输入与门AND10、第八二输入与门AND11、第九二输入与门AND12、第十二输入与门AND13、第一三输入与门AND2、第二三输入与门AND4、四输入与非门NAND5、三输入或非门NOR1、二输入或非门NOR2、第一二输入或门OR3、第二二输入或门OR4、第三二输入或门OR5、第四二输入或门OR6、第一非门NOT1、第二非门NOT2、第三非门NOT3、第四非门NOT4、第五非门NOT5、第六非门NOT6和D触发器构成;第一二输入与门AND1的第一输入端、第一三输入与门AND2的第一输入端、第二二输入与门AND3的第一输入端、第二三输入与门AND4的第一输入端、四输入与非门NAND5的第一输入端的连接点为使能信号模块的第一输入端,接状态检测模块的第一输出端;三输入或门NOR1的第一输入端、第一三输入与门AND2的第二输入端、第二二输入与门AND3的第二输入端、第二三输入与门AND4的第二输入端和四输入与非门NAND5的第二输入端的连接点为使能信号模块的第二输入端,接状态检测模块的第二输出端;三输入或门NOR1的第二输入端、二输入或非门NOR2的第一输入端、第二三输入与门AND4的第三输入端和四输入与非门NAND5的第三输入端的连接点为使能信号模块的第三输入端,接状态检测模块的第三输出端;三输入或门NOR1的第三输入端、二输入或非门NOR2的第二输入端、第一非门NOT1的输入端和四输入与非门NAND5的第四输入端的连接点为使能信号模块的第四输入端,接状态检测模块的第四输出端;三输入或门NOR1的输出端接第三二输入与门AND6的第一输入端;第三二输入与门AND6的第二输入端接第二非门NOT2的输出端,其输出端接第一二输入或门OR3的第一输入端;第一二输入或门OR3的输出端为使能信号模块的第一输出端,接第一运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第一二输入或门OR3的第二输入端接第四二输入与门AND7的输出端;第四二输入与门AND7的第一输入端接D输出端的Q输出端,其第二输入端接第一二输入与门AND1的输出端;第一二输入与门AND1的第二输入端接二输入或非门NOR2的输出端;第五二输入与门AND8的第一输入端接第一二输入与门AND1的输出端,其第二输入端接第三非门NOT3的输出端,其输出端接第二二输入或门OR4的第一输入端;第二二输入或门OR4的第二输入端接第六二输入与门AND9的输出端,其输出端为使能信号模块的第二输出端,接第二运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第六二输入与门AND9的第一输入端接D触发器的Q输出端,其第二输入端接第一三输入与门AND2的输出端;第一三输入与门AND2的第三输入端接第一非门NOT1的输出端;第七二输入与门AND10的第一输入端接第二二输入与门AND3的输出端,其第二输入端接第四非门NOT4的输出端,其输出端接第三二输入或门OR5的第一输入端;第三第三二输入或门OR5的第二输入端接第八二输入与门AND11的输出端,其输出端为使能信号模块的第三输出端,接第三运算放大器的使能信号端;第四非门NOT4的输入端接D触发器的Q输出端;第八二输入与门AND11的第一输入端接D触发器的Q输出端,其第二输入端接第二三输入与门AND4的输出端;第九二输入与门AND12的第一输入端接第二三输入与门AND4的输出端,其第二输入端接第五非门NOT5的输出端,其输出端接第四二输入或门OR6的第一输入端,第四二输入或门OR6的第二输入端接第十二输入与门AND13的输出端,其输出端为使能信号模块的第四输出端,接第四运算放大器的使能信号端;第五非门NOT5的输入端接D触发器的Q输出端;第十二输入与门AND13的第一输入端接D触发器的Q输出端,其第二输入端接第六非门NOT6的输出端;第六非门NOT6的输入端接四输入与非门NAND5的输出端;D触发器的置位端接四输入与非门NAND5的输出端,其D输入端和时钟信号端接地。
[0008] 本发明的有益效果为,在功率管无电流通过时,控制该功率管对应的驱动运算放大器使能端关闭运算放大器,显著降低了驱动芯片的平均工作电流消耗,减小了驱动芯片的功耗,提高了电路效率。

附图说明

[0009] 图1是本发明中运算放大器使能信号控制效果示意图;
[0010] 图2是本发明的一种分段式线性恒流LED驱动电路原理示意框图;
[0011] 图3是状态检测模块结构示意图;
[0012] 图4是状态检测单元效果示意图;
[0013] 图5是使能信号模块的结构示意图。

具体实施方式

[0014] 下面结合附图和实施例,详细描述本发明的技术方案:
[0015] 本发明的一种分段式线性恒流LED驱动电路,如图2所示,包括整流模块、参考电压产生模块、功率管模块和LED模块,其特征在于,还包括状态检测模块、运算放大器模块、使能信号模块和检测电阻RS;所述LED模块包括多个串联的LED单元;所述运算放大器模块包括多个运算放大器;所述功率管模块包括多个NMOS功率管;所述LED单元、运算放大器和NMOS功率管的数量相等;所述参考电压产生模块的输出端分别与每个运算放大器的正向输入端连接;所述整流模块的输出端接第一个LED单元的输入端,每个LED单元的输出端接一个NMOS功率管的漏极;所有的NMOS管功率管的源极均通过检测电阻RS后接地;每个运算放大器的输出端接一个NMOS功率管的栅极;所有运算放大器的反向输入端军通过检测电阻RS后接地;状态检测模块的输入端接NMOS管功率管与检测电阻RS的连接点,其输出端接使能信号摸的输入端;所述使能信号模块的输出端分别接每一个运算放大器的使能信号端;所述状态检测模块的输出端数量与使能信号检测模块输出端的数量相等,并与运算放大器的数量相等且一一对应。
[0016] 实施例
[0017] 本例中运算放大器的数量为4,分别为第一运算放大器、第二运算放大器、第三运算放大器和第四运算放大器;则状态检测模块包括4个输出端,使能信号模块包括4个输入端和4个输出端;所述使能信号模块由第一二输入与门AND1、第二二输入与门AND3、第三二输入与门AND6、第四二输入与门AND7、第五二输入与门AND8、第六二输入与门AND9、第七二输入与门AND10、第八二输入与门AND11、第九二输入与门AND12、第十二输入与门AND13、第一三输入与门AND2、第二三输入与门AND4、四输入与非门NAND5、三输入或非门NOR1、二输入或非门NOR2、第一二输入或门OR3、第二二输入或门OR4、第三二输入或门OR5、第四二输入或门OR6、第一非门NOT1、第二非门NOT2、第三非门NOT3、第四非门NOT4、第五非门NOT5、第六非门NOT6和D触发器构成;第一二输入与门AND1的第一输入端、第一三输入与门AND2的第一输入端、第二二输入与门AND3的第一输入端、第二三输入与门AND4的第一输入端、四输入与非门NAND5的第一输入端的连接点为使能信号模块的第一输入端,接状态检测模块的第一输出端;三输入或门NOR1的第一输入端、第一三输入与门AND2的第二输入端、第二二输入与门AND3的第二输入端、第二三输入与门AND4的第二输入端和四输入与非门NAND5的第二输入端的连接点为使能信号模块的第二输入端,接状态检测模块的第二输出端;三输入或门NOR1的第二输入端、二输入或非门NOR2的第一输入端、第二三输入与门AND4的第三输入端和四输入与非门NAND5的第三输入端的连接点为使能信号模块的第三输入端,接状态检测模块的第三输出端;三输入或门NOR1的第三输入端、二输入或非门NOR2的第二输入端、第一非门NOT1的输入端和四输入与非门NAND5的第四输入端的连接点为使能信号模块的第四输入端,接状态检测模块的第四输出端;三输入或门NOR1的输出端接第三二输入与门AND6的第一输入端;第三二输入与门AND6的第二输入端接第二非门NOT2的输出端,其输出端接第一二输入或门OR3的第一输入端;第一二输入或门OR3的输出端为使能信号模块的第一输出端,接第一运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第一二输入或门OR3的第二输入端接第四二输入与门AND7的输出端;第四二输入与门AND7的第一输入端接D输出端的Q输出端,其第二输入端接第一二输入与门AND1的输出端;第一二输入与门AND1的第二输入端接二输入或非门NOR2的输出端;第五二输入与门AND8的第一输入端接第一二输入与门AND1的输出端,其第二输入端接第三非门NOT3的输出端,其输出端接第二二输入或门OR4的第一输入端;第二二输入或门OR4的第二输入端接第六二输入与门AND9的输出端,其输出端为使能信号模块的第二输出端,接第二运算放大器的使能信号端;第二非门NOT2的输入端接D触发器的Q输出端;第六二输入与门AND9的第一输入端接D触发器的Q输出端,其第二输入端接第一三输入与门AND2的输出端;第一三输入与门AND2的第三输入端接第一非门NOT1的输出端;第七二输入与门AND10的第一输入端接第二二输入与门AND3的输出端,其第二输入端接第四非门NOT4的输出端,其输出端接第三二输入或门OR5的第一输入端;第三第三二输入或门OR5的第二输入端接第八二输入与门AND11的输出端,其输出端为使能信号模块的第三输出端,接第三运算放大器的使能信号端;第四非门NOT4的输入端接D触发器的Q输出端;第八二输入与门AND11的第一输入端接D触发器的Q输出端,其第二输入端接第二三输入与门AND4的输出端;第九二输入与门AND12的第一输入端接第二三输入与门AND4的输出端,其第二输入端接第五非门NOT5的输出端,其输出端接第四二输入或门OR6的第一输入端,第四二输入或门OR6的第二输入端接第十二输入与门AND13的输出端,其输出端为使能信号模块的第四输出端,接第四运算放大器的使能信号端;第五非门NOT5的输入端接D触发器的Q输出端;第十二输入与门AND13的第一输入端接D触发器的Q输出端,其第二输入端接第六非门NOT6的输出端;第六非门NOT6的输入端接四输入与非门NAND5的输出端;D触发器的置位端接四输入与非门NAND5的输出端,其D输入端和时钟信号端接地。
[0018] 如图1所示,图1中实线为本例中运算放大器使能信号EN1-EN4控制效果示意图,虚线为传统的分段现性驱动的使能信号。
[0019] 本例的工作原理为:
[0020] 本例的状态检测模块检测检测电阻RS上的电压,输出ABCD信号经使能信号模块运算后产生使能信号EN1-EN4使能运算放大器OP1-OP4;所述运算放大器OP1-OP4正向端连接参考电压产生模块的输出VREF1-VREF4,反相端与检测电阻Rs相连接,输出连接功率管MN1-MN4栅极;所述LED1-LED4依次串联,且其各自阴极分别连接所述MN1-MN4的漏极,所述第一LED灯串的阳极连接全波整流的输入电压。由于所述电压VREF1
[0021] 如图3所示,状态检测模块具体包括状态检测单元1-4。状态检测单元1输入检测电阻RS上端电位VRS,输出信号A;状态检测单元2输入检测电阻RS上端电位VRS,输出信号B;状态检测单元3输入检测电阻RS上端电位VRS,输出信号C;状态检测单元4输入检测电阻RS上端电位VRS,输出信号D。
[0022] 如图4是状态检测单元1-4效果示意图。如图所示,当输入电位VRS>V1时,A为高电平;当输入电位VRSV2时,B为高电平;当输入电位VRSV3时C为高电平;当输入电位VRSV4时,D为高电平;当输入电位VRS
[0023] 如图5所示,使能信号模块产生运算放大器使能信号。使能信号模块输入状态检测模块的ABCD信号,输出EN1-EN4使能信号。所述使能信号模块由二输入与门AND1、AND3、AND6-AND13、三输入与门AND2、四输入与非门NAND5、三输入或非门NOR1、二输入或非门NOR2、二输入或门OR3-OR6、非门NOT1-NOT6、D触发器DFF1构成。其中NOR1输入B、C、D,输出到AND6;NOR2输出C、D,输出到AND1;AND1另一端输入A,AND1输出到AND7和ADN8;NOT1输入D,输出到AND2;AND2的另外两个输入为A、B,AND2输出到AND9;AND3两输入分别为A、B,AND3输出连接AND10;AND4三输入分别为A、B、C;输出到AND11和AND12;NAND5的四个输入分别为A、B、C、D,输出到DFF1的置位端S’,同时连接到NOT6;DFF1的D端、CLK端接地,输出Q端作为选择信号连接到NOT2-NOT5、AND7、AND9、AND11、AND13;AND6与AND7的输出作为OR3的两个输入,OR3最终输出EN1信号;AND8与AND9的输出作为OR4的两个输入,OR4最终输出EN2信号;AND10与AND11的输出作为OR5的两个输入,OR5最终输出EN1信号;AND12与AND12的输出作为OR6的两个输入,OR6最终输出EN4信号。DFF1的输出Q作为标志位是二选一数据选择器的选择信号。
[0024] 当Q为低电平时,EN1=B’C’D’ EN2=AC’D’ EN3=AB EN4=ABC;
[0025] 当Q=高电平时,EN1=AC’D’ EN2=ABD’ EN3=ABC EN4=ABCD。