应用于In Cell型触控显示面板的GOA电路转让专利

申请号 : CN201510654047.4

文献号 : CN105206237B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 肖军城曹尚操颜尧戴荣磊

申请人 : 武汉华星光电技术有限公司

摘要 :

本发明提供一种应用于In Cell型触控显示面板的GOA电路。在黑屏期间,通过第一全局信号控制第十三N型薄膜晶体管导通使各级扫描驱动信号全部同时上升为高电位,通过第一全局信号控制第十二N型薄膜晶体管导通拉低第二节点的电位,同时拉低第一节点的电位,避免All Gate On功能失效;通过复位信号与第十四N型薄膜晶体管复位第二节点,实现黑屏唤醒后的正常输出;在中停期间,将负电位设置为与触控信号同幅同相同频的脉冲信号,并通过第二全局控制信号控制第十五N型薄膜晶体管导通将脉冲形式的负电位输出,减小触控信号与扫描输出端之间的串扰。

权利要求 :

1.一种应用于In Cell型触控显示面板的GOA电路,其特征在于,包括级联的多个GOA单元,第N级GOA单元包括:正反向扫描控制模块(1)、第一节点下拉控制模块(2)、第二节点控制模块(3)、第二节点复位模块(4)、中停期间输出控制模块(5)、黑屏期间输出控制模块(6)、及正常显示期间输出控制模块(7),其中,N为正整数;

所述黑屏期间输出控制模块(6)包括第十三N型薄膜晶体管(T13),所述第十三N型薄膜晶体管(T13)的栅极及源极均接入第一全局控制信号(GAS1),漏极电性连接扫描输出端(G(N));所述第一全局控制信号(GAS1)在黑屏期间提供一常值正电位,控制各级GOA单元中的第十三N型薄膜晶体管(T13)导通,使得各级扫描驱动信号全部同时上升为高电位;

所述第二节点控制模块(3)包括一第十二N型薄膜晶体管(T12),所述第十二N型薄膜晶体管(T12)的栅极接入第一全局控制信号(GAS1),源极接入负电位(VGL),漏极电性连接于第二节点(P(N));在黑屏期间,各级GOA单元中的第十二N型薄膜晶体管(T12)受第一全局控制信号(GAS1)的控制导通,所述负电位(VGL)在黑屏期间提供一常值负电位,从而拉低第二节点(P(N))的电位;

所述第二节点复位模块(4)包括第十四N型薄膜晶体管(T14),所述第十四N型薄膜晶体管(T14)的栅极及源极均接入复位信号(Reset),漏极电性连接于第二节点(P(N));所述复位信号(Reset)在黑屏唤醒时提供单个正电位脉冲信号,控制各级GOA单元中的第十四N型薄膜晶体管(T14)导通,使得各级GOA单元中的第二节点(P(N))复位为高电位;

所述中停期间输出控制模块(5)包括第十五N型薄膜晶体管(T15),所述第十五N型薄膜晶体管(T15)的栅极接入第二全局控制信号(GAS2),源极接入负电位(VGL),漏极电性连接扫描输出端(G(N));所述第二全局控制信号(GAS2)在中停期间提供一常值正电位,控制各级GOA单元中的第十五N型薄膜晶体管(T15)导通,所述负电位(VGL)在中停期间提供与触控信号同幅同相同频的脉冲信号,从而减小触控信号与扫描输出端(G(N))的干扰;

所述正反向扫描控制模块(1)包括:第一N型薄膜晶体管(T1),所述第一N型薄膜晶体管(T1)的栅极电性连接第N-2级GOA单元输出的扫描输出端(G(N-2)),源极接入正向扫描信号(U2D),漏极电性连接第一节点(Q(N));第二N型薄膜晶体管(T2),所述第二N型薄膜晶体管(T2)的栅极电性连接第N+2级GOA单元的扫描输出端(G(N+2)),源极接入反向扫描信号(D2U),漏极电性连接第一节点(Q(N));在黑屏期间,所述正向扫描信号(U2D)及反向扫描信号(D2U)分别提供一常值负电位,使各级GOA单元中的第一N型薄膜晶体管(T1)、第二N型薄膜晶体管(T2)导通,从而拉低第一节点(Q(N))的电位。

2.如权利要求1所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,所述第一节点下拉控制模块(2)包括第五N型薄膜晶体管(T5),所述第五N型薄膜晶体管(T5)的栅极电性连接于第二节点(P(N)),源极电性连接于负电位(VGL),漏极电性连接于第一节点(Q(N));第十一N型薄膜晶体管(T11),所述第十一N型薄膜晶体管(T11)的栅极电性连接第N-2级GOA单元的扫描输出端(G(N-2)),源极电性连接于负电位(VGL),漏极电性连接于第二节点(P(N));

所述第二节点控制模块(3)还包括:第三N型薄膜晶体管(T3),所述第三N型薄膜晶体管(T3)的栅极接入正向扫描信号(U2D),源极接入第N-1级GOA单元对应的第m-1组时钟信号(CK(m-1));第四N型薄膜晶体管(T4),所述第四N型薄膜晶体管(T4)的栅极接入反向扫描信号(D2U),源极接入第N+1级GOA单元对应的第m+1组时钟信号(CK(m+1)),漏极与所述第三N型薄膜晶体管(T3)的漏极电性连接;第六N型薄膜晶体管(T6),所述第六N型薄膜晶体管(T6)的栅极电性连接于第一节点(Q(N)),源极电性连接于负电位(VGL),漏极电性连接于第二节点(P(N));第七N型薄膜晶体管(T7),所述第七N型薄膜晶体管(T7)的栅极电性连接于正电位(VGH),其他两极分别电性连接于第一节点(Q(N))和第十N型薄膜晶体管(T10)的栅极;第八N型薄膜晶体管(T8),所述第八N型薄膜晶体管(T8)的栅极电性连接于所述第三N型薄膜晶体管(T3)与第四N型薄膜晶体管(T4)的漏极,源极电性连接于正电位(VGH),漏极电性连接于第二节点(P(N));

所述正常显示期间输出控制模块(7)包括第九N型薄膜晶体管(T9),所述第九N型薄膜晶体管(T9)的栅极电性连接于第二节点(P(N)),源极电性连接于负电位(VGL),漏极电性连接扫描输出端(G(N));第十N型薄膜晶体管(T10),所述第十N型薄膜晶体管(T10)的源极电性连接于第m组时钟信号(CK(m)),漏极电性连接扫描输出端(G(N))。

3.如权利要求2所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,还包括第一电容(C1),所述第一电容(C1)的一端电性连接于负电位(VGL),另一端电性连接于第二节点(P(N));及第二电容(C2),所述第二电容(C2)的一端电性连接于第十N型薄膜晶体管(T10)的栅极,另一端电性连接于第十N型薄膜晶体管(T10)的漏极。

4.如权利要求2所述的应用于In Cell型触控显示面板的GOA电路,在第一级GOA单元电路、第二级GOA单元电路中,所述第一N型薄膜晶体管(T1)与第十一N型薄膜晶体管(T11)的栅极均接入扫描启动信号(STV);在最后一级GOA单元电路、倒数第二级GOA单元电路中,所述第二N型薄膜晶体管(T2)的栅极接入扫描启动信号(STV)。

5.如权利要求4所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,在黑屏期间,所述扫描启动信号(STV)、正电位(VGH)、及第一全局信号(GAS1)均为5V;所述复位信号(Reset)、各组时钟信号、正向扫描信号(U2D)、反向扫描信号(D2U)、负电位(VGL)、及第二全局信号(GAS2)均为-5V。

6.如权利要求4所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,在正常显示阶段,所述扫描启动信号(STV)的高电位为10V,低电位为-7V;所述复位信号(Reset)的高电位为10V,低电位为-7V;所述正电位(VGH)为10V;所述负电位(VGL)为-7V;所述第一全局信号(GAS1)与第二全局信号(GAS2)的电位均为-7V;各组时钟信号按时序依次延迟一个脉宽,各组时钟信号的高电位均为10V,低电位为-7V;

正向扫描时,所述正向扫描信号(U2D)的电位为10V,反向扫描信号(D2U)的电位为-7V;

反向扫描时,所述正向扫描信号(U2D)的电位为-7V,反向扫描信号(D2U)的电位为10V。

7.如权利要求4所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,在中停期间,所述扫描启动信号(STV)的电位为-11.5V;所述复位信号(Reset)的电位为-7V;所述正电位(VGH)为10V;各组时钟信号同幅同相同频作为触控信号使用,各组时钟信号的高电位均为-7V,低电位均为-11.5V;所述负电位(VGL)为与各组时钟信号同幅同相同频的脉冲信号,其高电位为-7V,低电位为-11.5V;所述第一全局信号(GAS1)的电位为-11.5V;所述第二全局信号(GAS2)的电位为10V。

8.如权利要求7所述的应用于In Cell型触控显示面板的GOA电路,其特征在于,所述时钟信号包括四组时钟信号:第一组时钟信号(CK(1))、第二组时钟信号(CK(2))、第三组时钟信号(CK(3))、及第四组时钟信号(CK(4));当所述第m组时钟信号(CK(m))为第四组时钟信号(CK(4))时,所述第m+1组时钟信号(CK(m+1))为第一组时钟信号(CK(1)),当所述第m组时钟信号(CK(m))为第一组时钟信号(CK(1))时,所述第m-1组时钟信号(CK(m-1))为第四组时钟信号(CK(4))。

说明书 :

应用于In Cell型触控显示面板的GOA电路

技术领域

[0001] 本发明涉及液晶显示技术领域,尤其涉及一种应用于In Cell型触控显示面板的GOA电路。

背景技术

[0002] GOA(Gate Driver on Array)技术即阵列基板行驱动技术,是利用薄膜晶体管(Thin Film Transistor,TFT)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。GOA电路具有两项基本功能:第一是输出扫描驱动信号,驱动面板内的栅极线,打开显示区内的TFT,以对像素进行充电;第二是移位寄存功能,当第N个扫描驱动信号输出完成后,通过时钟控制进行第N+1个扫描驱动信号的输出,并依次传递下去。
[0003] 嵌入式触控技术是将触控面板和液晶面板结合为一体,并将触控面板功能嵌入到液晶面板内,使得液晶面板同时具备显示和感知触控输入的功能。随着显示技术的飞速发展,触控显示面板已经广泛地被人们所接受及使用,如智能手机、平板电脑等均使用了触控显示面板。
[0004] 现有的嵌入式触控技术主要分为两种:一种是触控电路在液晶盒上型(On Cell),另一种是触控电路在液晶盒内型(In Cell)。In cell型触控显示面板的驱动方式是分时驱动,即将显示驱动和触控信号驱动分开进行。
[0005] In cell型触控显示面板通常需要GOA电路具有在黑屏期间实现各级扫描驱动信号全部同时上升为高电位(All Gate On)的功能,以清空各像素的残留电位,但目前现有的单型GOA电路在实现All Gate On功能时,存在功能失效的风险。
[0006] In cell型触控显示面板还需要GOA电路具有信号中停功能,即当GOA电路正常工作时,需在任一时刻实现各级GOA单元扫描驱动信号输出全部同时关闭的功能,之后面板进行触控感知,在中停结束后,GOA电路要实现正常驱动功能。目前现有的单型GOA电路在实现中停功能时,存在漏电的风险。

发明内容

[0007] 本发明的目的在于提供一种应用于In Cell型触控显示面板的GOA电路,不仅能够实现All Gate On功能和中停功能,还能够提高电路的稳定性,减少中停期间触控信号与扫描输出端之间的串扰。
[0008] 为实现上述目的,本发明提供一种应用于In Cell型触控显示面板的GOA电路,包括级联的多个GOA单元,设N为正整数,第N级GOA单元包括:正反向扫描控制模块、第一节点下拉控制模块、第二节点控制模块、第二节点复位模块、中停期间输出控制模块、黑屏期间输出控制模块、及正常显示期间输出控制模块;
[0009] 所述黑屏期间输出控制模块包括第十三N型薄膜晶体管,所述第十三N型薄膜晶体管的栅极及源极均接入第一全局控制信号,漏极电性连接扫描输出端;所述第一全局控制信号在黑屏期间提供一常值正电位,控制各级GOA单元中的第十三N型薄膜晶体管导通,使得各级扫描驱动信号全部同时上升为高电位;
[0010] 所述第二节点控制模块包括一第十二N型薄膜晶体管,所述第十二N型薄膜晶体管的栅极接入第一全局控制信号,源极接入负电位,漏极电性连接于第二节点;在黑屏期间,各级GOA单元中的第十二N型薄膜晶体管受第一全局控制信号的控制导通,所述负电位在黑屏期间提供一常值负电位,从而拉低第二节点的电位;
[0011] 所述第二节点复位模块包括第十四N型薄膜晶体管,所述第十四N型薄膜晶体管的栅极及源极均接入复位信号,漏极电性连接于第二节点;所述复位信号在黑屏唤醒时提供单个正电位脉冲信号,控制各级GOA单元中的第十四N型薄膜晶体管导通,使得各级GOA单元中的第二节点复位为高电位;
[0012] 所述中停期间输出控制模块包括第十五N型薄膜晶体管,所述第十五N型薄膜晶体管的栅极接入第二全局控制信号,源极接入负电位,漏极电性连接扫描输出端;所述第二全局控制信号在中停期间提供一常值正电位,控制各级GOA单元中的第十五N型薄膜晶体管导通,所述负电位在中停期间提供与触控信号同幅同相同频的脉冲信号,从而减小触控信号与扫描输出端的干扰。
[0013] 所述正反向扫描控制模块包括:第一N型薄膜晶体管,所述第一N型薄膜晶体管的栅极电性连接第N-2级GOA单元输出的扫描输出端,源极接入正向扫描信号,漏极电性连接第一节点;第二N型薄膜晶体管,所述第二N型薄膜晶体管的栅极电性连接第N+2级GOA单元的扫描输出端,源极接入反向扫描信号,漏极电性连接第一节点;
[0014] 所述第一节点下拉控制模块包括第五N型薄膜晶体管,所述第五N型薄膜晶体管的栅极电性连接于第二节点,源极电性连接于负电位,漏极电性连接于第一节点;第十一N型薄膜晶体管,所述第十一N型薄膜晶体管的栅极电性连接第N-2级GOA单元的扫描输出端,源极电性连接于负电位,漏极电性连接于第二节点;
[0015] 所述第二节点控制模块还包括:第三N型薄膜晶体管,所述第三N型薄膜晶体管的栅极接入正向扫描信号,源极接入第N-1级GOA单元对应的第m-1组时钟信号;第四N型薄膜晶体管,所述第四N型薄膜晶体管的栅极接入反向扫描信号,源极接入第N+1级GOA单元对应的第m+1组时钟信号,漏极与所述第三N型薄膜晶体管的漏极电性连接;第六N型薄膜晶体管,所述第六N型薄膜晶体管的栅极电性连接于第一节点,源极电性连接于负电位,漏极电性连接于第二节点;第七N型薄膜晶体管,所述第七N型薄膜晶体管的栅极电性连接于正电位,源极与漏极均电性连接于第一节点;第八N型薄膜晶体管,所述第八N型薄膜晶体管的栅极电性连接于所述第三N型薄膜晶体管与第四N型薄膜晶体管的漏极,源极电性连接于正电位,漏极电性连接于第二节点;
[0016] 所述正常显示期间输出控制模块包括第九N型薄膜晶体管,所述第九N型薄膜晶体管的栅极电性连接于第二节点,源极电性连接于负电位,漏极电性连接扫描输出端;第十N型薄膜晶体管,所述第十N型薄膜晶体管的栅极电性连接于第一节点,源极电性连接于第m组时钟信号,漏极电性连接扫描输出端。
[0017] 所述应用于In Cell型触控显示面板的GOA电路还包括第一电容,所述第一电容的一端电性连接于负电位,另一端电性连接于第二节点;及第二电容,所述第二电容的一端电性连接于第十N型薄膜晶体管的栅极,另一端电性连接于第十N型薄膜晶体管的漏极。
[0018] 在第一级GOA单元电路、第二级GOA单元电路中,所述第一N型薄膜晶体管与第十一N型薄膜晶体管的栅极均接入电路启动信号;在最后一级GOA单元电路、倒数第二级GOA单元电路中,所述第二N型薄膜晶体管的栅极接入电路启动信号。
[0019] 在黑屏期间,所述扫描启动信号、正电位、及第一全局信号均为5V;所述复位信号、各组时钟信号、正向扫描信号、反向扫描信号、负电位、及第二全局信号均为-5V。
[0020] 在正常显示阶段,所述扫描启动信号的高电位为10V,低电位为-7V;所述复位信号的高电位为10V,低电位为-7V;所述正电位为10V;所述负电位为-7V;所述第一全局信号与第二全局信号的电位均为-7V;各组时钟信号按时序依次延迟一个脉宽,各组时钟信号的高电位均为10V,低电位为-7V;
[0021] 正向扫描时,所述正向扫描信号的电位为10V,反向扫描信号的电位为-7V;反向扫描时,所述正向扫描信号的电位为-7V,反向扫描信号的电位为10V。
[0022] 在中停期间,所述扫描启动信号的电位为-11.5V;所述复位信号的电位为-7V;所述正电位为10V;各组时钟信号同幅同相同频作为触控信号使用,各组时钟信号的高电位均为-7V,低电位均为-11.5V;所述负电位为与各组时钟信号同幅同相同频的脉冲信号,其高电位为-7V,低电位为-11.5V;所述第一全局信号的电位为-11.5V;所述第二全局信号的电位为10V。
[0023] 所述时钟信号包括四组时钟信号:第一组时钟信号、第二组时钟信号、第三组时钟信号、及第四组时钟信号;当所述第m组时钟信号为第四组时钟信号时,所述第m+1组时钟信号为第一组时钟信号,当所述第m组时钟信号为第一组时钟信号时,所述第m-1组时钟信号为第四组时钟信号。
[0024] 本发明的有益效果:本发明提供的一种应用于In Cell型触控显示面板的GOA电路,在黑屏期间,通过第一全局信号控制第十三N型薄膜晶体管导通使各级扫描驱动信号全部同时上升为高电位,通过第一全局信号控制第十二N型薄膜晶体管导通拉低第二节点的电位,防止负电位输出至扫描驱动信号,同时通过导通第一N型薄膜晶体管、第二N型薄膜晶体管拉低第一节点的电位,防止时钟信号输出至扫描驱动信号,避免All Gate On功能失效;通过复位信号与第十四N型薄膜晶体管复位各级GOA单元中的第二节点,实现黑屏唤醒后的正常输出;在中停期间,将负电位设置为与触控信号同幅同相同频的脉冲信号,并通过第二全局控制信号控制各级GOA单元中的第十五N型薄膜晶体管导通将脉冲形式的负电位输出,能够减小触控信号与扫描输出端之间的串扰。
[0025] 为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。

附图说明

[0026] 下面结合附图,通过对本发明的具体实施方式详细描述,将使本发明的技术方案及其它有益效果显而易见。
[0027] 附图中,
[0028] 图1为本发明的应用于In Cell型触控显示面板的GOA电路的电路图;
[0029] 图2为本发明的应用于In Cell型触控显示面板的GOA电路的第一级连接关系的电路图;
[0030] 图3为本发明的应用于In Cell型触控显示面板的GOA电路的第二级连接关系的电路图;
[0031] 图4为本发明的应用于In Cell型触控显示面板的GOA电路的最后一级连接关系的电路图;
[0032] 图5为本发明的应用于In Cell型触控显示面板的GOA电路的倒数第二级连接关系的电路图;
[0033] 图6为本发明的应用于In Cell型触控显示面板的GOA电路在黑屏期间的工作时序图;
[0034] 图7为本发明的应用于In Cell型触控显示面板的GOA电路在正常显示期间和中停期间的工作时序图。

具体实施方式

[0035] 为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。
[0036] 请参阅图1,结合图6与图7,本发明提供一种应用于In Cell型触控显示面板的GOA电路,设N为正整数,第N级GOA单元包括:正反向扫描控制模块1、第一节点下拉控制模块2、第二节点控制模块3、第二节点复位模块4、中停期间输出控制模块5、黑屏期间输出控制模块6、及正常显示期间输出控制模块7。
[0037] 所述正反向扫描控制模块1包括:第一N型薄膜晶体管T1,所述第一N型薄膜晶体管T1的栅极电性连接第N-2级GOA单元输出的扫描输出端G(N-2),源极接入正向扫描信号U2D,漏极电性连接第一节点Q(N);第二N型薄膜晶体管T2,所述第二N型薄膜晶体管T2的栅极电性连接第N+2级GOA单元的扫描输出端G(N+2),源极接入反向扫描信号D2U,漏极电性连接第一节点Q(N)。正向扫描时,所述正向扫描信号U2D的电位为正电位,反向扫描信号D2U的电位为负电位;反向扫描时,所述正向扫描信号U2D的电位为负电位,反向扫描信号D2U的电位为正电位。
[0038] 所述第一节点下拉控制模块2包括第五N型薄膜晶体管T5,所述第五N型薄膜晶体管T5的栅极电性连接于第二节点P(N),源极电性连接于负电位VGL,漏极电性连接于第一节点Q(N);第十一N型薄膜晶体管T11,所述第十一N型薄膜晶体管T11的栅极电性连接第N-2级GOA单元的扫描输出端G(N-2),源极电性连接于负电位VGL,漏极电性连接于第二节点P(N)。
[0039] 所述黑屏期间输出控制模块6包括第十三N型薄膜晶体管T13,所述第十三N型薄膜晶体管T13的栅极及源极均接入第一全局控制信号GAS1,漏极电性连接扫描输出端G(N);所述第一全局控制信号GAS1在黑屏期间提供一常值正电位,控制各级GOA单元中的第十三N型薄膜晶体管T13导通,使得各级扫描驱动信号全部同时上升为高电位,实现All Gate On功能。
[0040] 所述第二节点控制模块3包括一第十二N型薄膜晶体管T12,所述第十二N型薄膜晶体管T12的栅极接入第一全局控制信号GAS1,源极接入负电位VGL,漏极电性连接于第二节点P(N),在黑屏期间,各级GOA单元中的第十二N型薄膜晶体管T12受第一全局控制信号GAS1的控制导通,所述负电位VGL在黑屏期间提供一常值负电位,从而拉低第二节点P(N)的电位;第三N型薄膜晶体管T3,所述第三N型薄膜晶体管T3的栅极接入正向扫描信号U2D,源极接入第N-1级GOA单元对应的第m-1组时钟信号CK(m-1);第四N型薄膜晶体管T4,所述第四N型薄膜晶体管T4的栅极接入反向扫描信号D2U,源极接入第N+1级GOA单元对应的第m+1组时钟信号CK(m+1),漏极与所述第三N型薄膜晶体管T3的漏极电性连接;第六N型薄膜晶体管T6,所述第六N型薄膜晶体管T6的栅极电性连接于第一节点Q(N),源极电性连接于负电位VGL,漏极电性连接于第二节点P(N);第七N型薄膜晶体管T7,所述第七N型薄膜晶体管T7的栅极电性连接于正电位VGH,源极与漏极均电性连接于第一节点Q(N);第八N型薄膜晶体管T8,所述第八N型薄膜晶体管T8的栅极电性连接于所述第三N型薄膜晶体管T3与第四N型薄膜晶体管T4的漏极,源极电性连接于正电位VGH,漏极电性连接于第二节点P(N)。
[0041] 所述第二节点复位模块4包括第十四N型薄膜晶体管T14,所述第十四N型薄膜晶体管T14的栅极及源极均接入复位信号Reset,漏极电性连接于第二节点P(N);所述复位信号Reset在黑屏唤醒时提供单个正电位脉冲信号,控制各级GOA单元中的第十四N型薄膜晶体管T14导通,使得各级GOA单元中的第二节点P(N)复位为高电位。
[0042] 所述中停期间输出控制模块5包括第十五N型薄膜晶体管T15,所述第十五N型薄膜晶体管T15的栅极接入第二全局控制信号GAS2,源极接入负电位VGL,漏极电性连接扫描输出端G(N);所述第二全局控制信号GAS2在中停期间提供一常值正电位,控制各级GOA单元中的第十五N型薄膜晶体管T15导通,所述负电位VGL在中停期间提供与触控信号同幅同相同频的脉冲信号,从而减小触控信号与扫描输出端G(N)的干扰。
[0043] 所述正常显示期间输出控制模块7包括第九N型薄膜晶体管T9,所述第九N型薄膜晶体管T9的栅极电性连接于第二节点P(N),源极电性连接于负电位VGL,漏极电性连接扫描输出端G(N);第十N型薄膜晶体管T10,所述第十N型薄膜晶体管T10的栅极电性连接于第一节点Q(N),源极电性连接于第m组时钟信号CK(m),漏极电性连接扫描输出端G(N)。
[0044] 该应用于In Cell型触控显示面板的GOA电路还包括第一电容C1,所述第一电容C1的一端电性连接于负电位VGL,另一端电性连接于第二节点P(N);及第二电容C2,所述第二电容C2的一端电性连接于第十N型薄膜晶体管T10的栅极,另一端电性连接于第十N型薄膜晶体管T10的漏极。
[0045] 所述时钟信号包括四组时钟信号:第一组时钟信号CK(1)、第二组时钟信号CK(2)、第三组时钟信号CK(3)、及第四组时钟信号CK(4);当所述第m组时钟信号CK(m)为第四组时钟信号CK(4)时,所述第m+1组时钟信号CK(m+1)为第一组时钟信号CK(1),当所述第m组时钟信号CK(m)为第一组时钟信号CK(1)时,所述第m-1组时钟信号CK(m-1)为第四组时钟信号CK(4)。
[0046] 特别地,请参阅图2,在第一级GOA单元电路中,所述第一N型薄膜晶体管T1与第十一N型薄膜晶体管T11的栅极均接入扫描启动信号STV,所述第二N型薄膜晶体管T2的栅极电性连接第3级GOA单元的扫描输出端G(3),所述第三N型薄膜晶体管T3的源极接入第4组时钟信号CK(4),所述第四N型薄膜晶体管T4的源极接入第2组时钟信号CK(2),所述第十N型薄膜晶体管T10的源极接入第1组时钟信号CK(1)。
[0047] 请参阅图3,在第二级GOA单元电路中,所述第一N型薄膜晶体管T1与第十一N型薄膜晶体管T11的栅极均接入扫描启动信号STV,所述第二N型薄膜晶体管T2的栅极接入第4级GOA单元的扫描输出端G(4),所述第三N型薄膜晶体管T3的源极接入第1组时钟信号CK(1),所述第四N型薄膜晶体管T4的源极接入第3组时钟信号CK(3),所述第十N型薄膜晶体管T10的源极接入第2组时钟信号CK(2)。
[0048] 请参阅图4,在最后一级GOA单元电路中,所述第一N型薄膜晶体管T1与第十一N型薄膜晶体管T11的栅极均电性连接于倒数第三级GOA单元的扫描输出端G(last-2),所述第二N型薄膜晶体管T2的栅极接入扫描启动信号STV,所述第三N型薄膜晶体管T3的源极接入第3组时钟信号CK(3),所述第四N型薄膜晶体管T4的源极接入第1组时钟信号CK(1),所述第十N型薄膜晶体管T10的源极接入第4组时钟信号CK(4)。
[0049] 请参阅图5,在倒数第二级GOA单元电路中,所述第一N型薄膜晶体管T1与第十一N型薄膜晶体管T11的栅极均电性连接于倒数第四级GOA单元的扫描输出端G(last-3),所述第二N型薄膜晶体管T2的栅极接入扫描启动信号STV,所述第三N型薄膜晶体管T3的源极接入第2组时钟信号CK(2),所述第四N型薄膜晶体管T4的源极接入第4组时钟信号CK(4),所述第十N型薄膜晶体管T10的源极接入第3组时钟信号CK(3)。
[0050] 进一步地,当第二节点P(N)的电位为高电位时,第一节点下拉控制模块2中的第五N型薄膜晶体管T5导通,拉低第一节点Q(N)的电位,关闭第十N型薄膜晶体管T10,阻止第m组时钟信号输出至扫描输出端G(N)。
[0051] 当第二节点控制模块3中的第三N型薄膜晶体管T3或第四N型薄膜晶体管T4导通时,相应的时钟信号接入第八N型薄膜晶体管T8的栅极使第八N型薄膜晶体管T8导通,抬升第二节点P(N)的电位。当第一节点Q(N)的电位为高电位时,第六N型薄膜晶体管T6导通,拉低第二节点P(N)的电位。
[0052] 应用于In Cell型触控显示面板的工作过程分为黑屏期间和正常显示期间,而在正常显示期间内又存在中停期间以进行触控感应。请同时参阅图2和图6,在黑屏期间,所述扫描启动信号STV提供5V的正电位,所述第一全局信号GAS1提供5V的正电位,第十三N型薄膜晶体管T13导通,各级的扫描驱动信号变为高电位,实现All Gate On功能,清空各像素残留电位。因为第一全局信号GAS1为5V的正电位,第十二N型薄膜晶体管T12导通,又因为各级的扫描驱动信号变高电位,第十一N型薄膜晶体管T11导通,此时,负电位VGL为-5V,拉低第二节点P(N)的电位至-5V,第九N型薄膜晶体管T9关闭,防止负电位VGL输出至扫描输出端G(N);在扫描启动信号STV和各级扫描驱动信号的控制下,第一N型薄膜晶体管T1和第二N型薄膜晶体管T2导通,将第一节点Q(N)的电位拉低至正向扫描信号U2D和反向扫描信号D2U的-5V的电位,第十N型薄膜晶体管T10关闭,防止第m组时钟信号CK(m)输出至扫描输出端G(N),避免All Gate On功能失效。
[0053] 此外,在黑屏期间,所述正电位VGH为5V;所述复位信号Reset、各组时钟信号均为-5V。
[0054] 请同时参阅图2和图7,在黑屏唤醒时,复位信号Reset提供一单个高电位为10V、低电位为-7V的正电位脉冲信号,第十四N型薄膜晶体管T14导通,第二节点P(N)被复位信号Reset抬升至高电位,使第九N型薄膜晶体管T9导通,将各级扫描驱动信号拉低至-7V的负电位VGL,电路即进入正常显示期间。
[0055] 在显示期间,所述扫描启动信号STV的高电位为10V,低电位为-7V;所述正电位VGH为10V;所述负电位VGL为-7V;所述第一全局信号GAS1与第二全局信号GAS2的电位均为-7V;各组时钟信号按时序依次延迟一个脉宽,各组时钟信号的高电位均为10V,低电位为-7V;正向扫描时,所述正向扫描信号U2D的电位为10V,反向扫描信号D2U的电位为-7V;反向扫描时,所述正向扫描信号U2D的电位为-7V,反向扫描信号D2U的电位为10V。
[0056] 在正常显示期间内的中停期间,扫描启动信号STV提供-11.5V的低电位,第一N型薄膜晶体管T1和第二N型薄膜晶体管T2关闭,防止第一节点Q(N)的电位下拉,维持第一节点Q(N)的高电位,实现级传信号保持(holding)。同时,在中停期间,各组时钟信号同幅同相同频作为触控信号使用,各组时钟信号的高电位均为-7V,低电位均为-11.5V,所述负电位VGL为与各组时钟信号同幅同相同频的脉冲信号,其高电位为-7V,低电位为-11.5V,所述第二全局信号GAS2的电位为10V,第十五N型薄膜晶体管T15导通,将脉冲形式的负电位VGL输出至各级扫描输出端,减小触控信号与扫描输出端G(N)之间的串扰。
[0057] 此外,在中停期间,所述复位信号Reset的电位为-7V;所述正电位VGH为10V;所述第一全局信号GAS1的电位为-11.5V。
[0058] 综上所述,本发明的应用于In Cell型触控显示面板的GOA电路,在黑屏期间,通过第一全局信号控制第十三N型薄膜晶体管导通使各级扫描驱动信号全部同时上升为高电位,通过第一全局信号控制第十二N型薄膜晶体管导通拉低第二节点的电位,防止负电位输出至扫描驱动信号,同时通过导通第一N型薄膜晶体管、第二N型薄膜晶体管拉低第一节点的电位,防止时钟信号输出至扫描驱动信号,避免All Gate On功能失效;通过复位信号与第十四N型薄膜晶体管复位各级GOA单元中的第二节点,实现黑屏唤醒后的正常输出;在中停期间,将负电位设置为与触控信号同幅同相同频的脉冲信号,并通过第二全局控制信号控制各级GOA单元中的第十五N型薄膜晶体管导通将脉冲形式的负电位输出,能够减小触控信号与扫描输出端之间的串扰。
[0059] 以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。