一种编码调制和解调方法、装置及系统转让专利

申请号 : CN201480000402.X

文献号 : CN105284088B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 黄远达

申请人 : 华为技术有限公司

摘要 :

本发明公开了一种编码调制和解调方法、装置及系统,涉及信号处理领域,能够降低信号的包络起伏程度,同时提高系统性能。具体的实现方法包括:发送装置接收N路比特信号,并将N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;对两路第一比特信号进行延时控制,生成两路编码比特信号;将两路编码比特信号与其他N‑1路比特信号进行QAM映射,生成一路正交电信号和一路同相电信号;该同相电信号和正交电信号的四个象限由两路编码比特信号在同一时刻对应的比特值确定;将该正交电信号与该同相电信号进行调制,得到发射信号;发送该发射信号。本发明应用于信号的调制与解调。

权利要求 :

1.一种发送装置,其特征在于,包括:

转换模块,用于接收N路比特信号,并将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;

延时模块,用于对所述转换模块生成的所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;

映射模块,用于将所述延时模块生成的所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;

调制模块,用于将所述映射模块生成的所述正交电信号与所述同相电信号进行调制,得到发射信号。

2.根据权利要求1所述的发送装置,其特征在于,所述延时模块具体用于:将所述两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;将所述两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。

3.一种接收装置,其特征在于,包括:

解调模块,用于接收发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;

判决模块,用于对所述解调模块生成的所述正交电信号和同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;

解码模块,用于将所述判决模块得到的所述N+1路信号中的所述两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

4.根据权利要求3所述的接收装置,其特征在于,所述解调模块具体用于:接收发送装置发送的发射信号,并将所述发射信号与本振信号进行混频,生成一路正交模拟信号和一路同相模拟信号;分别对所述正交模拟信号和所述同相模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。

5.根据权利要求3所述的接收装置,其特征在于,所述解码模块具体用于:对所述判决模块得到的所述N+1路信号中的所述两路编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

6.根据权利要求3所述的接收装置,其特征在于,所述解码模块包括:

延时单元,用于将所述判决模块得到的所述N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;将所述两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号;

转换单元,用于对所述两路第一编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

7.一种编码调制方法,其特征在于,包括:

发送装置接收N路比特信号,并将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;

对所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;

根据预设的QAM正交幅度调制映射规则将所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;

将所述正交电信号与所述同相电信号进行调制,得到发射信号。

8.根据权利要求7所述的方法,其特征在于,所述对所述两路第一比特信号进行延时控制,生成两路编码比特信号具体包括:将所述两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;

将所述两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。

9.一种编码解调方法,其特征在于,包括:

接收装置接收发送装置发送的发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;

对所述正交电信号和所述同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;

将所述N+1路信号中的所述两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

10.根据权利要求9所述的方法,其特征在于,所述接收装置接收发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号具体包括:接收所述发送装置发送的发射信号,并将所述发射信号与本振信号进行混频,生成一路正交支路模拟信号和一路同相支路模拟信号;

分别对所述正交支路模拟信号和所述同相支路模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。

11.根据权利要求9所述的方法,其特征在于,所述将所述N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号具体包括:对所述N+1路信号中的两路编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

12.根据权利要求9所述的方法,其特征在于,所述将所述N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号具体包括:将所述N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;

将所述两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号;

对所述两路第一编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

13.一种发送设备,其特征在于,包括:

接收器,用于接收N路比特信号;

处理器,用于将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;及用于对所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;及用于将所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;及用于将所述正交电信号与所述同相电信号进行调制,得到发射信号。

14.一种接收设备,其特征在于,包括:

接收器,用于接收发送设备发送的发射信号;

处理器,用于对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;及用于对所述正交电信号和所述同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;

及用于将所述N+1路信号中的所述两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。

15.一种信号传输系统,其特征在于,所述信号传输系统包括发送装置和接收装置,所述发送装置为权利要求1至2任一项所述的发送装置,所述接收装置为权利要求3至6任一项所述的接收装置;或者,所述信号传输系统包括发送设备和接收设备,所述发送设备为权利要求13所述的发送设备,所述接收设备为权利要求14所述的接收设备。

说明书 :

一种编码调制和解调方法、装置及系统

技术领域

[0001] 本发明涉及信号处理领域,尤其涉及一种编码调制和解调方法、装置及系统。

背景技术

[0002] 现今,正交幅度调制(Quadrature Amplitude Modulation,简称QAM)技术由于能够提供更高的频谱利用效率,目前已被广泛应用于各种数字通信领域。但由于高阶QAM调制相比目前100G传输中所采用的正交相移键控(Quadrature Phase Shift Keying,简称QPSK)调制,有更多的幅度和相位,从而导致了调制后的信号的包络起伏增大,使得信号在经过数据链路传输时非线性效应增强,进而影响整体系统的传输性能。同时,由于高阶QAM调制比QPSK调制有更多的相位数,从而使得接收机在对接收到的信号做相位恢复时跳周更加频繁,影响系统性能。
[0003] 针对上述内容,现有技术通常采用一种偏移正交幅度调制(Offset-Quadrature Amplitude Modulation,简称Offset-QAM)的信号收发方法来解决上述问题,具体的,发送端将信号分为多个子载波进行传输,其中每个子载波在传输时,会将正交电信号和同相电信号偏移半个波特后,再对光子载波进行调制。这样虽然在一定程度上降低了信号的包络起伏程度,但对于信号频谱并没有起到本质的改善作用,并且对于接收机对接收到的信号做相位恢复时的跳周效应也不能起到很好的改善作用。

发明内容

[0004] 本发明的实施例提供一种编码调制和解调方法、装置及系统,能够降低信号的包络起伏程度,同时提高系统性能。
[0005] 为达到上述目的,本发明的实施例采用如下技术方案:
[0006] 第一方面,提供一种发送装置,包括:
[0007] 转换模块,用于接收N路比特信号,并将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;
[0008] 延时模块,用于对所述转换模块生成的所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;
[0009] 映射模块,用于将所述延时模块生成的所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;
[0010] 调制模块,用于将所述映射模块生成的所述正交电信号与所述同相电信号进行调制,得到发射信号。
[0011] 在第一方面的第一种可能的实现方式中,所述延时模块具体用于:将所述两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;将所述两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。
[0012] 第二方面,提供一种接收装置,包括:
[0013] 解调模块,用于接收发送装置发送的发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;
[0014] 判决模块,用于对所述解调模块生成的所述正交电信号和同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;
[0015] 解码模块,用于将所述判决模块得到的所述N+1路信号中的所述两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0016] 在第二方面的第一种可能的实现方式中,所述解调模块具体用于:接收所述发送装置发送的发射信号,并将所述发射信号与本振信号进行混频,生成一路正交模拟信号和一路同相模拟信号;分别对所述正交模拟信号和所述同相模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。
[0017] 在第二方面的第二种可能的实现方式中,所述解码模块具体用于:对所述判决模块得到的所述N+1路信号中的所述两路编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0018] 在第二方面的第三种可能的实现方式中,所述解码模块包括:
[0019] 延时单元,用于将所述判决模块得到的所述N+1路信号中的所述两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;将所述两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号;
[0020] 转换单元,用于对所述两路第一编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0021] 第三方面,提供一种编码调制方法,包括:
[0022] 发送装置接收N路比特信号,并将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;
[0023] 对所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;
[0024] 根据预设的QAM正交幅度调制映射规则将所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;
[0025] 将所述正交电信号与所述同相电信号进行调制,得到发射信号。
[0026] 在第三方面的第一种可能的实现方式中,所述对所述两路第一比特信号进行延时控制,生成两路编码比特信号具体包括:
[0027] 将所述两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;
[0028] 将所述两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。
[0029] 第四方面,提供一种编码解调方法,包括:
[0030] 接收装置接收发送装置发送的发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;
[0031] 对所述正交电信号和所述同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;
[0032] 将所述N+1路信号中的所述两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0033] 在第四方面的第一种可能的实现方式中,所述接收装置接收发射信号,并对所述发射信号进行解调,生成一路正交电信号和一路同相电信号具体包括:
[0034] 接收所述发送装置发送的发射信号,并将所述发射信号与本振信号进行混频,生成一路正交支路模拟信号和一路同相支路模拟信号;
[0035] 分别对所述正交支路模拟信号和所述同相支路模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。
[0036] 在第四方面的第二种可能的实现方式中,所述将所述N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号具体包括:
[0037] 对所述N+1路信号中的两路编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0038] 在第四方面的第三种可能的实现方式中,所述将所述N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号具体包括:
[0039] 将所述N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;
[0040] 将所述两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号;
[0041] 对所述两路第一编码比特信号进行并串转换,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0042] 第五方面,提供一种发送设备,包括:
[0043] 接收器,用于通过所述通信单元接收N路比特信号;
[0044] 处理器,用于将所述N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,所述N为大于1的自然数;及用于对所述两路第一比特信号进行延时控制,生成两路编码比特信号;其中,所述两路编码比特信号相差1个时钟周期T;及用于将所述两路编码比特信号与其他N-1路比特信号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;及用于将所述正交电信号与所述同相电信号进行调制,得到发射信号。
[0045] 第六方面,提供一种接收设备,包括:
[0046] 接收器,用于通过所述通信单元接收发送设备发送的发射信号;
[0047] 处理器,用于对所述发射信号进行解调,生成一路正交电信号和一路同相电信号;及用于对所述正交电信号和所述同相电信号进行判决及QAM正交幅度调制解映射,得到N+1路信号;其中,所述N为大于1的自然数;所述N+1路信号中包含两路编码比特信号;所述同相电信号和所述正交电信号的四个象限由所述两路编码比特信号在同一时刻对应的比特值确定;及用于将所述N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将所述比特信号与其他N-1路信号作为输出信号。
[0048] 第七方面,提供一种信号传输系统,所述信号传输系统包括发送装置和接收装置,所述发送装置为第一方面所述的发送装置,所述接收装置为第二方面所述的接收装置;或者,所述信号传输系统包括发送设备和接收设备,所述发送设备为第五方面所述的发送设备,所述接收设备为第六方面所述的接收设备。
[0049] 本发明的实施例提供的编码调制和解调方法、装置及系统,发送装置通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收装置,使得该接收装置解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。

附图说明

[0050] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0051] 图1为本发明的实施例提供的一种发送装置的结构示意图;
[0052] 图2为本发明的实施例提供的一种接收装置的结构示意图;
[0053] 图3为本发明的实施例提供的另一种接收装置的结构示意图;
[0054] 图4为本发明的实施例提供的一种编码调制方法的流程示意图;
[0055] 图5为本发明的实施例提供的一种编码解调方法的流程示意图;
[0056] 图6为本发明的实施例提供的一种16-QAM映射图;
[0057] 图7为本发明的实施例提供的实现128Gb/s传输的3种方案频谱对比图;
[0058] 图8为本发明的另一实施例提供的一种发送设备的结构示意图;
[0059] 图9为本发明的另一实施例提供的一种接收设备的结构示意图;
[0060] 图10为本发明的实施例提供的一种编码解调和解调系统的系统结构图;
[0061] 图11为本发明的实施例提供的另一种编码解调和解调系统的系统结构图。

具体实施方式

[0062] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0063] 实施例一
[0064] 本发明的实施例提供一种发送装置,如图1所示,该发送装置1包括:转换模块11、延时模块12、映射模块13和调制模块14,其中:
[0065] 转换模块11,用于接收N路比特信号,并将该N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号。
[0066] 示例性的,发送装置所接收到的N(参数N为大于1的自然数)路比特信号中的每路比特信号的信号周期为T,速率为1/T,当该发送装置的转换模块11对该N路比特信号中的任一路比特信号进行串并转换后,会生成两路信号周期为2T,信号速率为1/(2T),且保持同步的第一比特信号。
[0067] 延时模块12,用于对转换模块11生成的两路第一比特信号进行延时控制,生成两路编码比特信号;其中,上述的两路编码比特信号相差1个时钟周期T。
[0068] 可选的,延时模块12具体用于:将两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;将两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号,使得两路第一比特信号相差一个时钟周期T,这样当发送装置在根据上述两路相差一个时钟周期T的编码比特信号进行QAM映射后,使得其生成的同相电信号和正交电信号在不同时刻进行变动时,只能在相邻象限内变动,从而降低了象限的变换幅度。
[0069] 映射模块13,用于根据将延时模块12生成的两路编码比特信号与其他N-1路比特信号进行QAM映射,生成一路正交电信号和一路同相电信号。
[0070] 示例性的,映射模块13在将延时模块12生成的两路编码比特信号与其他N-1路比特信号进行QAM映射时,可以按照具体的QAM的调制方式(如,二进制QAM(4QAM)、四进制QAM(16QAM)、八进制QAM(64QAM))进行具体的QAM映射。
[0071] 具体的,上述的同相电信号和正交电信号的四个象限是由两路编码比特信号在同一时刻对应的比特值所确定的。而上述的同相电信号和正交电信号的四个象限内的星座点是由其他N-1路比特信号在各个时刻对应的比特值确定的。
[0072] 调制模块14,用于将映射模块13生成的正交电信号与同相电信号进行调制,得到发射信号。
[0073] 其中,上述的调制模块14可以是IQ调制器,也可以是其他可以实现IQ调制的设备。
[0074] 示例性的,在16QAM编码的调制与解调的过程中,发送装置在接收到3路比特信号(信号a、信号b、信号c)时,发送装置通过转换模块11将信号a进行串并转换,生成两路第一比特信号a1和a2,然后通过延时模块12对信号a1和信号a2进行延时控制,使得经过延时控制之后的信号a1和信号a2相差一个T,然后,通过映射模块13对信号a1、信号a2、信号b及信号c进行16QAM映射,得到发射信号。具体的,参照图6,当信号a1和信号a2分别为00,01,10,11时,对应的映射后的正交电信号和同相电信号分别在第1,4,2,3象限。并根据信号b及信号c确定映射后的正交电信号和同相电信号分别在第1,4,2,3象限内的星座点。
[0075] 本发明的实施例提供的发送装置,该发送装置通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收装置,使得该接收装置解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0076] 本发明实施例对发送装置的单元划分,是一种示例性的说明,在实际中可以有多种单元的划分方法来构成本发明实施例的发送装置。
[0077] 实施例二
[0078] 本发明的实施例提供一种接收装置,如图2所示,该接收装置2包括:解调模块21、判决模块22和解码模块23,其中:
[0079] 解调模块21,用于接收发送装置发送的发射信号,并对发射信号进行解调,生成一路正交电信号和一路同相电信号。
[0080] 判决模块22,用于对解调模块21生成的正交电信号和同相电信号进行判决及QAM解映射,得到N+1路信号。
[0081] 其中,上述的参数N为大于1的自然数。而判决模块22在对解调模块21生成的正交电信号和同相电信号判决后,进行QAM解映射时,可以按照具体的QAM的调制方式(如,二进制QAM(4QAM)、四进制QAM(16QAM)、八进制QAM(64QAM))进行具体的QAM解映射。需要说明的是,接收装置所用的QAM解调方式需与发送装置所使用的QAM调制方式相应,例如,若发送装置使用的是16-QAM调制,则接收装置需使用16-QAM解调方式对信号进行解调。
[0082] 示例性的,上述的N+1路信号中包含两路编码比特信号;而上述的同相电信号和正交电信号的四个象限是由上述的两路编码比特信号在同一时刻对应的比特值确定,因此,判决模块22可以根据同相电信号和正交电信号的四个象限中的星座点确定出上述的两路编码比特信号在同一时刻对应的比特值,从而确定出上述的两路编码比特信号。
[0083] 解码模块23,用于将判决模块22得到的N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0084] 本发明的实施例提供的接收装置,该接收装置在接收到该发送装置所发送的发射信号后,对该发射信号进行解调,生成一路正交电信号和一路同相电信号,并对该正交电信号和该同相电信号进行判决及解映射,得到N+1路信号,然后对该N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,最后将上述的比特信号及其他N-1路信号作为输出信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0085] 可选的,该解调模块21具体用于:接收发送装置发送的发射信号,并将发射信号与本振信号进行混频,生成一路正交模拟信号和一路同相模拟信号;分别对正交模拟信号和同相模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。
[0086] 示例性的,解调模块21在接收到发送装置发送的发射信号后,将该发射信号与振荡器生成的本振信号进行混频,生成一路正交模拟信号和一路同相模拟信号,分别对正交模拟信号和同相模拟信号进行模数转换,生成一路正交电信号和一路同相电信号。
[0087] 可选的,该解码模块23具体用于:对所述判决模块得到的所述N+1路信号中的两路编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0088] 可选的,如图3所示,该解码模块23包括:延时单元231和转换单元232,其中:
[0089] 延时单元231,用于将判决模块22得到的N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;将两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号,使得两路第一编码比特信号同步,以便于转换单元232将上述的两路同步的第一编码比特信号进行转换。
[0090] 转换单元232,用于对上述的两路第一编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0091] 本发明的实施例提供的接收装置,该接收装置在接收到该发送装置所发送的发射信号后,对该发射信号进行解调,生成一路正交电信号和一路同相电信号,并对该正交电信号和该同相电信号进行判决及解映射,得到N+1路信号,然后对该N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,最后将上述的比特信号及其他N-1路信号作为输出信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0092] 本发明实施例对接收装置的单元划分,是一种示例性的说明,在实际中可以有多种单元的划分方法来构成本发明实施例的接收装置。
[0093] 实施例三
[0094] 本发明的实施例提供一种编码调制方法,如图4所示,可以由发送装置来实现,该编码调制方法具体包括如下步骤:
[0095] 301、发送装置接收N路比特信号,并将N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号。
[0096] 示例性的,发送装置所接收到的N(N为大于1的自然数)路比特信号中的每路比特信号的信号周期为T,速率为1/T,当对该N路比特信号中的任一路比特信号进行串并转换后,会生成两路信号周期为2T,信号速率为1/(2T),且保持同步的第一比特信号。
[0097] 302、发送装置对两路第一比特信号进行延时控制,生成两路编码比特信号。
[0098] 可选的,步骤302具体包括如下步骤:
[0099] 302a、发送装置将两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号。
[0100] 302b、发送装置将两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。
[0101] 示例性的,发送装置在对两路第一比特信号进行延时控制时,可以选择将上述的两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号,然后将上述的两路第一比特信号中的另一路第一比特信号直接作为另一路编码比特信号输出,使得两路第一比特信号相差一个时钟周期T,这样当发送装置在根据上述两路相差一个时钟周期T的编码比特信号进行QAM映射后,使得其生成的同相电信号和正交电信号在不同时刻进行变动时,只能在相邻象限内变动,从而降低了象限的变换幅度。
[0102] 303、发送装置将两路编码比特信号与其他N-1路比特信号进行QAM映射,生成一路正交电信号和一路同相电信号。
[0103] 具体的,上述的同相电信号和正交电信号的四个象限是由两路编码比特信号在同一时刻对应的比特值所确定的。而上述的同相电信号和正交电信号的四个象限内的星座点是由其他N-1路比特信号在各个时刻对应的比特值确定的。示例性的,发送装置在将上述的两路编码比特信号与其他N-1路比特信号进行QAM映射时,可以按照具体的QAM的调制方式(如,二进制QAM(4QAM)、四进制QAM(16QAM)、八进制QAM(64QAM))进行具体的QAM映射。
[0104] 304、发送装置将正交电信号与同相电信号进行调制,得到发射信号。
[0105] 需要说明的是,由于上述的同相电信号和正交电信号的四个象限是根据两路第一比特信号来确定的,而上述的两路第一比特信号是发送装置对N路比特信号中的任一比特信号进行串并转换后得到的两路同步信号,因此,当发送装置根据同步的两路第一比特信号来确定同相电信号和正交电信号的四个象限时,能够降低正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,提高了系统性能。
[0106] 本发明的实施例提供的编码调制方法,发送装置通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收装置,使得该接收装置解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0107] 实施例四
[0108] 本发明的实施例提供一种编码解调方法,如图5所示,可以由接收装置来实现,该编码解调方法具体包括如下步骤:
[0109] 401、接收装置接收发送装置发送的发射信号,并对该发射信号进行解调,生成一路正交电信号和一路同相电信号。
[0110] 可选的,步骤401具体包括如下步骤:
[0111] 401a、接收装置接收发送装置发送的发射信号,并将发射信号与本振信号进行混频,生成一路正交支路模拟信号和一路同相支路模拟信号。
[0112] 401b、接收装置分别对正交支路模拟信号和同相支路模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。
[0113] 示例性的,接收装置在接收到发送装置发送的发射信号后,需要该发射信号进行解调,在对该发射信号进行解调时,可以将该发射信号与振荡器生成的本振信号进行混频,生成一路正交模拟信号和一路同相模拟信号,然后分别对正交模拟信号和同相模拟信号进行模数转换,生成一路正交电信号和一路同相电信号。
[0114] 402、接收装置对正交电信号和同相电信号进行判决及QAM解映射,得到N+1路信号。
[0115] 示例性的,接收装置在接收到一路正交电信号和一路同相电信号后,对该正交电信号和该同相电信号进行均衡和同步,得到处理后的正交电信号和同相电信号,然后判决和解映射该处理后的正交电信号和同相电信号得到N+1路信号,其中,参数N为大于1的自然数。
[0116] 需要说明的是,接收装置在对正交电信号和同相电信号判决后,进行QAM解映射时,可以按照具体的QAM的调制方式(如,二进制QAM(4QAM)、四进制QAM(16QAM)、八进制QAM(64QAM))进行具体的QAM解映射。需要说明的是,接收装置所用的QAM解调方式需与发送装置所使用的QAM调制方式相应,例如,若发送装置使用的是16-QAM调制,则接收装置需使用16-QAM解调方式对信号进行解调。
[0117] 示例性的,上述的N+1路信号中包含两路编码比特信号;而上述的同相电信号和正交电信号的四个象限是由上述的两路编码比特信号在同一时刻对应的比特值确定,因此,接收装置可以根据同相电信号和正交电信号的四个象限中的星座点确定出上述的两路编码比特信号在同一时刻对应的比特值,从而确定出上述的两路编码比特信号。
[0118] 403、接收装置将N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0119] 其中,上述的N+1路信号中包含两路编码比特信号和N-1路比特信号。示例性的,接收装置在对步骤402中所述的N+1路信号中的两路编码比特信号进行解码时,可以通过两种实现方式来实现,具体的。
[0120] 第一种实现方式,可选的,步骤403具体包括如下内容:
[0121] 403a、接收装置对N+1路信号中的两路编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0122] 第二种实现方式,可选的,步骤403具体包括如下步骤:
[0123] 403b1、接收装置接收装置将上述的N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;将两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号。
[0124] 403b2、接收装置对两路第一编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0125] 示例性的,接收装置在对上述的两路编码比特信号进行解码时,可以直接通过并串转换的方式来进行解码,也可以将两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,使其与另一路编码比特信号对齐后,再将两路编码比特信号进行串并转换来进行解码。
[0126] 本发明的实施例提供的编码解调方法,接收装置在接收到该发送装置所发送的发射信号后,对该发射信号进行解调,生成一路正交电信号和一路同相电信号,并对该正交电信号和该同相电信号进行判决及解映射,得到N+1路信号,然后对该N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,最后将上述的比特信号及其他N-1路信号作为输出信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0127] 实施例五
[0128] 下面将示例性的对本发明实施例提供的编码调制和解调方法在具体场景中进行介绍。以下实施例中与上述实施例相关的技术术语、概念等的说明可以参照上述的实施例。以下实施例主要针对16QAM编码调制与解调的过程。
[0129] 具体的,发送装置对接收到的3(即参数N为3)路比特信号进行16-QAM编码调制的过程如下:
[0130] 首先,发送装置接收三路比特信号,其中,上述的三路比特信号(信号a、信号b、信号c)的信号周期为T,信号速率为1/T;其次,发送装置将三路比特信号中的信号a进行串并转换,生成两路同步的第一比特信号(a1和a2),并将上述的信号a1和信号a2进行延时控制,使得信号a1和信号a2在时间上相差1个时钟周期T;其中,上述的进行延时之前的信号a1和信号a2的信号周期为2T、信号速率为1/(2T),经过延时控制之后的信号a1和信号a2相差一个T;然后,该发送装置根据16-QAM调制方式对经过延时控制的信号a1和信号a2连同信号b和信号c一起进行16-QAM映射,从而得到一路正交电信号和一路同相电信号;最后,该发送装置将上述的正交电信号和上述的同相电信号进行调制,从而得到需要发送至接收装置的发射信号。
[0131] 其中,发送装置在根据16-QAM调制方式对应的映射方式对信号a1和信号a2连同信号b和信号c一起进行16-QAM映射时,发送装置可以根据该信号a1和信号a2来确定映射后的正交电信号和同相电信号的象限,同时根据信号b和信号c来确定映射后的正交电信号和同相电信号的象限内的星座点。具体的,参照图6所示的16-QAM映射图可知,当信号a1和信号a2分别为00,01,10,11时,对应的映射后的正交电信号和同相电信号分别在第1,4,2,3象限。而参照表1所示的一种16-QAM映射表,示例性的,当信号a1和信号a2为00时,对应的映射后的正交电信号和同相电信号在第1象限,且该映射后的正交电信号和同相电信号在第1象限内的星座点为(3,3),(1,3),(3,1),(1,1)。
[0132]
[0133]
[0134] 表1
[0135] 具体的,接收装置对接收到的发射信号进行16-QAM编码解调的过程如下:
[0136] 首先,接收装置在接收到发送装置发送的发射信号后,将该发射信号与本振信号进行混频得到一路正交支路模拟信号和一路同相支路模拟信号;其次,接收装置将该正交支路模拟信号和同相支路模拟信号进行模数转换得到正交支路数字信号和同相支路数字信号,并对其进行均衡和同步,从而得到处理后的正交电信号和同相电信号;然后,接收装置根据上述接收装置所用到的图6所示的16-QAM映射图及表1所示的16-QAM映射表,对均衡后的正交电信号和同相电信号进行判决及解映射和解映射,从而得到4路信号(信号a1、信号a2、信号b和信号c),并对信号a1和信号a2进行解码,得到信号a;最后,发送装置将信号a、信号b和信号c一起作为输出信号。
[0137] 此外,参照图7所示的实现128Gb/s传输的3种方案频谱图可知,当信号能量为-10db(Decibel,分贝)时,本发明实现16QAM调制解调时所需信号频率为18GH(千兆赫兹),而相应的现有技术中实现16QAM调制解调时所需信号频率为25GH,实现8QAM调制解调时所需信号频率为32GH,可以明显看出,本发明实现16QAM调制解调时所需信号频率相比现有技术中实现16QAM及8QAM调制解调时所需信号频率要小,因此,可以得出,本发明所提供的编码调制解调的方法能够压缩信号频谱,从而有效的降低系统的对器件带宽的要求,进而提高了系统性能。
[0138] 需要说明的,本实施例中的基于16-QAM编码规则的16-QAM编码调制与解调的过程只是一种示例,本发明还可以根据其他编码方式对应的QAM编码规则(如,4-QAM编码规则、32-QAM编码规则、64-QAM编码规则)进行编码调制与解调的过程,这里不做限制。
[0139] 本发明的实施例提供的编码调制方法,发送装置通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收装置,使得该接收装置按解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0140] 实施例六
[0141] 本发明的实施例提供一种发送设备,该发送设备具体的工作原理与其他接收设备的交互、相关的技术术语、概念等内容可以参考图1实施例所示的发送装置,此处不做赘述。
[0142] 示例性的,如图8所示,该发送设备6包括接收器61和处理器62,其中:
[0143] 接收器61,用于接收N路比特信号;
[0144] 处理器62,用于将N路比特信号中的任一路比特信号进行串并转换,生成两路第一比特信号;其中,参数N为大于1的自然数;及用于对两路第一比特信号进行延时控制,生成两路编码比特信号;其中,上述的两路编码比特信号相差1个时钟周期T;及用于将上述的两路编码比特信号与其他N-1路比特信号进行QAM映射,生成一路正交电信号和一路同相电信号;上述的同相电信号和正交电信号的四个象限由两路编码比特信号在同一时刻对应的比特值确定;及用于将正交电信号与同相电信号进行调制,得到发射信号。
[0145] 可选的,处理器62对两路第一比特信号进行延时控制,生成两路编码比特信号具体包括:将两路第一比特信号中的任一路第一比特信号延时1个时钟周期T,生成一路编码比特信号;将两路第一比特信号中的另一路第一比特信号作为另一路编码比特信号。
[0146] 本发明的实施例提供的发送设备,该发送设备通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收设备,使得该接收设备解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0147] 本发明实施例对发送设备的单元划分,是一种示例性的说明,在实际中可以有多种单元的划分方法来构成本发明实施例的发送设备。
[0148] 实施例七
[0149] 本发明的实施例提供一种接收设备,该接收设备具体的工作原理与其他接收设备的交互、相关的技术术语、概念等内容可以参考图2、3实施例所示的接收装置,此处不做赘述。
[0150] 示例性的,如图9所示,该接收设备7包括接收器71和处理器72,其中:
[0151] 接收器71,用于接收发送设备发送的发射信号。
[0152] 处理器72,用于对发射信号进行解调,生成一路正交电信号和一路同相电信号;及用于对正交电信号和同相电信号进行判决及解映射,得到N+1路信号;其中,参数N为大于1的自然数;及用于将N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0153] 可选的,接收器71接收发送设备发送的发射信号之后,处理器72对发射信号进行解调,生成一路正交电信号和一路同相电信号具体包括:将发射信号与本振信号进行混频,生成一路正交支路模拟信号和一路同相支路模拟信号;分别对正交支路模拟信号和同相支路模拟信号进行模数转换,得到一路正交电信号和一路同相电信号。
[0154] 可选的,处理器71将N+1路信号中的两路编码比特信号进行解码,生成一路比特信号具体包括:对N+1路信号中的两路编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0155] 可选的,处理器71将N+1路信号中的两路编码比特信号进行解码,生成一路比特信号具体包括:将N+1路信号中的两路编码比特信号中未延时的一路编码比特信号延时1个时钟周期T,得到一路第一编码比特信号;将两路编码比特信号中的另一路编码比特信号作为另一第一编码比特信号;对两路第一编码比特信号进行并串转换,生成一路比特信号,并将该比特信号与其他N-1路信号作为输出信号。
[0156] 本发明的实施例提供的接收设备,接收设备在接收到该发送设备所发送的发射信号后,对该发射信号进行解调,生成一路正交电信号和一路同相电信号,并按照发送端的QAM调制映射规对该正交电信号和该同相电信号进行判决及解映射,得到N+1路信号,然后对该N+1路信号中的两路编码比特信号进行解码,生成一路比特信号,最后将上述的比特信号及其他N-1路信号作为输出信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0157] 本发明实施例对接收设备的单元划分,是一种示例性的说明,在实际中可以有多种单元的划分方法来构成本发明实施例的接收设备。
[0158] 实施例八
[0159] 本发明实施例提供的发送装置和接收装置还可以构成信号传输系统,以实现如图4至图6所示实施例提供的编码调制和解调方法。示例性的,如图10所示,该信号传输系统8包括:发送装置81及接收装置82。其中,该发送装置81,可以是如图1所示的发送装置;该接收装置82,可以是如图2、3所示的接收装置。
[0160] 本发明的实施例提供的发送设备,该发送设备通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收设备,使得该接收设备解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0161] 实施例九
[0162] 本发明实施例提供的发送设备和接收设备还可以构成信号传输系统,以实现如图4至图6所示实施例提供的编码调制和解调方法。示例性的,如图11所示,该信号传输系统9包括:发送设备91及接收设备92。其中,该发送设备91,可以是如图7所示的发送设备;该接收设备92,可以是如图8所示的接收设备。
[0163] 本发明的实施例提供的发送设备,该发送设备通过将接收到的N路比特信号中的任一路比特新号进行串并转换,生成两路第一比特信号,将两路第一比特信号进行延时控制,生成两路相差1个时钟周期T的编码比特信号,然后将该两路编码比特信号与其他N-1路比特新号进行QAM正交幅度调制映射,生成一路正交电信号和一路同相电信号,最后将该正交电信号与该同相电信号进行调制得到的发射信号发送至接收设备,使得该接收设备解调该发射信号,从而恢复出该N路比特信号。相比于现有技术,本发明不仅降低了信号的包络起伏程度,还降低了正交电信号与同相电信号的符号反转率,使得信号更加接近恒包络,从而抑制了链路传输时的非线性效应,压缩了信号频谱,改善了接收端在对接收到的信号进行相位恢复时的跳周效应,进而提高了系统性能。
[0164] 所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,仅以上述各功能模块的划分进行举例说明,实际应用中,可以根据需要而将上述功能分配由不同的功能模块完成,即将装置的内部结构划分成不同的功能模块,以完成以上描述的全部或者部分功能。上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
[0165] 在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
[0166] 所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
[0167] 另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
[0168] 所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。以上所述,以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。