基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路转让专利

申请号 : CN201610101430.1

文献号 : CN105721137B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 胡春华

申请人 : 重庆荣凯川仪仪表有限公司

摘要 :

本发明提供一种基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路,T型分数阶积分电路模块由六部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成。本发明采用T型结构,设计制作了PCB电路,0.7阶分数阶积分电路由六部分组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。

权利要求 :

1.基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路,其特征在于:利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U5、0.7阶积分电路模块U6、0.7阶积分电路模块U7构成反相加法器和反相0.7阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;

所述0.7阶分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy串联,形成第二部分,电阻Rz与电容Cz串联,形成第三部分,电阻Rw与电容Cw串联,形成第四部分,电阻Ru与电容Cu串联,形成第五部分,电阻Rv与电容Cv串联,形成第六部分,第一部分与后面五部分为并联连接;所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成;所述电阻Rx=25.13M,所述电位器Rx1=0K,所述电阻Rx2=22M、Rx3=3M、Rx4=100K、Rx5=30K,所述电容Cx=0.1068uF,所述电容Cx1=

100nF、Cx2=6.8nF、Cx3悬空、Cx4悬空;所述电阻Ry=9.793M,所述电位器Ry1=0,所述电阻Ry2=9.1M、Ry3=680K、Ry4=10K、Ry5=3K,所述电容Cy=1.5834uF,所述电容Cy1=1.5uF、Cy2=47nF、Cy3=33nF、Cy4=3.3nF;所述电阻Rz=2.860M,所述电位器Rz1=0K和所述电阻Rz2=2M、Rz3=820K、Rz4=20K、Rz5=20K,所述电容Cz=0.6048uF,所述电容Cz1=330nF、Cz2=220nF、Cz3=47nF、Cz4=6.8nF;所述电阻Rw=0.5600M,所述电位器Rw1=3.9K,所述电阻Rw2=500K、Rw3=51K、Rw4=5.1K、Rw5=0K,所述电容Cw=0.3448uF,所述电容Cw1=

330nF、Cw2=6.8nF、Cw3=4.7nF、Cw4=3.3nF;所述电阻Ru=0.1215M,所述电位器Ru1=

1.5K,所述电阻Ru2=100K、Ru3=20K、Ru4=0K、Ru5=0K,所述电容Cu=0.177uF,所述电容Cu1=150nF、Cu2=22nF、Cu3=4.7nF、Cu4悬空;所述电阻Rv=0.02776M,所述电位器Rv1=

2.66K,所述电阻Rv2=20K、Rv3=5.1K、Rv4=0K、Rv5=0K,所述电容Cv=0.0866uF,所述电容Cv1=47nF、Cv2=33nF、Cv3=6.8nF、Cv4悬空;

所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0.7阶积分电路模块U5、

0.7阶积分电路模块U6,所述运算放大器U2连接乘法器U3和0.7阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;

所述运算放大器U1的第1引脚通过电阻R8与U1的第6引脚相接,第2引脚通过电阻R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接T型分数阶积分电路U6的A引脚,第7引脚通过电阻R1与第13引脚相接,通过电阻R5与第2引脚相接,接乘法器U4的第1引脚,接T型分数阶积分电路U6的B引脚,第8引脚通过电阻R4与第9引脚相接,接乘法器U3的第1引脚,接乘法器U4的第3引脚,接T型分数阶积分电路U5的B引脚,第9引脚接T型分数阶积分电路U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接;

所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚通过电阻R12与第9引脚相接,接乘法器U3的第3引脚,接T型分数阶积分电路U7的B引脚,第9引脚接T型分数阶积分电路U7的A引脚,第13引脚通过电阻R9接第14引脚,第14引脚通过电阻R11接第9引脚;

所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U1第6引脚,第8引脚接VCC;

所述乘法器U4的第1引脚接U1的第7脚,第3引脚接U1的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC;

所述0.7阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,U5的B引脚接运算放大器U1的第8引脚;

所述0.7阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,U6的B引脚接运算放大器U1的第7引脚;

所述0.7阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,U7的B引脚接运算放大器U2的第8引脚。

说明书 :

基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路

技术领域

[0001] 本发明涉及一种通用分数阶积分电路模块及其0.7阶混沌系统电路实现,特别涉及一个基于T型结构的通用分数阶积分电路模块的0.7阶Lü混沌系统电路。

背景技术

[0002] 因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用T型结构,设计制作了PCB电路,整个电路模块电路由六部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成,0.7阶分数阶积分电路由六部分组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。

发明内容

[0003] 本发明要解决的技术问题是提供一种基于T型结构的分数阶积分电路模块的0.7阶Lü混沌系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
[0004] 1、一种T型0.7阶分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy串联,形成第二部分,电阻Rz与电容Cz串联,形成第三部分,电阻Rw与电容Cw串联,形成第四部分,电阻Ru与电容Cu串联,形成第五部分,电阻Rv与电容Cv串联,形成第六部分,第一部分与后面五部分为并联连接;所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成;所述电阻Rx=25.13M,所述电位器Rx1=0K,所述电阻Rx2=22M、Rx3=3M、Rx4=100K、Rx5=30K,所述电容Cx=0.1068uF,所述电容Cx1=100nF、Cx2=6.8nF、Cx3悬空、Cx4悬空;所述电阻Ry=
9.793M,所述电位器Ry1=0,所述电阻Ry2=9.1M、Ry3=680K、Ry4=10K、Ry5=3K,所述电容Cy=1.5834uF,所述电容Cy1=1.5uF、Cy2=47nF、Cy3=33nF、Cy4=3.3nF;所述电阻Rz=
2.860M,所述电位器Rz1=0K和所述电阻Rz2=2M、Rz3=820K、Rz4=20K、Rz5=20K,所述电容Cz=0.6048uF,所述电容Cz1=330nF、Cz2=220nF、Cz3=47nF、Cz4=6.8nF;所述电阻Rw=0.5600M,所述电位器Rw1=3.9K,所述电阻Rw2=500K、Rw3=51K、Rw4=5.1K、Rw5=0K,所述电容Cw=0.3448uF,所述电容Cw1=330nF、Cw2=6.8nF、Cw3=4.7nF、Cw4=3.3nF;所述电阻Ru=0.1215M,所述电位器Ru1=1.5K,所述电阻Ru2=100K、Ru3=20K、Ru4=0K、Ru5=0K,所述电容Cu=0.177uF,所述电容Cu1=150nF、Cu2=22nF、Cu3=4.7nF、Cu4悬空;所述电阻Rv=0.02776M,所述电位器Rv1=2.66K,所述电阻Rv2=20K、Rv3=5.1K、Rv4=0K、Rv5=0K,所述电容Cv=0.0866uF,所述电容Cv1=47nF、Cv2=33nF、Cv3=6.8nF、Cv4悬空。
[0005] 2、基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路,其特征在于:
[0006] (1)Lü混沌系统i为:
[0007]
[0008] (2)0.7阶Lü混沌系统ii为:
[0009]
[0010] (2)根据0.7阶Lü混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U5、0.7阶积分电路模块U6、0.7阶积分电路模块U7构成反相加法器和反相0.7阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
[0011] 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0.7阶积分电路模块U5、0.7阶积分电路模块U6,所述运算放大器U2连接乘法器U3和0.7阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
[0012] 所述运算放大器U1的第1引脚通过电阻R8与U1的第6引脚相接,第2引脚通过电阻R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接T型分数阶积分电路U6的A引脚,第7引脚接输出y,通过电阻R1与第13引脚相接,通过电阻R5与第2引脚相接,接乘法器U4的第1引脚,接T型分数阶积分电路U6的B引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,接乘法器U3的第1引脚,接乘法器U4的第3引脚,接T型分数阶积分电路U5的B引脚,第9引脚接T型分数阶积分电路U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接;
[0013] 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R12与第9引脚相接,接乘法器U3的第3引脚,接接T型分数阶积分电路U7的B1引脚,第9引脚接T型分数阶积分电路U7的A引脚,第13引脚通过电阻R9接第14引脚,第14引脚通过电阻R11接第9引脚;
[0014] 所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U1第6引脚,第8引脚接VCC;
[0015] 所述乘法器U4的第1引脚接U1的第7脚,第3引脚接U1的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC。
[0016] 所述0.7阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,U5的B引脚接接运算放大器U1的第8引脚;
[0017] 所述0.7阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,U6的B引脚接接运算放大器U1的第7引脚;
[0018] 所述0.7阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,U7的B引脚接接运算放大器U2的第8引脚。
[0019] 本发明的有益效果是:采用T型结构,设计制作了PCB电路,电路由六部分组成,第一部分由四个电阻和一个电位器串联后,与四个电容并联组成,后面五部分均由四个电阻和一个电位器串联后,与四个电容并联部分相串联组成,T型0.7阶通用积分电路由六部分组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。

附图说明

[0020] 图1为本发明的T型分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.7阶积分电路模块图(c)。
[0021] 图2为本发明优选实施例的电路连接结构示意图。
[0022] 图3和图4为本发明的电路实际连接图。

具体实施方式

[0023] 下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
[0024] 1、一种T型0.7阶分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy串联,形成第二部分,电阻Rz与电容Cz串联,形成第三部分,电阻Rw与电容Cw串联,形成第四部分,电阻Ru与电容Cu串联,形成第五部分,电阻Rv与电容Cv串联,形成第六部分,第一部分与后面五部分为并联连接;所述电阻Rx由电位器Rx1和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ry1和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cy1、Cy2、Cy3、Cy4并联组成;所述电阻Rz由电位器Rz1和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Cz1、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rw1和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cw1、Cw2、Cw3、Cw4并联组成;所述电阻Ru由电位器Ru1和电阻Ru2、Ru3、Ru4、Ru5串联组成,所述电容Cu由电容Cu1、Cu2、Cu3、Cu4并联组成;所述电阻Rv由电位器Rv1和电阻Rv2、Rv3、Rv4、Rv5串联组成,所述电容Cv由电容Cv1、Cv2、Cv3、Cv4并联组成;所述电阻Rx=25.13M,所述电位器Rx1=0K,所述电阻Rx2=22M、Rx3=3M、Rx4=100K、Rx5=30K,所述电容Cx=0.1068uF,所述电容Cx1=100nF、Cx2=6.8nF、Cx3悬空、Cx4悬空;所述电阻Ry=
9.793M,所述电位器Ry1=0,所述电阻Ry2=9.1M、Ry3=680K、Ry4=10K、Ry5=3K,所述电容Cy=1.5834uF,所述电容Cy1=1.5uF、Cy2=47nF、Cy3=33nF、Cy4=3.3nF;所述电阻Rz=
2.860M,所述电位器Rz1=0K和所述电阻Rz2=2M、Rz3=820K、Rz4=20K、Rz5=20K,所述电容Cz=0.6048uF,所述电容Cz1=330nF、Cz2=220nF、Cz3=47nF、Cz4=6.8nF;所述电阻Rw=0.5600M,所述电位器Rw1=3.9K,所述电阻Rw2=500K、Rw3=51K、Rw4=5.1K、Rw5=0K,所述电容Cw=0.3448uF,所述电容Cw1=330nF、Cw2=6.8nF、Cw3=4.7nF、Cw4=3.3nF;所述电阻Ru=0.1215M,所述电位器Ru1=1.5K,所述电阻Ru2=100K、Ru3=20K、Ru4=0K、Ru5=0K,所述电容Cu=0.177uF,所述电容Cu1=150nF、Cu2=22nF、Cu3=4.7nF、Cu4悬空;所述电阻Rv=0.02776M,所述电位器Rv1=2.66K,所述电阻Rv2=20K、Rv3=5.1K、Rv4=0K、Rv5=0K,所述电容Cv=0.0866uF,所述电容Cv1=47nF、Cv2=33nF、Cv3=6.8nF、Cv4悬空。
[0025] 2、基于T型分数阶积分电路模块的0.7阶Lü混沌系统电路,其特征在于:
[0026] (1)Lü混沌系统i为:
[0027]
[0028] (2)0.7阶Lü混沌系统ii为:
[0029]
[0030] (2)根据0.7阶Lü混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U5、0.7阶积分电路模块U6、0.7阶积分电路模块U7构成反相加法器和反相0.7阶积分器,利用乘法器U3和乘法器U4实现乘法运算,所述运算放大器U1和运算放大器U2采用LF347N,所述乘法器U3和乘法器U4采用AD633JN;
[0031] 所述运算放大器U1连接运算放大器U2、乘法器U3、乘法器U4和0.7阶积分电路模块U5、0.7阶积分电路模块U6,所述运算放大器U2连接乘法器U3和0.7阶积分电路模块U7,所述乘法器U3连接运算放大器U1,所述乘法器U4连接运算放大器U2;
[0032] 所述运算放大器U1的第1引脚通过电阻R8与U1的第6引脚相接,第2引脚通过电阻R6与第1引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接T型分数阶积分电路U6的A引脚,第7引脚接输出y,通过电阻R1与第13引脚相接,通过电阻R5与第2引脚相接,接乘法器U4的第1引脚,接T型分数阶积分电路U6的B引脚,第8引脚接输出x,通过电阻R4与第9引脚相接,接乘法器U3的第1引脚,接乘法器U4的第3引脚,接T型分数阶积分电路U5的B引脚,第9引脚接T型分数阶积分电路U5的A引脚,第13引脚通过电阻R2与第14引脚相接,第14引脚通过电阻R3与第9引脚相接;
[0033] 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R12与第9引脚相接,接乘法器U3的第3引脚,接接T型分数阶积分电路U7的B1引脚,第9引脚接T型分数阶积分电路U7的A引脚,第13引脚通过电阻R9接第14引脚,第14引脚通过电阻R11接第9引脚;
[0034] 所述乘法器U3的第1引脚接U1的第8脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R7接U1第6引脚,第8引脚接VCC;
[0035] 所述乘法器U4的第1引脚接U1的第7脚,第3引脚接U1的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R10接U2第13引脚,第8引脚接VCC。
[0036] 所述0.7阶积分电路模块U5的A引脚接运算放大器U1的第9引脚,U5的B引脚接接运算放大器U1的第8引脚;
[0037] 所述0.7阶积分电路模块U6的A引脚接运算放大器U1的第6引脚,U6的B引脚接接运算放大器U1的第7引脚;
[0038] 所述0.7阶积分电路模块U7的A引脚接运算放大器U2的第9引脚,U7的B引脚接接运算放大器U2的第8引脚。
[0039] 电路中电阻R1=R4=2.78kΩ,R2=R3=R6=R8=R9=R11=10kΩ,R5=5kΩ,R7=R10=1kΩ,R12=33.33kΩ。
[0040] 当然,上述说明并非对本发明的限制,本发明也不仅限于上述举例,本技术领域的普通技术人员在本发明的实质范围内所做出的变化、改型、添加或替换,也属于本发明的保护范围。