阵列基板母板及其制作方法、显示装置转让专利

申请号 : CN201610274032.X

文献号 : CN105957867B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王静郭会斌丁向前白金超刘耀

申请人 : 京东方科技集团股份有限公司北京京东方显示技术有限公司

摘要 :

本发明提供了一种阵列基板母板及其制作方法、显示装置,属于显示技术领域。其中,阵列基板母板的制作方法,至少包括在衬底基板的第一区域形成第一显示产品的膜层图形和在衬底基板的第二区域形成第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,所述制作方法包括:在绝缘层上形成第二导电图形之前,减小第一区域所述绝缘层的厚度,所述第二导电图形通过贯穿所述绝缘层的过孔结构与位于所述绝缘层下的第一导电图形连接。通过本发明的技术方案,在阵列基板上形成不同显示产品的膜层图形时,能够避免出现Mura不良。

权利要求 :

1.一种阵列基板母板的制作方法,至少包括在衬底基板的第一区域形成第一显示产品的膜层图形和在衬底基板的第二区域形成第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,其特征在于,所述制作方法包括:在绝缘层上形成第二导电图形之前,减小第一区域所述绝缘层的厚度,所述第二导电图形通过贯穿所述绝缘层的过孔结构与位于所述绝缘层下的第一导电图形连接。

2.根据权利要求1所述的阵列基板母板的制作方法,其特征在于,所述制作方法具体包括:形成所述第一导电图形;

形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构;

减小第一区域所述绝缘层的厚度;

在所述绝缘层上形成所述第二导电图形。

3.根据权利要求2所述的阵列基板母板的制作方法,其特征在于,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:在形成有第一导电图形的衬底基板上形成所述绝缘层;

在所述绝缘层上涂覆正性光刻胶,利用灰色调掩膜板对所述正性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全不透光图形对应所述第二区域除所述过孔结构之外的区域;

对正性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;

对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;

去除光刻胶部分保留区域的正性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。

4.根据权利要求2所述的阵列基板母板的制作方法,其特征在于,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:在形成有第一导电图形的衬底基板上形成所述绝缘层;

在所述绝缘层上涂覆负性光刻胶,利用灰色调掩膜板对所述负性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全不透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全透光图形对应所述第二区域除所述过孔结构之外的区域;

对负性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;

对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;

去除光刻胶部分保留区域的负性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。

5.根据权利要求3或4所述的阵列基板母板的制作方法,其特征在于,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。

6.根据权利要求5所述的阵列基板母板的制作方法,其特征在于,所述制作方法具体包括:提供一衬底基板;

在所述衬底基板的第一区域形成像素电极;

在形成有所述像素电极的衬底基板的第一区域形成薄膜晶体管的栅极;

在形成有所述栅极的衬底基板的第一区域形成栅绝缘层;

在第一区域的所述栅绝缘层上形成有源层;

在形成有所述有源层的衬底基板的第一区域形成薄膜晶体管的源极和漏极;

在形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域形成包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;

在第一区域的所述钝化层上形成导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。

7.根据权利要求5所述的阵列基板母板的制作方法,其特征在于,所述导电连接线为采用透明导电层制成。

8.根据权利要求7所述的阵列基板母板的制作方法,其特征在于,所述导电连接线与阵列基板第一区域的公共电极为通过一次构图工艺同时形成。

9.一种阵列基板母板,所述阵列基板母板至少包括形成在衬底基板第一区域的第一显示产品的膜层图形和形成在衬底基板第二区域的第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,其特征在于,所述阵列基板包括位于绝缘层下的第一导电图形和位于所述绝缘层上的第二导电图形,所述第二导电图形通过贯穿所述绝缘层的过孔结构与所述第一导电图形连接,其中,第一区域的所述绝缘层的厚度小于第二区域所述绝缘层的厚度。

10.根据权利要求9所述的阵列基板母板,其特征在于,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。

11.根据权利要求10所述的阵列基板母板,其特征在于,所述阵列基板具体包括:衬底基板;

位于所述衬底基板的第一区域的像素电极;

位于形成有所述像素电极的衬底基板的第一区域的薄膜晶体管的栅极;

位于形成有所述栅极的衬底基板的第一区域的栅绝缘层;

位于第一区域的所述栅绝缘层上的有源层;

位于形成有所述有源层的衬底基板的第一区域的薄膜晶体管的源极和漏极;

位于形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域的包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;

位于第一区域的所述钝化层上的导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。

12.根据权利要求10所述的阵列基板母板,其特征在于,所述导电连接线与阵列基板第一区域的公共电极为同层同材料设置。

13.一种显示装置,其特征在于,包括如权利要求9-12中任一项所述的第一显示产品。

说明书 :

阵列基板母板及其制作方法、显示装置

技术领域

[0001] 本发明涉及显示技术领域,特别是指一种阵列基板母板及其制作方法、显示装置。

背景技术

[0002] MMG(Multi Mode Group,多显示模式组)产品即是在同一张衬底基板上,同时形成两种或两种以上显示产品的图形,这样可以提高衬底基板的利用率,降低投入成本。目前如图1所示的43MMG产品已经量产,43MMG产品是在同一张衬底基板上形成43英寸的ADS显示产品和18.5英寸的HADS显示产品的图形。
[0003] 对于43英寸的ADS(高级超维场转换)显示产品和18.5英寸的HADS(高开口率高级超维场转换)显示产品来说,43英寸的ADS显示产品的深孔密度小于18.5英寸的HADS显示产品的深孔密度,其中,深孔为贯穿至少两层绝缘层的过孔,由于在深孔处容易出现凹陷,导致在MMG产品的阵列基板上涂覆配向膜时,配向膜容易在深孔处易发生扩散不均,导致最终的显示产品出现显示Mura(不均匀)的问题。

发明内容

[0004] 本发明要解决的技术问题是提供一种阵列基板母板及其制作方法、显示装置,在阵列基板上形成不同显示产品的膜层图形时,能够避免出现Mura不良。
[0005] 为解决上述技术问题,本发明的实施例提供技术方案如下:
[0006] 一方面,提供一种阵列基板母板的制作方法,至少包括在衬底基板的第一区域形成第一显示产品的膜层图形和在衬底基板的第二区域形成第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,所述制作方法包括:
[0007] 在绝缘层上形成第二导电图形之前,减小第一区域所述绝缘层的厚度,所述第二导电图形通过贯穿所述绝缘层的过孔结构与位于所述绝缘层下的第一导电图形连接。
[0008] 进一步地,所述制作方法具体包括:
[0009] 形成所述第一导电图形;
[0010] 形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构;
[0011] 减小第一区域所述绝缘层的厚度;
[0012] 在所述绝缘层上形成所述第二导电图形。
[0013] 进一步地,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:
[0014] 在形成有第一导电图形的衬底基板上形成所述绝缘层;
[0015] 在所述绝缘层上涂覆正性光刻胶,利用灰色调掩膜板对所述正性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全不透光图形对应所述第二区域除所述过孔结构之外的区域;
[0016] 对正性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;
[0017] 对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;
[0018] 去除光刻胶部分保留区域的正性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。
[0019] 进一步地,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:
[0020] 在形成有第一导电图形的衬底基板上形成所述绝缘层;
[0021] 在所述绝缘层上涂覆负性光刻胶,利用灰色调掩膜板对所述负性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全不透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全透光图形对应所述第二区域除所述过孔结构之外的区域;
[0022] 对负性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;
[0023] 对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;
[0024] 去除光刻胶部分保留区域的负性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。
[0025] 进一步地,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。
[0026] 进一步地,所述制作方法具体包括:
[0027] 提供一衬底基板;
[0028] 在所述衬底基板的第一区域形成像素电极;
[0029] 在形成有所述像素电极的衬底基板的第一区域形成薄膜晶体管的栅极;
[0030] 在形成有所述栅极的衬底基板的第一区域形成栅绝缘层;
[0031] 在第一区域的所述栅绝缘层上形成有源层;
[0032] 在形成有所述有源层的衬底基板的第一区域形成薄膜晶体管的源极和漏极;
[0033] 在形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域形成包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;
[0034] 在第一区域的所述钝化层上形成导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。
[0035] 进一步地,所述导电连接线为采用透明导电层制成。
[0036] 进一步地,所述导电连接线与阵列基板第一区域的公共电极为通过一次构图工艺同时形成。
[0037] 本发明实施例还提供了一种阵列基板母板,所述阵列基板母板至少包括形成在衬底基板第一区域的第一显示产品的膜层图形和形成在衬底基板第二区域的第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,所述阵列基板包括位于绝缘层下的第一导电图形和位于所述绝缘层上的第二导电图形,所述第二导电图形通过贯穿所述绝缘层的过孔结构与所述第一导电图形连接,其中,第一区域的所述绝缘层的厚度小于第二区域所述绝缘层的厚度。
[0038] 进一步地,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。
[0039] 进一步地,所述阵列基板具体包括:
[0040] 衬底基板;
[0041] 位于所述衬底基板的第一区域的像素电极;
[0042] 位于形成有所述像素电极的衬底基板的第一区域的薄膜晶体管的栅极;
[0043] 位于形成有所述栅极的衬底基板的第一区域的栅绝缘层;
[0044] 位于第一区域的所述栅绝缘层上的有源层;
[0045] 位于形成有所述有源层的衬底基板的第一区域的薄膜晶体管的源极和漏极;
[0046] 位于形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域的包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;
[0047] 位于第一区域的所述钝化层上的导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。
[0048] 进一步地,所述导电连接线与阵列基板第一区域的公共电极为同层同材料设置。
[0049] 本发明实施例还提供了一种显示装置,包括如上所述的第一显示产品。
[0050] 本发明的实施例具有以下有益效果:
[0051] 上述方案中,在阵列基板上形成不同显示产品的膜层图形时,在不增加构图工艺的前提下,减小深孔密度比较大的显示产品的绝缘层的厚度,进而减小该显示产品过孔的深度,这样之后在阵列基板上涂覆配向膜时,能够提高配向膜在过孔处的扩散效果,从而避免出现Mura不良。

附图说明

[0052] 图1为MMG产品的结构示意图;
[0053] 图2为本发明实施例对光刻胶进行曝光的示意图;
[0054] 图3为本发明实施例对光刻胶进行显影后的示意图;
[0055] 图4为本发明实施例刻蚀出过孔后的示意图;
[0056] 图5为本发明实施例对光刻胶进行灰化后的示意图;
[0057] 图6为本发明实施例对钝化层进行减薄后的示意图;
[0058] 图7为本发明实施例形成第二透明导电层后的示意图。
[0059] 附图标记
[0060] 1  衬底基板     2  第一透明导电层  3  栅绝缘层  4 有源层
[0061] 5  源漏金属层   6  钝化层          7  光刻胶    8 灰色调掩膜板[0062] 9  完全透光图形 10 部分透光图形    11 第二透明导电层
[0063] 12 第一过孔     13 第二过孔        14 栅金属层

具体实施方式

[0064] 为使本发明的实施例要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述。
[0065] 现有43MMG产品中,18.5英寸的HADS显示产品的薄膜晶体管的漏极和像素电极之间是通过深孔搭接的,即18.5英寸的HADS显示产品每一亚像素区域内都设置有一深孔,因此,18.5英寸的HADS显示产品的深孔密度明显比43英寸的ADS显示产品的深孔密度大,由于在深孔处容易出现凹陷,导致在MMG产品的阵列基板上涂覆配向膜时,配向膜容易在深孔处易发生扩散不均,导致最终的显示产品出现显示Mura的问题。
[0066] 为了解决上述问题,本发明的实施例提供一种阵列基板母板及其制作方法、显示装置,在阵列基板母板上形成不同显示产品的膜层图形时,能够避免出现Mura不良。
[0067] 实施例一
[0068] 本实施例提供一种阵列基板母板的制作方法,至少包括在衬底基板的第一区域形成第一显示产品的膜层图形和在衬底基板的第二区域形成第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,所述制作方法包括:
[0069] 在绝缘层上形成第二导电图形之前,减小第一区域所述绝缘层的厚度,所述第二导电图形通过贯穿所述绝缘层的过孔结构与位于所述绝缘层下的第一导电图形连接。
[0070] 本实施例中,在阵列基板上形成不同显示产品的膜层图形时,在不增加构图工艺的前提下,减小深孔密度比较大的显示产品的绝缘层的厚度,进而减小该显示产品过孔的深度,这样之后在阵列基板上涂覆配向膜时,能够提高配向膜在过孔处的扩散效果,从而避免出现显示Mura的问题。
[0071] 进一步地,所述制作方法具体包括:
[0072] 形成所述第一导电图形;
[0073] 形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构;
[0074] 减小第一区域所述绝缘层的厚度;
[0075] 在所述绝缘层上形成所述第二导电图形。
[0076] 具体实施例中,可以通过灰色调掩膜板或半色调掩膜板曝光实现减小第一区域绝缘层的厚度。
[0077] 进一步地,在利用正性光刻胶进行光刻工艺时,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:
[0078] 在形成有第一导电图形的衬底基板上形成所述绝缘层;
[0079] 在所述绝缘层上涂覆正性光刻胶,利用灰色调掩膜板对所述正性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全不透光图形对应所述第二区域除所述过孔结构之外的区域;
[0080] 对正性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;
[0081] 对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;
[0082] 去除光刻胶部分保留区域的正性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。
[0083] 进一步地,在利用负性光刻胶进行光刻工艺时,所述形成覆盖所述第一导电图形的绝缘层,并形成贯穿所述绝缘层的过孔结构,减小第一区域所述绝缘层的厚度,在所述绝缘层上形成所述第二导电图形包括:
[0084] 在形成有第一导电图形的衬底基板上形成所述绝缘层;
[0085] 在所述绝缘层上涂覆负性光刻胶,利用灰色调掩膜板对所述负性光刻胶进行曝光,所述灰色调掩膜板包括部分透光图形、完全透光图形和完全不透光图形,所述完全不透光图形对应用以形成所述过孔结构的区域,所述部分透光图形对应所述第一区域除所述过孔结构之外的区域,所述完全透光图形对应所述第二区域除所述过孔结构之外的区域;
[0086] 对负性光刻胶进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域;
[0087] 对光刻胶完全去除区域的绝缘层进行刻蚀,形成贯穿所述绝缘层的所述过孔结构;
[0088] 去除光刻胶部分保留区域的负性光刻胶,对光刻胶部分保留区域的绝缘层进行刻蚀,减小光刻胶部分保留区域的绝缘层的厚度。
[0089] 进一步地,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。
[0090] 进一步地,所述制作方法具体包括:
[0091] 提供一衬底基板;
[0092] 在所述衬底基板的第一区域形成像素电极;
[0093] 在形成有所述像素电极的衬底基板的第一区域形成薄膜晶体管的栅极;
[0094] 在形成有所述栅极的衬底基板的第一区域形成栅绝缘层;
[0095] 在第一区域的所述栅绝缘层上形成有源层;
[0096] 在形成有所述有源层的衬底基板的第一区域形成薄膜晶体管的源极和漏极;
[0097] 在形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域形成包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;
[0098] 在第一区域的所述钝化层上形成导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。
[0099] 进一步地,为了不影响显示,导电连接线为采用透明导电层制成。
[0100] 进一步地,所述导电连接线与阵列基板第一区域的公共电极为通过一次构图工艺同时形成,这样可以减少阵列基板的构图次数,提高阵列基板的生产效率,降低阵列基板的生产成本。
[0101] 本实施例形成的阵列基板母板与彩膜基板对盒后形成一个大的显示面板,之后对显示面板进行切割即可形成多个43英寸的ADS显示产品和多个18.5英寸的HADS显示产品。
[0102] 实施例二
[0103] 本实施例提供了一种阵列基板母板,所述阵列基板母板至少包括形成在衬底基板第一区域的第一显示产品的膜层图形和形成在衬底基板第二区域的第二显示产品的膜层图形,所述第一显示产品的深孔密度大于所述第二显示产品的深孔密度,深孔为贯穿至少两层绝缘层的过孔,所述阵列基板包括位于绝缘层下的第一导电图形和位于所述绝缘层上的第二导电图形,所述第二导电图形通过贯穿所述绝缘层的过孔结构与所述第一导电图形连接,其中,第一区域的所述绝缘层的厚度小于第二区域所述绝缘层的厚度。
[0104] 本实施例中,在阵列基板上形成不同显示产品的膜层图形时,深孔密度比较大的显示产品的绝缘层的厚度比较小,进而该显示产品过孔的深度也比较小,这样之后在阵列基板上涂覆配向膜时,能够提高配向膜在过孔处的扩散效果,从而避免出现Mura不良。
[0105] 进一步地,第一区域的所述第一导电图形包括薄膜晶体管的漏极和像素电极,第一区域的所述第二导电图形为与所述漏极和所述像素电极分别连接的导电连接线,第一区域的所述绝缘层为钝化层。
[0106] 进一步地,所述阵列基板具体包括:
[0107] 衬底基板;
[0108] 位于所述衬底基板的第一区域的像素电极;
[0109] 位于形成有所述像素电极的衬底基板的第一区域的薄膜晶体管的栅极;
[0110] 位于形成有所述栅极的衬底基板的第一区域的栅绝缘层;
[0111] 位于第一区域的所述栅绝缘层上的有源层;
[0112] 位于形成有所述有源层的衬底基板的第一区域的薄膜晶体管的源极和漏极;
[0113] 位于形成有所述薄膜晶体管的源极和漏极的衬底基板的第一区域的包括有所述过孔结构的钝化层的图形,所述过孔结构包括有对应所述漏极的第一过孔和对应所述像素电极的第二过孔,其中,所述第二过孔还贯穿所述栅绝缘层;
[0114] 位于第一区域的所述钝化层上的导电连接线,所述导电连接线通过所述第一过孔与所述漏极连接,通过所述第二过孔与所述像素电极连接。
[0115] 进一步地,所述导电连接线与阵列基板第一区域的公共电极为同层同材料设置。这样,导电连接线与阵列基板的公共电极可以通过一次构图工艺同时形成,这样可以减少阵列基板的构图次数,提高阵列基板的生产效率,降低阵列基板的生产成本。
[0116] 实施例三
[0117] 本实施例提供了一种显示装置,包括如上所述的第一区域。所述显示装置可以为:液晶面板、液晶电视、液晶显示器、数码相框、手机、平板电脑、导航仪、电子纸等任何具有显示功能的产品或部件。
[0118] 实施例四
[0119] 下面以43MMG产品为例,对本发明的阵列基板母板的制作方法进行进一步介绍。43MMG产品的阵列基板母板的制作方法为:形成第一透明导电层的图形-形成栅金属层的图形-形成源漏金属层的图形-形成钝化层-形成第二透明导电层的图形,本实施例是在原有阵列基板的制作工艺流程不变的前提下,利用半色调掩膜板或灰色调掩膜板对钝化层进行曝光,再通过刻蚀灰化等手段使得18.5英寸的HADS显示产品的钝化层厚度小于43英寸的ADS显示产品的钝化层厚度,从而在不增加构图工艺的前提下,减小18.5英寸的HADS显示产品的钝化层过孔的深度。具体地,本实施例的阵列基板母板的制作方法具体包括以下步骤:
[0120] 步骤1、提供一衬底基板1,在衬底基板1上沉积第一透明导电层2,通过构图工艺形成第一透明导电层2的图形;
[0121] 其中,衬底基板1可为玻璃基板或石英基板。具体地,可以在衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积一层厚度约为 的第一透明导电层2,第一透明导电层2可以选用ITO。在第一透明导电层2上涂覆光刻胶,进行曝光、显影,刻蚀第一透明导电层2,并剥离光刻胶,形成第一透明导电层2的图形,第一透明导电层2的图形包括43英寸的ADS显示产品的公共电极和18.5英寸的HADS显示产品的像素电极。
[0122] 步骤2、在经过步骤1的衬底基板1上形成栅金属层14的图形;
[0123] 具体地,可以在经过步骤2的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积一层厚度约为 的栅金属层14,栅金属层14可以是Cu,Al,Ag,Mo,Cr,Nd,Ni,Mn,Ti,Ta,W等金属以及这些金属的合金。栅金属层14可以是单层结构或者多层结构,多层结构比如Cu\Mo,Ti\Cu\Ti,Mo\Al\Mo等。在栅金属层14上涂覆一层光刻胶,采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于栅金属层14的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的栅金属层,剥离剩余的光刻胶,形成栅金属层14的图形,栅金属层14的图形包括43英寸的ADS显示产品的栅线、薄膜晶体管的栅极和18.5英寸的HADS显示产品的栅线、薄膜晶体管的栅极。
[0124] 步骤3、在经过步骤2的衬底基板1上形成栅绝缘层3和有源层4的图形;
[0125] 具体地,可以采用等离子体增强化学气相沉积(PECVD)方法,在经过步骤2的衬底基板1上沉积厚度约为 的栅绝缘层3,其中,栅绝缘层3的材料可以选用氧化物、氮化物或者氮氧化物,栅绝缘层3可以为单层、双层或多层结构。具体地,栅绝缘层3可以采用SiNx,SiOx或Si(ON)x。
[0126] 在栅绝缘层3上采用磁控溅射、热蒸发或其它成膜方法沉积一层厚度约为的半导体层,在半导体层上涂覆光刻胶,进行曝光、显影,刻蚀半导体层,并剥离光刻胶,形成由半导体层组成的有源层4的图形,有源层4的图形包括43英寸的ADS显示产品的有源层和18.5英寸的HADS显示产品的有源层。
[0127] 步骤4、在经过步骤3的衬底基板1上形成源漏金属层5的图形;
[0128] 具体地,可以在经过步骤3的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积一层厚度约为 的源漏金属层5,源漏金属层5可以是Cu,Al,Ag,Mo,Cr,Nd,Ni,Mn,Ti,Ta,W等金属以及这些金属的合金。源漏金属层5可以是单层结构或者多层结构,多层结构比如Cu\Mo,Ti\Cu\Ti,Mo\Al\Mo等。在源漏金属层5上涂覆一层光刻胶,采用掩膜板对光刻胶进行曝光,使光刻胶形成光刻胶未保留区域和光刻胶保留区域,其中,光刻胶保留区域对应于源漏金属层5的图形所在区域,光刻胶未保留区域对应于上述图形以外的区域;进行显影处理,光刻胶未保留区域的光刻胶被完全去除,光刻胶保留区域的光刻胶厚度保持不变;通过刻蚀工艺完全刻蚀掉光刻胶未保留区域的源漏金属薄膜,剥离剩余的光刻胶,形成源漏金属层5的图形,源漏金属层5的图形包括43英寸的ADS显示产品的数据线、薄膜晶体管的源极、漏极和18.5英寸的HADS显示产品的数据线、薄膜晶体管的源极、漏极。
[0129] 步骤5、在经过步骤4的衬底基板1上形成包括有过孔结构的钝化层6的图形,过孔结构包括有对应18.5英寸的HADS显示产品的漏极的第一过孔和对应18.5英寸的HADS显示产品的像素电极的第二过孔,第二过孔还贯穿栅绝缘层3;
[0130] 具体地,如图2所示,在经过步骤4的衬底基板1上沉积钝化层6,在钝化层6上涂覆光刻胶7,利用灰色调掩膜板8对光刻胶7进行曝光,灰色调掩膜板8包括部分透光图形10、完全透光图形9和完全不透光图形(未图示),完全透光图形9对应用以形成过孔结构的区域,部分透光图形10对应第一区域除过孔结构之外的区域,完全不透光图形对应第二区域除过孔结构之外的区域,其中,第一区域为18.5英寸的HADS显示产品所在区域,第二区域为43英寸的ADS显示产品所在区域。
[0131] 如图3所示,对光刻胶7进行显影后形成光刻胶部分保留区域、光刻胶完全去除区域和光刻胶完全保留区域(未图示)。
[0132] 如图4所示,对光刻胶完全去除区域的钝化层6进行刻蚀,形成贯穿钝化层6的过孔结构,在图4所示的第一区域中,过孔结构包括对应18.5英寸的HADS显示产品的漏极的第一过孔12和对应18.5英寸的HADS显示产品的像素电极的第二过孔13,第一过孔12贯穿钝化层6,第二过孔13贯穿钝化层6和栅绝缘层3;
[0133] 如图5所示,通过灰化工艺去除光刻胶部分保留区域和光刻胶完全保留区域的光刻胶7,使得光刻胶部分保留区域的光刻胶7完全去除,光刻胶完全保留区域的光刻胶7的厚度也得以减薄。
[0134] 如图6所示,对光刻胶部分保留区域的钝化层6进行刻蚀,通过精确控制刻蚀时间,减小光刻胶部分保留区域的钝化层6的厚度,进而减小第一过孔12和第二过孔13的深度,减少第一过孔12和第二过孔13处段差,避免Mura不良。此时,由于光刻胶完全保留区域仍然保留有光刻胶7,因此,光刻胶完全保留区域的钝化层6的厚度不会减小,即最终使得第一区域的钝化层6的厚度小于第二区域的钝化层6的厚度。
[0135] 步骤6、在经过步骤5的衬底基板1上形成第二透明导电层11,对第二透明导电层11进行构图形成第二透明导电层11的图形。
[0136] 具体地,如图7所示,可以在经过步骤5的衬底基板1上采用磁控溅射、热蒸发或其它成膜方法沉积一层厚度约为 的第二透明导电层11,第二透明导电层11可以选用ITO。在第二透明导电层11上涂覆光刻胶,进行曝光、显影,刻蚀第二透明导电层11,并剥离光刻胶,形成第二透明导电层11的图形,第二透明导电层11的图形包括导电连接线、43英寸的ADS显示产品的像素电极和18.5英寸的HADS显示产品的公共电极,对于18.5英寸的HADS显示产品而言,导电连接线通过第一过孔12与薄膜晶体管的漏极连接,通过第二过孔13与像素电极连接,这样通过导电连接线即可实现薄膜晶体管的漏极与像素电极之间的电连接。
[0137] 经过上述步骤1-6即可制作得到如图7所示的阵列基板,本实施例在保持原有阵列基板的制作工艺流程不变的情况下,利用半色调掩膜板或灰色调掩膜板对钝化层进行曝光,使得18.5英寸的HADS显示产品的钝化层厚度小于43英寸的ADS显示产品的钝化层厚度,从而在不增加构图工艺的前提下,减小18.5英寸的HADS显示产品的钝化层过孔的深度,这样之后在阵列基板上涂覆配向膜时,能够提高配向膜在过孔处的扩散效果,从而避免出现Mura不良。
[0138] 以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。