一种显示面板和显示面板的阈值侦测方法转让专利

申请号 : CN201610656598.9

文献号 : CN106097944A

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 钱栋陈泽源邹文晖向东旭刘刚

申请人 : 上海天马有机发光显示技术有限公司天马微电子股份有限公司

摘要 :

本发明公开了一种显示面板和显示面板的阈值侦测方法,其中,显示面板包括多个由数据信号线和扫描线绝缘交叉围合形成的像素,以及位于像素中的每一个像素上的像素驱动电路,每个像素驱动电路对应一条数据信号线和一条参考电压信号线;多个像素驱动电路呈多行排列,在一行像素驱动电路中,第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,用于分时向第N个像素驱动电路输出参考电压信号,以及向N+1像素驱动电路输出数据信号。本发明实施例提供的显示面板和显示面板的阈值侦测方法,可以减少数据信号线或者参考电压信号线的数量,走线较为简单,并且增加像素的开口率。

权利要求 :

1.一种显示面板,其特征在于,包括:

多条用于传输数据信号的数据信号线;

多条用于传输驱动信号的扫描线;

多条用于传输参考电压信号的参考电压信号线;

多个由所述数据信号线和所述扫描线绝缘交叉围合形成的像素,以及位于所述像素中的每一个像素上的像素驱动电路,每个像素驱动电路对应一条数据信号线和一条参考电压信号线;

所述多个像素驱动电路呈多行排列,在一行像素驱动电路中,第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,用于分时向第N个像素驱动电路输出参考电压信号,以及向所述N+1像素驱动电路输出数据信号;

或者,第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,用于分时向第N个像素驱动电路输出数据信号,以及向所述N+1像素驱动电路输出参考电压信号,其中,N为正整数。

2.根据权利要求1所述的显示面板,其特征在于,若第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,则第一个像素驱动电路具有独立的数据信号线,以及最后一个像素驱动电路具有独立的参考电压信号线;

若第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,则第一个像素驱动电路具有独立的参考电压信号线,以及最后一个像素驱动电路具有独立的数据信号线。

3.根据权利要求1所述的显示面板,其特征在于,每列像素驱动电路共用同一条数据信号线和同一条参考电压信号线。

4.根据权利要求1所述的显示面板,其特征在于,每行像素驱动电路中的第奇数个像素驱动电路共用同一条扫描线,第偶数个像素驱动电路共用同一条扫描线。

5.根据权利要求1所述的显示面板,其特征在于,所述第N个像素驱动电路包括第一开关模块,第二开关模块、第一驱动模块、第一存储模块和第一有机发光单元,所述第N+1个像素驱动电路包括第三开关模块,第四开关模块、第二驱动模块、第二存储模块和第二有机发光单元;

所述第一开关模块的第一端与第N条数据信号线电连接,所述第一开关模块的第二端与所述第一驱动模块的控制端电连接;所述第一驱动模块的第一端与第一电源的电压输出端电连接,所述第一驱动模块的第二端与所述第一有机发光单元的阳极电连接,所述第一有机发光单元的阴极与第二电源的电压输出端电连接;所述第一存储模块的第一端与所述第一驱动模块的控制端电连接,所述第一存储模块的第二端与所述第一驱动模块的第二端电连接;所述第二开关模块的第一端与第N条参考电压信号线电连接,所述第二开关模块的第二端与所述第一驱动模块的第二端电连接;

所述第三开关模块的第二端与所述第二驱动模块的控制端电连接;所述第二驱动模块的第一端与所述第一电源的电压输出端电连接,所述第二驱动模块的第二端与所述第二有机发光单元的阳极电连接,所述第二有机发光单元的阴极与所述第二电源的电压输出端电连接;所述第二存储模块的第一端与所述第二驱动模块的控制端电连接,所述第二存储模块的第二端与所述第二驱动模块的第二端电连接;所述第四开关模块的第二端与所述第二驱动模块的第二端电连接;

若第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,所述第三开关模块的第一端与所述第N条参考电压信号线电连接,所述第四开关模块的第一端与第N+1条参考电压信号线电连接;

若第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,所述第三开关模块的第一端与第N+1条数据信号线电连接,所述第四开关模块的第一端与所述第N条数据信号线电连接;

其中,第奇数个像素驱动电路的第一开关模块的控制端以及第二开关模块的控制端与第一驱动线电连接;第偶数个像素驱动电路的第三开关模块控制端以及第四开关模块的控制端与第二扫描线电连接。

6.根据权利要求5所述的显示面板,其特征在于,所述第一开关模块包括第一晶体管,所述第二开关模块包括第二晶体管,所述第一驱动模块包括第一驱动晶体管,所述第一存储模块包括第一电容,所述第三开关模块包括第三晶体管,所述第四开关模块包括第四晶体管,所述第二驱动模块包括第二驱动晶体管,所述第二存储模块包括第二电容;

所述第一晶体管的第一电极与所述第N条数据信号线电连接,所述第一晶体管的第二电极与所述第一驱动晶体管的栅极电连接;

所述第一驱动晶体管的漏极与所述第一电源的电压输出端电连接,所述第一驱动晶体管的栅极与所述第一电容的第一极板电连接,所述第一驱动晶体管的源极与所述第一电容的第二极板以及所述第一有机发光单元的阳极电连接;

所述第二晶体管的第一电极与所述第N条参考电压信号线电连接,所述第二晶体管的第二电极与所述驱动晶体管的源极电连接;

所述第三晶体管的第二电极与所述第二驱动晶体管的栅极电连接;所述第二驱动晶体管的漏极与所述第一电源的电压输出端电连接,所述第二驱动晶体管的栅极与所述第二电容的第一极板电连接,所述第二驱动晶体管的源极与所述第二电容的第二极板以及所述第二有机发光单元的阳极电连接;所述第四晶体管的第二电极与所述第二驱动晶体管的源极电连接;

所述第三开关模块的第一端与所述第N条参考电压信号线电连接,所述第四开关模块的第一端与第N+1条参考电压信号线电连接,包括:所述第三晶体管的第一电极与所述第N条参考电压信号线电连接,所述第四晶体管的第一电极与所述第N+1条参考电压信号线电连接;

所述第三开关模块的第一端与第N+1条数据信号线电连接,所述第四开关模块的第一端与所述第N条数据信号线电连接,包括:所述第三晶体管的第一电极与所述第N+1条数据信号线电连接,所述第四晶体管的第一电极与所述第N条数据信号线电连接;

所述第一有机发光单元的阴极和所述第二有机发光单元的阴极与所述第二电源的电压输出端电连接。

7.根据权利要求6所述的显示面板,其特征在于,所述第一驱动晶体管、所述第二驱动晶体管、所述第一晶体管、所述第二晶体管、所述第三晶体管和所述第四晶体管均为N型晶体管。

8.一种对如权利要求1所述的显示面板进行阈值侦测的方法,其特征在于,所述第N个像素驱动电路对应的参考电压信号线在所述第N个像素驱动电路的阈值侦测阶段输出参考电压信号,在所述第N+1个像素驱动电路的阈值侦测阶段输出数据信号;

或者,所述第N个像素驱动电路对应的数据信号线在所述第N个像素驱动电路的阈值侦测阶段输出数据信号,在所述第N+1个像素驱动电路的阈值侦测阶段输出参考电压信号。

9.根据权利要求8所述的阈值侦测方法,其特征在于,在显示的每一帧内任意一个所述像素驱动电路均执行阈值侦测阶段。

10.根据权利要求8所述的阈值侦测方法,其特征在于,在显示之前的预设时间内所有所述像素驱动电路均完成阈值侦测阶段。

说明书 :

一种显示面板和显示面板的阈值侦测方法

技术领域

[0001] 本发明实施例涉及有机发光显示技术领域,尤其涉及一种显示面板和显示面板的阈值侦测方法。

背景技术

[0002] 有机发光二极管(Organic Light Emitting Diode,OLED)显示装置因具备响应速度快、轻薄、省电等特性被认为是下一代显示装置。
[0003] 组成OLED显示面板的像素一般包括OLED和像素驱动电路。参见图1,图1是现有技术中的一种显示面板的结构示意图。在水平方向排列的第一像素P1和第二像素P2分别包括OLED和独立地驱动OLED的像素驱动电路,分别为第一像素驱动电路和第二像素驱动电路。每个像素驱动电路包括第一晶体管ST1和第二晶体管ST2,驱动晶体管DT以及存储电容Cst,第一晶体管ST1、第二晶体管ST2以及驱动晶体管为N型晶体管。对于第一像素驱动电路,第一扫描线S1控制第一晶体管ST1将数据线DL1上的数据信号,以及第二扫描线S2控制第二晶体管ST2将参考线RL1上的参考信号提供给驱动晶体管DT,配合存储电容Cst侦测出驱动晶体管DT的阈值。对于第二像素驱动电路,第一扫描线S1控制第一晶体管将数据线DL2上的数据信号,以及第二扫描线S2控制第二晶体管将参考线RL2上的参考信号提供给驱动晶体管,配合存储电容Cst侦测出驱动晶体管的阈值。
[0004] 上述OLED像素面板,若每行像素包括n个像素,则需要设置n条参考线和n条数据线,至少需要2n条纵向走线,走线比较复杂,无法满足当前高PPI显示装置的设计需求。

发明内容

[0005] 本发明提供一种显示面板和显示面板的阈值侦测方法,以解决现有显示面板的像素驱动电路需要较多走线,走线比较复杂的问题。
[0006] 第一方面,本发明实施例提供了一种显示面板,包括:多条用于传输数据信号的数据信号线;
[0007] 多条用于传输驱动信号的扫描线;
[0008] 多条用于传输参考电压信号的参考电压信号线;
[0009] 多个由所述数据信号线和所述扫描线绝缘交叉围合形成的像素,以及位于所述像素中的每一个像素上的像素驱动电路,每个像素驱动电路对应一条数据信号线和一条参考电压信号线;
[0010] 所述多个像素驱动电路呈多行排列,在一行像素驱动电路中,第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,用于分时向第N个像素驱动电路输出参考电压信号,以及向所述N+1像素驱动电路输出数据信号;
[0011] 或者,第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,用于分时向第N个像素驱动电路输出数据信号,以及向所述N+1像素驱动电路输出参考电压信号,其中,N为正整数。
[0012] 第二方面,本发明实施例还提供了一种利对上述显示面板进行阈值侦测的方法,该方法包括:所述第N个像素驱动电路对应的参考电压信号线在所述第N个像素驱动电路的阈值侦测阶段输出参考电压信号,在所述第N+1个像素驱动电路的阈值侦测阶段输出数据信号;
[0013] 或者,所述第N个像素驱动电路对应的数据信号线在所述第N个像素驱动电路的阈值侦测阶段输出数据信号,在所述第N+1个像素驱动电路的阈值侦测阶段输出参考电压信号。
[0014] 本发明实施例提供的显示面板,在一行像素驱动电路中,第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,用于分时向第N个像素驱动电路输出参考电压信号,以及向所述N+1像素驱动电路输出数据信号;或者,第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,用于分时向第N个像素驱动电路输出数据信号,以及向所述N+1像素驱动电路输出参考电压信号。在确保显示面板中的像素驱动电路完成阈值侦测的同时,可以减少数据信号线或者参考电压信号线的数量,走线较为简单。与传统的显示面板相比,数据信号线和参考电压信号线的减少可以减小驱动IC的尺寸和数量。数据信号线和参考电压信号线的减少还可以增加像素的开口率,易于满足显示面板做成高PPI的显示面板的设计需求。

附图说明

[0015] 图1是现有技术中的一种显示面板的结构示意图;
[0016] 图2是本发明实施例提供的第一种显示面板的结构示意图;
[0017] 图3是本发明实施例提供的第二种显示面板的结构示意图;
[0018] 图4是本发明实施例提供的第三种显示面板的结构示意图;
[0019] 图5是本发明实施例提供的第四种显示面板的结构示意图;
[0020] 图6是本发明实施例提供的第一种显示面板中的一种像素驱动电路的结构示意图;
[0021] 图7是本发明实施例提供的第二种显示面板中的一种像素驱动电路的结构示意图;
[0022] 图8是图6中像素驱动电路的一种具体结构示意图;
[0023] 图9是图7中像素驱动电路的一种具体结构示意图;
[0024] 图10是本发明实施例提供的一种显示面板的驱动时序图。

具体实施方式

[0025] 下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
[0026] 本发明实施例提供了一种显示面板该显示面板包括:多条用于传输数据信号的数据信号线;
[0027] 多条用于传输驱动信号的扫描线;
[0028] 多条用于传输参考电压信号的参考电压信号线;
[0029] 多个由数据信号线和扫描线绝缘交叉围合形成的像素,以及位于像素中的每一个像素上的像素驱动电路,每个像素驱动电路对应一条数据信号线和一条参考电压信号线;
[0030] 多个像素驱动电路呈多行排列,在一行像素驱动电路中,第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,用于分时向第N个像素驱动电路输出参考电压信号,以及向N+1像素驱动电路输出数据信号;
[0031] 或者,第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,用于分时向第N个像素驱动电路输出数据信号,以及向N+1像素驱动电路输出参考电压信号,其中,N为正整数。
[0032] 下面以本发明实施例提供的显示面板中一行像素驱动电路为例进行说明。
[0033] 图2是本发明实施例提供的第一种显示面板的结构示意图。参见图2,P1~Pn+1表示一行像素中的n+1个像素。像素P1~Pn+1位于由数据信号线DL1~DLn+1和扫描线SS1以及扫描线SS2围合而成的区域。像素P1~Pn+1中包括位于每一个像素上的像素驱动电路,为第1~第n+1个像素驱动电路。第1~第n+1个像素驱动电路分别位于像素P1~Pn+1中。第n个像素驱动电路对应的数据信号线和参考电压信号线分别为DLn和RLn,n为整数,第n+1个像素驱动电路对应的数据信号线和参考电压信号线分别为DLn+1和RLn+1。第n个像素驱动电路的参考电压信号线RLn复用为第n+1个像素驱动电路的数据信号线DLn+1,即图2中RLn(DLn+
1)表示的参考电压信号线RLn复用为数据信号线DLn+1,参考电压信号线RLn与DLn+1为同一根走线,用于分时向第n个像素驱动电路输出参考电压信号,以及向第n+1像素驱动电路输出数据信号。
[0034] 本领域技术人员可以理解,第n个像素驱动电路的参考电压信号线RLn复用为第n+1个像素驱动电路的数据信号线DLn+1,包括第1个像素驱动电路的参考电压信号线RL1复用为第2个像素驱动电路的数据信号线DL2,第2个像素驱动电路的参考电压信号线RL2复用为第3个像素驱动电路的数据信号线DL3,以此类推。
[0035] 图3是本发明实施例提供的第二种显示面板的结构示意图。参见图3,P1~Pn+1表示一行像素中的n+1个像素,n为正整数。像素P1~Pn+1位于由数据信号线DL1~DLn+1和扫描线SS1以及扫描线SS2围合而成的区域。像素P1~Pn+1中包括位于每一个像素上的像素驱动电路,为第1~第n+1个像素驱动电路。第1~第n+1个像素驱动电路分别位于像素P1~Pn+1中,第n个像素驱动电路对应的数据信号线和参考电压信号线分别为DLn和RLn,第n+1个像素驱动电路对应的数据信号线和参考电压信号线分别为DLn+1和RLn+1。第n个像素驱动电路的数据信号线DLn复用为第n+1个像素驱动电路的参考电压信号线RLn+1,即图3中DLn(RL+1)表示的数据信号线DLn复用为参考电压信号线RLn+1,用于分时向第n个像素驱动电路输出数据信号,以及向第n+1像素驱动电路输出参考电压信号。
[0036] 本领域技术人员可以理解,第n个像素驱动电路的数据信号线DLn复用为第n+1个像素驱动电路的参考电压信号线RLn+1,包括第1个像素驱动电路的数据信号线DL1复用为第2个像素驱动电路的参考电压信号线RL2,第2个像素驱动电路的数据信号线DL2复用为第3个像素驱动电路的参考电压信号线RL3,以此类推。
[0037] 本实施例提供的显示面板,在确保显示面板中的像素驱动电路完成阈值侦测的同时,可以减少数据信号线或者参考电压信号线的数量。例如对于图2或者图3中每行有n个像素驱动电路的显示面板,只需要n+1根纵向走线(参考电压信号线和数据信号线之和),走线较为简单。与传统的显示面板相比,可节省参考电压信号线和/或数据信号线,数据信号线和参考电压信号线的减少可以减小驱动IC的尺寸和数量。数据信号线和参考电压信号线的减少还可以增加像素的开口率,易于满足显示面板做成高PPI的显示面板的设计需求。
[0038] 在本实施例中,若第N个像素驱动电路对应的参考电压信号线复用为第N+1个像素驱动电路对应的数据信号线,每行像素驱动电路中第一个像素驱动电路可具有独立的数据信号线,以及每行像素驱动电路中最后一个像素驱动电路具有独立的参考电压信号线。例如,继续参见图2,在一行像素驱动电路中位于像素P1中的第一个像素驱动电路具有独立的数据信号线DL1,位于像素Pn+1中的最后一个像素驱动电路具有独立的参考电压信号线RLn+1。其中,独立的数据信号线表示该条数据信号信没有复用为其他像素驱动电路的参考电压信号线,独立的参考电压信号线表示该条参考电压信号信没有复用为其他像素驱动电路的数据信号线。
[0039] 在本实施例中,若第N个像素驱动电路对应的数据信号线复用为第N+1个像素驱动电路对应的参考电压信号线,每行像素驱动电路中第一个像素驱动电路可具有独立的参考电压信号线,以及每行像素驱动电路中最后一个像素驱动电路具有独立的数据信号线。例如,继续参见图3,在一行像素驱动电路中位于像素P1中的第一个像素驱动电路具有独立的参考电压信号线RL1,位于像素Pn+1中的最后一个像素驱动电路具有独立的数据信号线DLn+1。
[0040] 在本实施例中,可选的,每行像素驱动电路中的第奇数个像素驱动电路共用同一条扫描线,第偶数个像素驱动电路共用同一条扫描线。也即每行像素驱动电路中相邻的两个像素驱动电路共用不同的扫描线。图4是本发明实施例提供的第三种显示面板的结构示意图。参见图4,在一行像素驱动电路中,位于像素P1~P2k+1中的像素驱动电路为第1个~第2k+1个像素驱动电路。第1个像素驱动电路、第3个像素驱动电路、……、第2k+1个像素驱动电路共用扫描线SS1,第2个像素驱动电路、第4个像素驱动电路、……、第2k+2个像素驱动电路共用扫描线SS2,其中,k为整数。
[0041] 图5是本发明实施例提供的第四种显示面板的结构示意图。参见图5,多个由数据信号线DL1~DLn+1和扫描线SS1-SSm绝缘交叉围合形成的像素P,以及位于像素P中的每一个像素上的像素驱动电路。图5所示的是每行像素驱动电路中的第n个像素驱动电路的参考电压信号线RLn复用为第n+1个像素驱动电路的数据信号线DLn+1的一种情况,其中m和n为整数。可以看到图5中每列像素驱动电路共用同一条数据信号线和同一条参考电压信号线,如第一列像素驱动电路共用数据信号线DL1和共用参考电压信号线RL1。图5中每行像素驱动电路共用围合形成该行像素驱动电路的两条扫描线。例如,由扫描线SS1和扫描线SS2围合形成的第一行像素驱动电路H1(像素驱动电路位于像素P中),共用扫描线SS1和扫描线SS2;例如,由扫描线SS3和扫描线SS4围合形成的第二行像素驱动电路H2,共用扫描线SS3和扫描线SS4。一行像素驱动电路共用两条扫描线的具体形式可以是该行像素驱动电路中的第奇数个像素驱动电路共用一条扫描线,该行像素驱动电路中的第偶数个像素驱动电路共用另一条扫描线。例如,第一行像素驱动电路H1中的第奇数个像素驱动电路共用扫描线SS1,第偶数个像素驱动电路共用扫描线SS2;或者第一行像素驱动电路H1中的第奇数个像素驱动电路共用扫描线SS2,第偶数个像素驱动电路共用扫描线SS1。
[0042] 图6是本发明实施例提供的第一种显示面板中的一种像素驱动电路的结构示意图,图7是本发明实施例提供的第二种显示面板中的一种像素驱动电路的结构示意图。参见图6和图7,第N个像素驱动电路10包括第一开关模块101,第二开关模块102、第一驱动模块103、第一存储模块104和第一有机发光单元105,第N+1个像素驱动电路20包括第三开关模块201,第四开关模块202、第二驱动模块203、第二存储模块204和第二有机发光单元205;
[0043] 第一开关模块101的第一端与第N条数据信号线DLn电连接,第一开关模块101的第二端与第一驱动模块103的控制端电连接;第一驱动模块103的第一端与第一电源PVDD的电压输出端电连接,第一驱动模块103的第二端与第一有机发光单元105的阳极电连接,第一有机发光单元105的阴极与第二电源PVEE的电压输出端电连接;第一存储模块104的第一端与第一驱动模块103的控制端电连接,第一存储模块104的第二端与第一驱动模块103的第二端电连接;第二开关模块102的第一端与第N条参考电压信号线RLn电连接,第二开关模块102的第二端与第一驱动模块103的第二端电连接;
[0044] 第三开关模块201的第二端与第二驱动模块203的控制端电连接;第二驱动模块201的第一端与第一电源PVDD的电压输出端电连接,第二驱动模块203的第二端与第二有机发光单元205的阳极电连接,第二有机发光单元205的阴极与第二电源PVEE的电压输出端电连接;第二存储模块204的第一端与第二驱动模块203的控制端电连接,第二存储模块204的第二端与第二驱动模块203的第二端电连接;第四开关模块202的第二端与第二驱动模块
203的第二端电连接;
[0045] 在图6中,第三开关模块201的第一端与第N条参考电压信号线RLn电连接,第四开关模块202的第一端与第N+1条参考电压信号线RLn+1电连接。
[0046] 在图7中,第三开关模块201的第一端与第N+1条数据信号线DLn+1电连接,第四开关模块202的第一端与第N条数据信号线DLn电连接;
[0047] 并且,在图6和图7中,第奇数个像素驱动电路的第一开关模块的控制端以及第二开关模块的控制端与第一驱动线SS1电连接;第偶数个像素驱动电路的第三开关模块控制端以及第四开关模块的控制端与第二扫描线SS2电连接。
[0048] 图8是图6中像素驱动电路的一种具体结构示意图,图9是图7中像素驱动电路的一种具体结构示意图。参见图8和图9,第一开关模块101包括第一晶体管ST1,第二开关模块102包括第二晶体管ST2,第一驱动模块103包括第一驱动晶体管DT1,第一存储模块104包括第一电容C1,第三开关模块201包括第三晶体管ST3,第四开关模块202包括第四晶体管ST4,第二驱动模块203包括第二驱动晶体管DT2,第二存储模块204包括第二电容C2;
[0049] 第一晶体管ST1的第一电极与第N条数据信号线DLn电连接,第一晶体管ST1的第二电极与第一驱动晶体管DT1的栅极电连接;
[0050] 第一驱动晶体管DT1的漏极与第一电源PVDD的电压输出端电连接,第一驱动晶体管DT1的栅极与第一电容C1的第一极板电连接,第一驱动晶体管DT1的源极与第一电容C1的第二极板以及第一有机发光单元105的阳极电连接;
[0051] 第二晶体管ST2的第一电极与第N条参考电压信号线RLn电连接,第二晶体管ST2的第二电极与驱动晶体管DT的源极电连接;
[0052] 第三晶体管ST3的第二电极与第二驱动晶体管DT2的栅极电连接;第二驱动晶体管DT2的漏极与第一电源PVDD的电压输出端电连接,第二驱动晶体管DT2的栅极与第二电容C2的第一极板电连接,第二驱动晶体管DT2的源极与第二电容C2的第二极板以及第二有机发光单元205的阳极电连接;第四晶体管ST4的第二电极与第二驱动晶体管DT2的源极电连接;
[0053] 在图8中,第三晶体管ST3的第一电极与第N条参考电压信号线RLn电连接,第四晶体管ST4的第一电极与第N+1条参考电压信号线RLn+1电连接;
[0054] 在图9中,第三晶体管ST3的第一电极与第N+1条数据信号线电连接,第四晶体管ST4的第一电极与第N条数据信号线DLn电连接;
[0055] 第一有机发光单元105的阴极和第二有机发光单元205的阴极与第二电源PVEE的电压输出端电连接。
[0056] 其中,第一驱动晶体管DT1、第二驱动晶体管DT2、第一晶体管ST1、第二晶体管ST2、第三晶体管ST3和第四晶体管ST4可均为N型晶体管,也可以均为P型晶体管,具体的,晶体管的类型不做限定。
[0057] 本实施例还提供了一种像素驱动的方法,该方法可由本实施例中显示面板来执行。该方法包括:显示面板中的任意一个像素驱动电路的驱动时序均包括阈值侦测阶段,第N个像素驱动电路对应的参考电压信号线在第N个像素驱动电路的阈值侦测阶段输出参考电压信号,在第N+1个像素驱动电路的阈值侦测阶段输出数据信号;
[0058] 或者,第N个像素驱动电路对应的数据信号线在所述第N个像素驱动电路的阈值侦测阶段输出数据信号,在第N+1个像素驱动电路的阈值侦测阶段输出参考电压信号。
[0059] 可选的,在显示的每一帧内任意一个像素驱动电路均执行阈值侦测阶段。当执行完阈值侦测阶段,可侦测出像素驱动电路中驱动模块的阈值,进而在发光阶段可根据侦测出的阈值驱动补偿后的数据信号,分时将补偿后的数据信号输出至数据信号线上,以及复用为数据信号线的参考电压信号线上。
[0060] 可选的,在显示之前的预设时间内所有像素驱动电路均完成阈值侦测阶段。在显示之前的预设时间内,例如在显示面板上电时完成阈值侦测阶段,侦测出像素驱动电路中驱动模块的阈值。可将侦测出的驱动模块的阈值存储于与驱动器电连接的存储器中,数据信号线上的数据信号和参考电压信号线上的参考电压信号可由驱动器提供。在显示过程中,驱动器可以根据侦测的驱动模块的阈值确定补偿后的数据信号,分时将补偿后的数据信号输出至数据信号线上,以及复用为数据信号线的参考电压信号线上。
[0061] 图10是本发明提供的一种显示面板的驱动时序图。参见图10,T1阶段为显示面板一行像素驱动电路中第N个像素驱动电路的阈值侦测阶段,T2阶段为第N+1个像素驱动电路的阈值侦测阶段。下面结合图8中的像素驱动电路,说明阈值侦测阶段像素驱动电路的具体工作过程。在T1阶段,通过数据信号线DLn向第一晶体管ST1输出第一数据信号,通过参考电压线RLn向第二晶体管ST2输出第一参考电压信号,第一栅极线SS1上的第一电平信号控制第一晶体管ST1和第二晶体管ST2导通,第二栅极线上SS2的第二电平信号控制第三晶体管ST3和第四晶体管ST4截止。导通的第一晶体管ST1将第一数据信号传输至第一电容C1的第一极板,导通的第二晶体管ST2将第一参考电压信号传输至第一电容C1的第二极板,对第一电容C1充电,且第一电容C1充电至第一极板和第二极板之间的电压高于第一驱动晶体管DT1的阈值电压以驱动第一驱动晶体管DT1。流经第一驱动晶体管DT1的电流通过第二节点N2传输至参考电压信号线RLn,参考电压信号RLn上的电压也不断增加。随着第二节点N2的电压的增加,第一节点N1与第二节点N2之间的电压差不断减小。当第一节点N1与第二节点N2之间的电压差,即当第一电容C1第一极板和第二极板的电压差等于第一驱动晶体管DT1的阈值电压时,第一驱动晶体管DT1截止,第二节点N2的电压饱和,参考电压信号线RLn上的电压也饱和,不再变化。对参考电压信号线RLn上的饱和电压进行采样,侦测出第一驱动晶体管DT1的阈值电压。
[0062] 在T2阶段,通过参考电压信号线RLn向第三晶体管ST3输出第二数据信号,通过参考电压线RLn+1向第四模块202输出第二参考电压信号,第二栅极线SS2上的第一电平信号控制第三晶体管ST3和第四晶体管ST4导通,第一栅极线上的第二电平信号控制第一晶体管ST1和第二晶体管ST2截止。导通的第三晶体管ST3将第二数据信号传输至第二电容C2的第一极板,导通的第四晶体管ST4将第二参考电压信号传输至第二电容C2的第二极板,对第二电容C2充电,且第二电容C2充电至第一极板和第二极板之间的电压高于第二驱动晶体管DT2的阈值电压以驱动第二驱动晶体管DT2。流经第二驱动晶体管DT2的电流传输至参考电压信号线RLn+1,参考电压信号线RLn+1上的电压也不断增加。随着第四节点N4的电压的增加,第一节点N3与第二节点N4之间的电压差不断减小。当第三节点N3与第四节点N4之间的电压差,即当第二电容C2第一极板和第二极板的电压差等于第二驱动晶体管DT2的阈值电压时,第二驱动晶体管DT2截止,第四节点N4的电压饱和,参考电压信号线RLn+1上的电压也饱和,不再变化。对参考电压信号线RLn+1上的饱和电压进行采样,侦测出第二驱动晶体管DT2的阈值电压。
[0063] 需要说明的是,上面提到的第一参考电压信号和第二参考电压信号只是为了在描述上区分两个像素的参考电压信号,并不限制第一参考电压信号和第二参考电压信号在电学物理量上一定要不同。同样地,第一数据信号和第二数据信号也只是为了在描述上区分两个像素的数据信号,根据实际显示的需要第一数据信号和第二数据信号可以相同也可以不同。
[0064] 还需要说明的是,图10所示的实施例是与图8所示的纯N型晶体管构成的电路进行结合说明的,因此在图10中提到的第一电平信号为高电平信号和第二电平信号为低电平信号。但是,对第一电平信号和第二电平信号的类型不做进一步限定,例如,当实施例中的电路是纯P型晶体管构成的电路时,与之相对应的驱动方法中的第一电平信号为低电平信号、第二电平信号为高电平信号。
[0065] 上述工作过程为第N个像素驱动电路的参考电压信号线复用为第N+1个数据信号线的显示面板的阈值侦测过程。参考电压信号线复位为数据信号线的显示面板的阈值电压侦测过程与上述过程类似,不再赘述。
[0066] 注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。