晶片封装体及其制造方法转让专利

申请号 : CN201610213046.0

文献号 : CN106098666B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 何彦仕张恕铭沈信隆

申请人 : 精材科技股份有限公司

摘要 :

一种晶片封装体及其制造方法,该晶片封装体包含一第一晶片与一第二晶片。第一晶片包含:一第一基板,具有相对的一第一表面与一第二表面;一第一无源元件,位于第一表面上;一第一保护层,覆盖第一无源元件,第一保护层还具有相对于该第一表面的一第三表面;以及一第一导电垫结构与一第二导电垫结构,位于第一保护层中,并电性连接至第一无源元件。第二晶片位于第三表面上,且具有一有源元件与一第二无源元件电性连接至有源元件,其中有源元件电性连接至第一导电垫结构。本发明不仅可节省大量的制程时间,且能降低已知电感元件的成本。

权利要求 :

1.一种晶片封装体,其特征在于,包含:第一晶片,包含:

第一基板,具有相对的第一表面与第二表面;

第一无源元件,位于该第一表面上;

第一保护层,覆盖该第一无源元件,该第一保护层具有相对于该第一表面的第三表面;

以及

第一导电垫结构与第二导电垫结构,位于该第一保护层中,并电性连接至该第一无源元件;以及第二晶片,位于该第三表面上,该第二晶片具有有源元件与第二无源元件电性连接至该有源元件,其中该有源元件电性连接至该第一导电垫结构,其中该第二晶片包含:第二基板,其中该有源元件位于该第二基板下;

第二保护层,位于该第二基板下,并覆盖该有源元件;

第三导电垫结构,位于该第二保护层中,并电性连接至该有源元件,其中该第二保护层具有第二穿孔以暴露该第三导电垫结构;

第二绝缘层,位于该第二保护层下,并延伸至该第二穿孔中覆盖该第二穿孔的孔壁;

第二导电层,包含:

第二导电部分,位于该第二绝缘层下,且部分的该第二导电部分位于该第二穿孔中,并接触该第三导电垫结构;以及该第二无源元件,位于该第二绝缘层下,且该第二无源元件与该第二导电部分相连接;

以及

第二阻隔层,覆盖该第二导电层,该第二阻隔层具有第三开口暴露该第二导电部分。

2.根据权利要求1所述的晶片封装体,其特征在于,该第一无源元件与该第二无源元件的形状包含U形、平面螺旋状与立体螺旋状。

3.根据权利要求1所述的晶片封装体,其特征在于,该第一晶片还包含:第一开口,位于该第一保护层的该第三表面,以暴露该第一导电垫结构;以及第二开口,位于该第一保护层的该第三表面,以暴露该第二导电垫结构。

4.根据权利要求3所述的晶片封装体,其特征在于,还包含:第一外部导电连结,位于该第一导电垫结构与该第三导电垫结构之间,其中部分该第一外部导电连结位于该第一开口中,而部分该第一外部导电连结位于该第三开口中;以及第二外部导电连结,位于该第二开口中,并接触该第二导电垫结构,其中该第二外部导电连结的尺寸大于该第一外部导电连结。

5.根据权利要求1所述的晶片封装体,其特征在于,该第一晶片还包含:第一开口,位于该第一保护层的该第三表面,并暴露该第一导电垫结构;以及第一穿孔,自该第二表面朝该第三表面延伸,并暴露该第二导电垫结构。

6.根据权利要求5所述的晶片封装体,其特征在于,该第一晶片还包含:第一绝缘层,位于该第二表面下,并延伸至该第一穿孔中覆盖该第一穿孔的孔壁;

第一导电层,包含:

第一导电部分,位于该第一绝缘层下,且部分的该第一导电部分位于该第一穿孔中,并接触该第二导电垫结构;以及第三无源元件,位于该第一绝缘层下,且该第三无源元件与该第一导电部分相连接;以及第一阻隔层,覆盖该第一导电层,该第一阻隔层具有第二开口暴露该第一导电部分。

7.根据权利要求6所述的晶片封装体,其特征在于,该第三无源元件的形状包含U形、平面螺旋状与立体螺旋状。

8.根据权利要求6所述的晶片封装体,其特征在于,还包含:第一外部导电连结,位于该第一导电垫结构与该第三导电垫结构之间,其中部分该第一外部导电连结位于该第一开口中,而部分该第一外部导电连结位于该第三开口中;以及第二外部导电连结,位于该第二开口中,并接触该第一导电部分。

9.根据权利要求1所述的晶片封装体,其特征在于,还包含:第三晶片,设置于该第三表面上,该第三晶片具有有源元件与第四无源元件电性连接至该有源元件,其中该有源元件电性连接至该第一导电垫结构,且该第三晶片及该第二晶片具有相同或不同功能。

10.一种晶片封装体的制备方法,其特征在于,包含:提供第一晶圆,该第一晶圆包含:

第一基板,具有相对的第一表面与第二表面;

第一无源元件,位于该第一表面上;

第一保护层,覆盖该第一无源元件,该第一保护层具有相对于该第一表面的第三表面;

以及

第一导电垫结构与第二导电垫结构,位于该第一保护层中,并电性连接至该第一无源元件;

形成第一开口于该第一保护层中,以暴露该第一导电垫结构;

形成第二晶片,该第二晶片具有一有源元件与第二无源元件电性连接至该有源元件;

以及

接合该第二晶片至该第一晶圆的该第三表面,令使该有源元件电性连接至该第一导电垫结构。

11.根据权利要求10所述的晶片封装体的制备方法,其特征在于,形成该第二晶片的步骤包含:提供第二晶圆,该第二晶圆包含:

第二基板;

该有源元件,位于该第二基板下;

第二保护层,位于该第二基板下,并覆盖该有源元件;以及第三导电垫结构,位于该第二保护层中,并电性连接至该有源元件;

形成第二穿孔于该第二保护层中,以暴露该第三导电垫结构;

形成第二绝缘层于该第二保护层下,并延伸至该第二穿孔中覆盖该第二穿孔的孔壁;

形成第二导电层于该第二绝缘层与该第三导电垫结构下,该第二导电层包含第二导电部分以及该第二无源元件,且该第二无源元件与该第二导电部分相连接;

形成第二阻隔层覆盖该第二导电层;

形成第三开口于该第二阻隔层中以暴露该第二导电部分;以及沿着第二切割道切割该第二基板、该第二保护层与该第二阻隔层,以形成该第二晶片。

12.根据权利要求11所述的晶片封装体的制备方法,其特征在于,还包含:形成第二开口于该第一保护层中,以暴露该第二导电垫结构,其中该第一开口与该第二开口于相同制程步骤中形成;以及形成第二外部导电连结于该第二开口中,以接触该第二导电垫结构。

13.根据权利要求12所述的晶片封装体的制备方法,其特征在于,还包含:形成第一外部导电连结于该第三开口中,并接触第二导电部分;

接合该第一外部导电连结与该第一导电垫结构,以令使部分该第一外部导电连结位于该第一开口中;以及沿着第一切割道切割该第一晶圆,以形成晶片封装体。

14.根据权利要求12所述的晶片封装体的制备方法,其特征在于,还包含:形成第一外部导电连结于该第一开口中,并接触该第一导电垫结构;

接合该第一外部导电连结与该第二导电部分,以令使部分该第一外部导电连结位于该第三开口中;以及沿着第一切割道切割该第一晶圆,以形成晶片封装体。

15.根据权利要求11所述的晶片封装体的制备方法,其特征在于,还包含:形成第一穿孔自该第二表面朝该第三表面延伸,以暴露该第二导电垫结构;

形成第一绝缘层于该第二表面下,并延伸至该第一穿孔中覆盖该第一穿孔的孔壁;以及形成第一导电层于该第一绝缘层与该第二导电垫结构下,该第一导电层包含第一导电部分以及第三无源元件,且该第三无源元件与该第一导电部分相连接。

16.根据权利要求15所述的晶片封装体的制备方法,其特征在于,还包含:形成第一阻隔层覆盖该第一导电层;

形成第二开口于该第一阻隔层中,以暴露该第一导电部分;以及形成第二外部导电连结于该第二开口中,以接触该第一导电部分。

17.根据权利要求16所述的晶片封装体的制备方法,其特征在于,还包含:形成第一外部导电连结于该第三开口中,并接触该第二导电部分;

接合该第一外部导电连结与该第一导电垫结构,以令使部分该第一外部导电连结位于该第一开口中;以及沿着第一切割道切割该第一晶圆,以形成晶片封装体。

18.根据权利要求16所述的晶片封装体的制备方法,其特征在于,还包含:形成第一外部导电连结于该第一开口中,并接触该第一导电垫结构;

接合该第一外部导电连结与该第二导电部分,以令使部分该第一外部导电连结位于该第三开口中;以及沿着第一切割道切割该第一晶圆,以形成晶片封装体。

19.根据权利要求10所述的晶片封装体的制备方法,其特征在于,还包含:形成第三晶片,该第三晶片具有有源元件与第三无源元件电性连接至该有源元件;以及接合该第三晶片至该第一晶圆的该第三表面,令使该有源元件电性连接至该第一导电垫结构,其中该第三晶片及该第二晶片具有相同或不同功能。

说明书 :

晶片封装体及其制造方法

技术领域

[0001] 本发明有关一种晶片封装体及一种晶片封装体的制造方法。

背景技术

[0002] 在各项电子产品要求多功能且外型尚须轻薄短小的需求之下,各项电子产品所对应的晶片,不仅其尺寸微缩化,当中的布线密度亦随之提升,因此后续在制造晶片封装体的挑战亦渐趋严峻。其中,晶圆级晶片封装是晶片封装方式的一种,是指晶圆上所有晶片生产完成后,直接对整片晶圆上所有晶片进行封装制程及测试,完成之后才切割制成单颗晶片封装体的晶片封装方式。
[0003] 晶片封装体中通常具有整合的有源元件与无源元件,以使晶片封装体正常运作。然而,整合有源元件与无源元件涉及多道图案化制程与材料沉积制程,不仅耗费生产成本,还需较长的制程时间,且特征尺寸的缩减还大幅限制制程能力。因此,业界急需更为简化与快速的晶片封装技术。

发明内容

[0004] 本发明的一态样是提供一种晶片封装体,包含一第一晶片与一第二晶片。第一晶片包含:一第一基板,具有相对的一第一表面与一第二表面;一第一无源元件,位于第一表面上;一第一保护层,覆盖第一无源元件;第一保护层,还具有相对于该第一表面的一第三表面;以及一第一导电垫结构与一第二导电垫结构,位于第一保护层中,并电性连接至第一无源元件。第二晶片位于第三表面上,且具有一有源元件与一第二无源元件电性连接至有源元件,其中有源元件电性连接至第一导电垫结构。
[0005] 根据本发明一或多个实施方式,第一无源元件与第二无源元件的形状包含U形、平面螺旋状与立体螺旋状。
[0006] 根据本发明一或多个实施方式,第二晶片包含:一第二基板,其中有源元件位于第二基板下;一第二保护层,位于第二基板下,并覆盖有源元件;一第三导电垫结构,位于第二保护层中,并电性连接至有源元件,其中第二保护层具有一第二穿孔以暴露第三导电垫结构;一第二绝缘层,位于第二保护层下,并延伸至第二穿孔中覆盖第二穿孔的孔壁;一第二导电层;以及一第二阻隔层。其中,第二导电层包含:一第二导电部分,位于第二绝缘层下,且部分的第二导电部分位于第二穿孔中,并接触第三导电垫结构,以及第二无源元件,位于第二绝缘层下,且第二无源元件与第二导电部分相连接。第二阻隔层覆盖第二导电层,第二阻隔层具有一第三开口暴露第二导电部分。
[0007] 根据本发明一或多个实施方式,第一晶片还包含:一第一开口,位于第一保护层的第三表面,以暴露第一导电垫结构;以及一第二开口,位于第一保护层的第三表面,以暴露第二导电垫结构。
[0008] 根据本发明一或多个实施方式,还包含:一第一外部导电连结,位于第一导电垫结构与第三导电垫结构之间,其中部分第一外部导电连结位于第一开口中,而部分第一外部导电连结位于第三开口中;以及一第二外部导电连结,位于第二开口中,并接触第二导电垫结构,其中第二外部导电连结的尺寸大于第一外部导电连结。
[0009] 根据本发明一或多个实施方式,第一晶片还包含:一第一开口,位于第一保护层的第三表面,并暴露第一导电垫结构,以及一第一穿孔,自第二表面朝第三表面延伸,并暴露第二导电垫结构。
[0010] 根据本发明一或多个实施方式,第一晶片还包含:一第一绝缘层,位于第二表面下,并延伸至第一穿孔中覆盖第一穿孔的孔壁;一第一导电层,包含:一第一导电部分,位于第一绝缘层下,且部分的第一导电部分位于第一穿孔接触第二导电垫结构,以及一第三无源元件,位于第一绝缘层下,且第三无源元件与第一导电部分相连接;以及一第一阻隔层,覆盖第一导电层,第一阻隔层具有一第二开口暴露第一导电部分。
[0011] 根据本发明一或多个实施方式,第三无源元件的形状包含U形、平面螺旋状与立体螺旋状。
[0012] 根据本发明一或多个实施方式,还包含:一第一外部导电连结,位于第一导电垫结构与第三导电垫结构之间,其中部分第一外部导电连结位于第一开口中,而部分第一外部导电连结位于第三开口中;以及一第二外部导电连结,位于第二开口中,并接触第一导电部分。
[0013] 根据本发明一或多个实施方式,还包含:一第三晶片,设置于第三表面上,第三晶片具有一有源元件与一第四无源元件电性连接至该有源元件,有源元件电性连接至第一导电垫结构,且第三晶片及第二晶片具有相同或不同功能。
[0014] 本发明的另一态样是提供一种晶片封装体的制备方法,包含下列步骤。先提供一第一晶圆,第一晶圆包含:一第一基板,具有相对的一第一表面与一第二表面;一第一无源元件,位于第一表面上;一第一保护层,覆盖第一无源元件,第一保护层,具有相对于第一表面的一第三表面;以及一第一导电垫结构与一第二导电垫结构,位于第一保护层中,并电性连接至该第一无源元件。接着形成一第一开口于第一保护层中,以暴露第一导电垫结构。还形成一第二晶片,第二晶片具有一有源元件与一第二无源元件电性连接至有源元件。最后接合第二晶片至第一晶圆的第三表面,令使有源元件电性连接至第一导电垫结构。
[0015] 根据本发明一或多个实施方式,形成第二晶片包含下列步骤。先提供一第二晶圆,第二晶圆包含:一第二基板,而有源元件位于第二基板下;一第二保护层,位于第二基板下,并覆盖有源元件;以及一第三导电垫结构,位于第二保护层中,并电性连接至有源元件。接着形成一第二穿孔于第二保护层中,以暴露第三导电垫结构,还形成一第二绝缘层于第二保护层下,其延伸至第二穿孔中覆盖第二穿孔的孔壁。继续形成一第二导电层于第二绝缘层与第三导电垫结构下,第二导电层包含一第二导电部分以及第二无源元件,且第二无源元件与第二导电部分相连接。继续形成一第二阻隔层覆盖第二导电层,并形成一第三开口于第二阻隔层中以暴露该第二导电部分。最后沿着一第二切割道切割第二基板、第二保护层与第二阻隔层,以形成第二晶片。
[0016] 根据本发明一或多个实施方式,还包含:形成一第二开口于第一保护层中,以暴露第二导电垫结构,其中第一开口与第二开口于相同制程步骤中形成。接着形成一第二外部导电连结于第二开口中,以接触第二导电垫结构。
[0017] 根据本发明一或多个实施方式,还包含:形成一第一外部导电连结于第三开口中,以接触第二导电部分,并接合第一外部导电连结与第一导电垫结构,以令使部分第一外部导电连结位于第一开口中。最后沿着一第一切割道切割第一晶圆,以形成一晶片封装体。
[0018] 根据本发明一或多个实施方式,还包含:形成一第一外部导电连结于第一开口中,并接触第一导电垫结构,并接合第一外部导电连结与第二导电部分,以令使部分第一外部导电连结位于第三开口中。最后沿着一第一切割道切割第一晶圆,以形成一晶片封装体。
[0019] 根据本发明一或多个实施方式,还包含:形成一第一穿孔自第二表面朝第三表面延伸,以暴露第二导电垫结构,并形成一第一绝缘层于第二表面下,其延伸至第一穿孔中覆盖第一穿孔的孔壁。再形成一第一导电层于第一绝缘层与第二导电垫结构下,第一导电层包含一第一导电部分以及一第三无源元件,且第三无源元件与第一导电部分相连接。
[0020] 根据本发明一或多个实施方式,还包含:形成一第一阻隔层覆盖第一导电层,并形成一第二开口于第一阻隔层中,以暴露第一导电部分。再形成一第二外部导电连结于第二开口中,以接触第一导电部分。
[0021] 根据本发明一或多个实施方式,还包含:形成一第一外部导电连结于该第三开口中,并接触该第二导电部分,再接合第一外部导电连结与第一导电垫结构,以令使部分第一外部导电连结位于第一开口中。最后沿着一第一切割道切割第一晶圆,以形成一晶片封装体。
[0022] 根据本发明一或多个实施方式,还包含:形成一第一外部导电连结于该第一开口中,并接触第一导电垫结构,再接合第一外部导电连结与第二导电部分,以令使部分第一外部导电连结位于第三开口中。最后沿着一第一切割道切割第一晶圆,以形成一晶片封装体。
[0023] 根据本发明一或多个实施方式,还包含:形成一第三晶片,第三晶片具有一有源元件与一第四无源元件电性连接至有源元件。接合第三晶片至第一晶圆的第三表面,使有源元件电性连接至第一导电垫结构,第三晶片及第二晶片具有相同或不同功能。
[0024] 本发明不仅可节省大量的制程时间,且能降低已知电感元件的成本。

附图说明

[0025] 为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附图式的详细说明如下。
[0026] 图1绘示依据本发明部分实施例的一种晶片封装体的剖面图;
[0027] 图2绘示依据本发明的部分实施例中,图1中第二晶片的放大图;
[0028] 图3绘示依据本发明其他部分实施例的一种晶片封装体的剖面图;
[0029] 图4绘示图3的晶片封装体的第一导电层的线路布局示意图;
[0030] 图5为本发明部分实施例中第二晶片的制备方法流程图;
[0031] 图6A-6F绘示图2的第二晶片,在制程各个阶段的剖面图;
[0032] 图7为本发明部分实施方式中,晶片封装体的制备方法流程图;
[0033] 图8A-8D绘示图1的晶片封装体,在制程各个阶段的剖面图;
[0034] 图9为本发明其他部分实施例方式中,晶片封装体的制备方法流程图;
[0035] 图10A-10H绘示图3的晶片封装体,在制程各个阶段的剖面图。
[0036] 其中,附图中符号的简单说明如下:
[0037] 1000:晶片封装体         1210:第二基板
[0038] 1100:第一晶片           1220:有源元件
[0039] 1200:第二晶片           1230:第二保护层
[0040] 1300:第一外部导电连结   1234:第二穿孔
[0041] 1400:第二外部导电连结   1240:第三导电垫结构
[0042] 1000:晶片封装体         1250:第二绝缘层
[0043] 1110:第一基板           1260:第二导电层
[0044] 1112:第一表面           3120:第一无源元件
[0045] 1114:第二表面           3130:第一保护层
[0046] 1120:第一无源元件       3132:第三表面
[0047] 1130:第一保护层         3134:第一开口
[0048] 1132:第三表面           3140:第一导电垫结构
[0049] 1134:第一开口           3160:第二导电垫结构
[0050] 1136:第二开口           3170:第一绝缘层
[0051] 1140:第一导电垫结构     3180:第一导电层
[0052] 1142a,b:第一导电垫      3182:第一导电部分
[0053] 1144:导线               3184:第三无源元件
[0054] 1160:第二导电垫结构     3400:第二导电垫结构
[0055] 1262:第二导电部分       510-570:步骤
[0056] 1264:第二无源元件       710-760:步骤
[0057] 1270:第二阻隔层         910-990:步骤
[0058] 1272:第三开口           6200:第二晶圆
[0059] 3110:第一基板           6300:第二切割道
[0060] 3112:第一表面           8100:第一晶圆
[0061] 3114:第二表面           8200:第一切割道
[0062] 3115:第一穿孔           11000:第一晶圆
[0063] 12000:第一切割道。

具体实施方式

[0064] 以下将以图式及详细说明清楚说明本发明的精神,任何所属领域普通技术人员在了解本发明的较佳实施例后,当可由本发明所教示的技术,加以改变及修饰,其并不脱离本发明的精神与范围。并为明确说明起见,许多实务上的细节将在以下叙述中一并说明。然而,熟悉本领域的技术人员应当了解到,在本发明部分实施方式中,这些实务上的细节并非必要的,因此不应用以限制本发明。此外,为简化图式起见,一些已知惯用的结构与元件在图式中将以简单示意的方式绘示。
[0065] 此外,相对词汇,如“下”或“底部”与“上”或“顶部”,用来描述文中在附图中所示的一元件与另一元件的关系。相对词汇是用来描述装置在附图中所描述之外的不同方位是可以被理解的。例如,如果一附图中的装置被翻转,元件将会被描述原为位于其它元件的“下”侧将被定向为位于其他元件的“上”侧。例示性的词汇“下”,根据附图的特定方位可以包含“下”和“上”两种方位。同样地,如果一附图中的装置被翻转,元件将会被描述原为位于其它元件的“下方”或“之下”将被定向为位于其他元件上的“上方”。例示性的词汇“下方”或“之下”,可以包含“上方”和“上方”两种方位。
[0066] 请先参阅图1,图1绘示依据本发明部分实施例的一种晶片封装体的剖面图。如图1所示,一晶片封装体1000包含一第一晶片1100、一第二晶片1200、多个第一外部导电连结1300位于第一晶片1100与第二晶片1200之间、以及多个第二外部导电连结1400环绕此些第一外部导电连结1300。第一外部导电连结1300令使第一晶片1100电性连接至第二晶片
1200,而第二外部导电连结1400设置以传输晶片封装体1000的信号,举例来说,在后续制程中晶片封装体1000会封装至一印刷电路板上,第二外部导电连结1400即可将信号传输至印刷电路板中。此外,第二外部导电连结1400的尺寸大于第一外部导电连结1300。在本发明的部分实施方式中,晶片封装体1000可以为射频感测器(RF sensor),但并不以此为限。在本发明的其他部分实施例中,第一外部导电连结1300与第二外部导电连结1400为焊球、凸块等业界熟知的结构,且形状可以为圆形、椭圆形、方形、长方形,并不用以限制本发明。
[0067] 第一晶片1100包含一第一基板1110、一第一无源元件1120、一第一保护层1130、一第一导电垫结构1140与一第二导电垫结构1160。在此需特别说明,第一导电垫结构1140包含多个第一导电垫1142a与1142b,以及多条导线1144电性连接此些第一导电垫1142a与1142b,而第二导电垫结构1160的结构与第一导电垫结构1140类似,在此不再详述。
[0068] 第一基板1110具有相对的一第一表面1112与一第二表面1114,第一无源元件1120位于第一表面1112上。在本发明的部分实施例中,第一基板1110的材质包含硅、氮化铝、或其组合,但并不以此为限。在本发明的其他部分实施例中,第一无源元件1120可为电容元件、电感元件或电阻元件。在本发明的其他部分实施例中,第一无源元件1120、第一导电垫结构1140与第二导电垫结构1160的材质为铝、铜、镍、或任何合适的导电材料。在本发明的部分实施例中,第一无源元件1120的形状包含U形、平面螺旋状与立体螺旋状。
[0069] 第一保护层1130同样位于第一表面1112上,并覆盖第一无源元件1120,且第一保护层1130具有相对于第一表面1112的一第三表面1132。第一导电垫结构1140与第二导电垫结构116则位于第一保护层1130中,并通过第一保护层1130中的导体电性连接至第一无源元件1120,其中第二导电垫结构1160环绕第一导电垫结构1140。更详细的说,第一保护层1130可包含内层介电层(ILD)、内金属介电层(IMD)、钝化层(passivation layer)与内连线路,第一导电垫结构1140与第二导电垫结构1160可通过内连线路电性连接至第一无源元件
1120。此外,第一保护层1130还具有位于第三表面1132的一第一开口1134以及一第二开口
1136,其中此第一开口1134暴露第一导电垫结构1140,而此第二开口1136暴露第二导电垫结构1160。值得注意的是,第一晶片1100中并不具有任何有源元件。
[0070] 请接着参阅图2,图2绘示依据本发明的部分实施例中,图1中第二晶片1200的放大图。如图2所示,第二晶片1200包含一第二基板1210、一有源元件1220、一第二保护层1230、一第三导电垫结构1240、一第二绝缘层1250、一第二导电层1260以及一第二阻隔层1270。其中,有源元件1220位于第二基板1210下,且第二保护层1240同样位于第二基板1210下,并覆盖有源元件1220。第三导电垫结构1240则位于第二保护层1230中,并通过第二保护层1230中的导体电性连接至有源元件1220。更清楚的说,第三导电垫结构1240通过第二保护层1230中的内连线路层电性连接至有源元件1220。在本发明的部分实施例中,有源元件1220为一互补式金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)。
[0071] 第二保护层1230具有一第二穿孔1234以暴露第三导电垫结构1240,而第二绝缘层1250位于第二保护层1230下,并延伸至第二穿孔1234中覆盖第二穿孔1234的孔壁。在本发明的部分实施例中,第二绝缘层1250的材质包含氧化硅、氮化硅、氮氧化硅或其它合适的绝缘材料。第二导电层1260位于第二绝缘层1250下,且部分的第二导电层1260位于第二穿孔
1234中以接触第三导电垫结构1240。此处需特别说明,第二导电层1260包含一第二导电部分1262,以及一第二无源元件1264。其中,第二导电部分1262用以电性连接暴露于第二穿孔
1234中的第三导电垫结构1240,使有源元件1220能通过第三导电垫结构1240与第二导电部分1262传输信号至外部。而第二无源元件1264可于相同制程中与第二导电部分1262同时形成,且其还与第二导电部分1262相连接,以电性连接至第二导电部分1262,据此使有源元件
1220得以控制第二无源元件1264。在本发明的部分实施例中,第二无源元件1264的形状包含U形、平面螺旋状与立体螺旋状。在本发明的部分实施例中,第三导电垫结构1240与第二导电层1260的材质为铝、铜、镍、或任何合适的导电材料。
[0072] 第二阻隔层1270覆盖第二导电层1260的第二导电部分1262与第二无源元件1264,第二阻隔层1270还具有一第三开口1272以暴露第二导电部分1262。在本发明的部分实施例中,第二阻隔层1270的材质为环氧树脂系材料,例如绿漆(solder mask)。
[0073] 在理解第二晶片1200的内部结构后,请重新参阅图1。如图1所示,第一外部导电连结1300位于第一晶片1100与第二晶片1200之间,更具体的说,第一外部导电连结1300位于第一导电垫结构1140与第三导电垫结构1240之间,且部分的第一外部导电连结1300位于第一开口1134中,并接触第一导电垫结构1140,而部分的第一外部导电连结1300则位于第三开口1272中,以接触第二导电部分1262。据此,有源元件1220可通过第三导电垫结构1240、第二导电部分1262、第一外部导电连结1300与第一导电垫结构1140电性连结至第一无源元件1120。第二外部导电连结1400则位于第二开口1136中,并接触第二导电垫结构1160。
[0074] 由于第一晶片1100与第二晶片1200中均具有无源元件,其可增加晶片封装体1000的功效与活用性。在本发明的部分实施例中,第一无源元件1120与第二无源元件1264可作为晶片封装体1000的电感元件(inductor),且第一无源元件1120与第二无源元件1264可具有不同的电感值。举例来说,第一晶片1100因具有较大的尺寸,使第一无源元件1120较不受限于制程能力,同样可具有较大的尺寸。借此使电感值变大,品质因素(Q值)变高,进而减少电阻耗损,以提高晶片封装体1000的效率。
[0075] 根据本发明部分实施例,第一晶片1100上还设置一第三晶片〈图未示〉,第三晶片具有一有源元件与一第四无源元件电性连接至该有源元件。第三晶片的有源元件电性连接至第一导电垫结构1140,第三晶片结构与第二晶片1200类似,可参考以上有关第二晶片1200叙述,于此不再赘述。第三晶片可与第二晶片1200有相同或不同功能。
[0076] 请同时参阅图3与图4,图3绘示依据本发明其他部分实施例的一种晶片封装体的剖面图,而图4绘示图3的晶片封装体的第一导电层的线路布局示意图。一晶片封装体3000包含一第一晶片3100、一第二晶片1200、多个第一外部导电连结1300位于第一晶片3100与第二晶片1200之间、以及多个第二外部导电连结3400。第一外部导电连结1300令使第一晶片3100电性连接至第二晶片1200。第二晶片1200的内部结构可参考图2,在此处不再详述。
[0077] 第一晶片3100包含一第一基板3110、一第一无源元件3120、一第一保护层3130、一第一导电垫结构3140与一第二导电垫结构3150。第一基板3110具有相对的一第一表面3112与一第二表面3114,第一无源元件3120位于第一表面3112上。第一保护层3130同样位于第一表面3112上,并覆盖第一无源元件3120,且第一保护层3130具有相对于第一表面3112的一第三表面3132。第一导电垫结构3140与第二导电垫结构3160则位于第一保护层3130中,并通过第一保护层3130中的导体电性连接至第一无源元件3120,且第二导电垫结构3160环绕第一导电垫结构3140。更详细的说,第一导电垫结构3140与第二导电垫结构3160可通过内连线路层电性连接至第一无源元件3120。
[0078] 第一保护层3130的第三表面3132具有一第一开口3134,且第一开口3134暴露第一导电垫结构3140。晶片封装体3000与晶片封装体1000的差别在于,第一保护层3130并不具有暴露出第二导电垫结构3160的第二开口。晶片封装体3000具有一第一穿孔3115自第一基板3110的第二表面3114朝第一保护层3130的第三表面3132延伸,以暴露第二导电垫结构3160。一第一绝缘层3170位于第二表面3114下,并延伸至第一穿孔3115中覆盖第一穿孔
3115的孔壁。
[0079] 一第一导电层3180位于第一绝缘层3170下,且部分的第一导电层3180位于第一穿孔3115中以接触第二导电垫结构3160。此处需特别说明,第一导电层3180包含第一导电部分3182与第三无源元件3184,其中第一导电部分3182位于第一绝缘层3170下,且部分的第一导电部分3182位于第一穿孔3115中,并接触第二导电垫结构3160。第三无源元件3184同样位于第一绝缘层3170下,且第三无源元件3184的一端与连接部分3182相连接。在本实施方式中,第三无源元件3184的形状为U形,但并不此为限。设计者可依实际需求设计第一导电层3180的线路布局,使第三无源元件3184具有其他形状,例如平面螺旋状与立体螺旋状。在本发明的其他部分实施例中,还包含一磁性元件以提高晶片封装体3000的感值(inductance value),且磁性元件由第三无源元件3184环绕。
[0080] 在本实施例中,第一晶片3100除了第一无源元件3120外,其第一导电层3180还具有第三无源元件3184。举例来说,第一无源元件3120与第三无源元件3184可作为晶片封装体3000的电感元件(inductor),而第三无源元件3184可进一步增加感值。由于在图案化第一导电层3180时,第一导电部分3182与第三无源元件3184会同时形成,因此可节省制作第三无源元件3184的时间。或者,第一晶片3100中可直接省略第一无源元件3120,以提升设计上的便利性。在本发明的其他部分实施例中,第一晶片3100不需已知独立的电感元件(例如,第一无源元件3120)便具有电感元件的功能。如此一来,不仅可节省大量的制程时间,且能降低已知电感元件的成本。
[0081] 第一晶片3100还包含第一阻隔层3190覆盖第一导电部分3182与第三无源元件3184。第一阻隔层3190具有一第二开口3192以暴露第一导电层3180的第一导电部分3182。
一第二外部导电连结3400位于第二开口3192中,并接触第一导电部分3182。第二外部导电连结3400设置以传输晶片封装体3000的信号,举例来说,在后续制程中晶片封装体3000会封装至一印刷电路板上,第二外部导电连结3400即可将信号传输至印刷电路板中。
[0082] 与晶片封装体1000相同,在晶片封装体3000中,部分的第一外部导电连结1300位于第一开口3134中,并接触第一导电垫结构3140,而部分的第一外部导电连结1300则位于第三开口1272中,以接触第二导电部分1262。借此,有源元件1220可通过第三导电垫结构1240、第二导电部分1262、第一外部导电连结1300与第一导电垫结构3140以电性连结至第一无源元件3120。
[0083] 接着请参阅下述说明以进一步理解晶片封装体的制备方法。请先参阅图5与图6A-6F以理解图2的第二晶片的制备方法。图5为本发明部分实施例中第二晶片的制备方法流程图,而图6A-6F绘示图2的第二晶片,在制程各个阶段的剖面图。
[0084] 先进行步骤510,并请同时参阅图6A。在步骤510中,提供一第二晶圆6200,其具有第二基板1210、有源元件1220、第二保护层1230与第三导电垫结构1240。有源元件1220位于第二基板1210下,第二保护层1230覆盖有源元件1220,而第三导电垫结构1240位于第二保护层1230中,并电性连接至有源元件1220。在以下叙述中,第二晶圆6200意指图2的第二晶片1200尚未经切割制程的半导体结构。
[0085] 接着进行步骤520,并请同时参阅图6B。在步骤520中,先形成第二穿孔1234于第二保护层1230中,以暴露第三导电垫结构1240。形成第二穿孔1234的方式例如可以是以微影蚀刻,但不以此为限。
[0086] 接着进行步骤530,并请同时参阅图6C。在步骤530中,形成第二绝缘层1250于第二保护层1230下,并延伸至第二穿孔1234中覆盖第二穿孔1234的孔壁。在此步骤中,先形成第二绝缘层1250覆盖第二保护层1230与第二穿孔1234,接着使用微影蚀刻方式移除部分的第二绝缘层1234,以使第三导电垫结构1240于第二穿孔1234中暴露出来。
[0087] 继续进行步骤540,并请同时参阅图6D。在步骤540中,形成一第二导电层1260于第二绝缘层1250与第三导电垫结构1240下,第二导电层1260包含一第二导电部分1262以及第二无源元件1264,且第二无源元件1264与第二导电部分1262相连接。在此步骤中,可利用例如是溅镀、蒸镀、电镀或无电镀的方式来沉积导电材料于第二绝缘层1250下与第二穿孔1234中的第三导电垫结构1240下,接着图案化导电材料以形成第二无源元件1264,以及环绕第二无源元件1264的第二导电部分1262。且第二无源元件1264的一端与第二导电部分
1262相连接。第二无源元件1264与第二导电部分1262于相同的制程步骤中形成。
[0088] 接着进行步骤550,并请同时参阅图6E。在步骤550中,形成一第二阻隔层1270覆盖第二导电层1260,并图案化第二阻隔层1270以形成多个第三开口1272以暴露第二导电层1260的第二导电部分1262。可通过刷涂环氧树脂系的材料于第二导电层1260上,以形成第二阻隔层1270。接着,再图案化第二阻隔层1270以形成第三开口1272,使部分的第二导电部分1262于第二阻隔层1270的第三开口1272中暴露出来。
[0089] 最后进行步骤560,并请继续参阅图6E。在步骤560中,形成第三开口1272后,沿着切割道6300切割第二基板1210、第二保护层1230与第二阻隔层1270,形成如图2所示的第二晶片1200。
[0090] 或者可在进行步骤570后,再进行步骤560,并请同时参阅图6F。在其他实施例中,在形成第三开口1272后,接着形成第一外部导电连结1300于第三开口1272中,以接触暴露于第三开口1272中的第二导电部分1262。在形成第一外部导电连结1300后,沿着切割道6300切割第二基板1210、第二保护层1230与第二阻隔层1270,形成具有第一外部导电连结
1300的第二晶片1200。
[0091] 请继续参阅图7与图8A-8D以理解图1的晶片封装体的制备方法。图7为本发明部分实施例中晶片封装体的制备方法流程图,而图8A-8D绘示图1的晶片封装体,在制程各个阶段的剖面图。
[0092] 先进行步骤710,并请同时参阅图8A。在步骤710中,先提供第一晶圆8100,其具有第一基板1100,第一基板具有相对的第一表面1112与第二表面1114。第一无源元件1120位于第一表面1112上,第一保护层1130覆盖第一无源元件1120,第一保护层1130具有相对于第一表面1112的第三表面1132。第一导电垫结构1140与第二导电垫结构1160位于第一保护层1130中,并电性连接至第一无源元件1120,且第二导电垫结构1160环绕并电性连接至第一导电垫结构1140。在以下叙述中,第一晶圆8100意指图1中第一晶片1100尚未经切割制程的半导体结构。
[0093] 接着进行步骤720,并请同时参阅图8B。在步骤720中,形成第一开口1134于第一保护层1130中,以暴露第一导电垫结构1140,以及形成第二开口1136于第一保护层1130中,以暴露第二导电垫结构1150。形成第一开口1134与第二开口1136的方式例如可以是以微影蚀刻,但不以此为限。且第一开口1134与第二开口1136于相同制程步骤中形成。
[0094] 接着进行步骤730,并请同时参阅图8C。形成第一外部导电连结1300于第一开口1134中,以及形成第二外部导电连结1400于第二开口1136中。借此,第一外部导电连结1300能接触暴露于第一开口1134中的第一导电垫结构1140,而第二外部导电连结1400能接触暴露于第二开口1136中的第二导电垫结构1160。在本发明的部分实施例中,第一外部导电连结1300与第二外部导电连结1400于相同制程步骤中形成。
[0095] 继续进行步骤750,并请继续参阅图8C。在步骤750中,接合第二晶片1200至第一晶圆8100的第三表面1132,令使有源元件1220电性连接至第一导电垫结构1140。在图8C中已先形成第一外部导电连结1300于第一开口1134中,因此可使用图6E中不具有第一外部导电连结1300的第二晶片1200。之后接合第一外部导电连结1300与第二导电部分1262,以令使部分第一外部导电连结1300位于第三开口1272中。
[0096] 最后进行步骤760,并请继续参阅图8C。在步骤760中,沿着第一切割道8200切割第一晶圆8100,以形成一晶片封装体1000。在接合第一晶圆8100与第二晶片1200后,即可沿着第一切割道8200切割第一晶圆8100,以形成如图1所示的晶片封装体1000。
[0097] 在本发明的其他部分实施例中,在步骤720后可进行步骤740,请同时参阅图8D。在步骤740中,只形成第二外部导电连结1400于第二开口1136中。
[0098] 在步骤740后进行步骤750,接合第二晶片1200至第一晶圆8100的第三表面1132,令使有源元件1220电性连接至第一导电垫结构1140。在图8D中因不具有第一外部导电连结1300于第一开口1134中,因此可使用图6F中具有第一外部导电连结1300的第二晶片1200。
之后接合第一外部导电连结1300与第一导电垫结构1140,以令使部分第一外部导电连结
1300位于第一开口1134中。
[0099] 最后进行步骤760,并请继续参阅图8D。在步骤760中,沿着第一切割道8200切割第一晶圆8100,以形成一晶片封装体1000。在接合第一晶圆8100与第二晶片1200后,即可沿着第一切割道8200切割第一晶圆8100,以形成如图1所示的晶片封装体1000。
[0100] 根据本发明部分实施例,第一晶片8100上还形成一第三晶片〈图未示〉,第三晶片具有一有源元件与一第四无源元件。接合第三晶片至第一晶圆8100的第三表面1132,使第三晶片的有源元件电性连接至第一导电垫结构1140。第三晶片结构与第二晶片1200类似,可参考以上有关第二晶片1200叙述,于此不再赘述。第三晶片可与第二晶片1200有相同或不同功能。
[0101] 请继续参阅图9与图10A-10H以理解图3的晶片封装体的制备方法。图9为本发明部分实施例中晶片封装体的制备方法流程图,而图10A-10H绘示图3的晶片封装体,在制程各个阶段的剖面图。
[0102] 先进行步骤910,并请同时参阅图10A。在步骤910中,先提供第一晶圆11100,其具有第一基板3100,第一基板3100具有相对的第一表面3112与第二表面3114。第一无源元件3120位于第一表面3112上,第一保护层3130覆盖第一无源元件3120,并具有相对于第一表面3112的第三表面3132。第一导电垫结构3140与第二导电垫结构3160位于第一保护层3130中,并电性连接至第一无源元件3120,其中第二导电垫结构3160环绕并电性连接至第一导电垫结构3140。在以下叙述中,第一晶圆11100意指图3中第一晶片3100尚未经切割制程的半导体结构。
[0103] 接着进行步骤920,并请同时参阅图10B。在步骤920中,形成第一穿孔3115自第二表面3114朝第三表面3132延伸,以暴露第二导电垫结构3150。形成第一穿孔3115方式例如可以是以微影蚀刻,但不以此为限。
[0104] 继续进行步骤930,并请同时参阅图10C。在步骤930中,形成第一绝缘层3170于第二表面3114下,并延伸至第一穿孔3115中覆盖第一穿孔3115的孔壁。在此步骤中,先形成第一绝缘层3170覆盖第二表面3114与第一穿孔3115,接着使用微影蚀刻方式移除部分的第一绝缘层3170,以使第二导电垫结构3160于第一穿孔3115中暴露出来。
[0105] 继续进行步骤940,并请同时参阅图10D。在步骤940中,形成第一导电层3180于第一绝缘层3170与第二导电垫结构3160下,第一导电层3180包含第一导电部分3182以及第三无源元件3184,且第三无源元件3184与第一导电部分3182相连接。在此步骤中,可利用例如是溅镀、蒸镀、电镀或无电镀的方式来沉积导电材料于第一绝缘层3170下与第一穿孔3115中的第二导电垫结构3160下,接着图案化导电材料以形成第三无源元件3184,以及环绕第三无源元件3184的第一导电部分3182,且第三无源元件3184的一端与第一导电部分3182相连接。第三无源元件3184与第一导电部分3182于相同制程步骤中形成。
[0106] 接着进行步骤950,并请同时参阅图10E。在步骤950中,形成第一阻隔层3190覆盖第一导电层3180,并图案化第一阻隔层3190以形成第二开口3192以暴露第一导电层3180的第一导电部分3182,接着形成第二外部导电连结3400于第二开口3192中,以接触第一导电部分3182。可通过刷涂环氧树脂系的材料于第一导电层3180上,以形成第一阻隔层3190。接着,再图案化第一阻隔层3190以形成第二开口3192,使部分的导电部分3182于第一阻隔层3190的第二开口3192中暴露出来。接着形成一第二外部导电连结3400于第二开口3192中,以接触第一导电部分3182。
[0107] 继续进行步骤960,并请同时参阅图10F。在步骤960中,形成第一开口3134于第一保护层3130中,以暴露第一导电垫结构3140。形成第一开口3134例如可以是以微影蚀刻,但不以此为限。
[0108] 接着进行步骤970,并请继续参阅图10G。在步骤970中,形成第一外部导电连结1300于第一开口3134中。借此,第一外部导电连结1300能接触暴露于第一开口3134中的第一导电垫结构3140。
[0109] 继续进行步骤980,并请继续参阅图10G。在步骤980中,接合第二晶片1200至第一晶圆11000的第三表面3132,令使有源元件1220电性连接至第一导电垫结构3140。在图10G中因已先形成第一外部导电连结1300于第一开口3134中,因此可使用图6E中不具有第一外部导电连结1300的第二晶片1200。之后接合第一外部导电连结1300与第二导电部分1262,以令使部分第一外部导电连结1300位于第三开口1272中。
[0110] 最后进行步骤990,并请继续参阅图10G。在步骤990中,沿着第一切割道12000切割第一晶圆11000,以形成一晶片封装体3000。在接合第一晶圆11000与第二晶片1200后,即可沿着第一切割道12000切割第一晶圆11000,以形成如图3所示的晶片封装体3000。
[0111] 在本发明的其他部分实施例中,在步骤960后可直接进行步骤980,请同时参阅图10H。在步骤960后直接进行步骤980,接合第二晶片1200至第一晶圆8100的第三表面1132,令使有源元件1220电性连接至第一导电垫结构1140。在图10F中因不具有第一外部导电连结1300于第一开口3134中,因此可使用图6F中具有第一外部导电连结1300的第二晶片
1200。之后接合第一外部导电连结1300与第一导电垫结构3140,以令使部分第一外部导电连结1300位于第一开口3134中。
[0112] 以上所述仅为本发明较佳实施例,然其并非用以限定本发明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神和范围内,可在此基础上做进一步的改进和变化,因此本发明的保护范围当以本申请的权利要求书所界定的范围为准。