杂散抑制装置及方法转让专利

申请号 : CN201610379086.2

文献号 : CN106100652B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 杨加峰

申请人 : 广东欧珀移动通信有限公司

摘要 :

本发明适用于通信技术领域,尤其涉及杂散抑制装置及方法。该装置包括:功率放大器、双工器以及谐波抑制电路;功率放大器的输出端与双工器的发射端相连,双工器的公共端与谐波抑制电路的输入端相连;谐波抑制电路用于控制谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配,并控制谐波抑制电路的谐振频率与待发射信号的发射频率相同。本发明通过设置与双工器的公共端相连的谐波抑制电路,控制谐波抑制电路的输入阻抗与输出阻抗相匹配;控制谐波抑制电路的谐振频率与待发射信号的发射频率相同,由此使谐波抑制电路对待发射信号的发射频率的影响较小,而对谐波信号有较大的衰减,从而能够减小杂散干扰,提高接收灵敏度。

权利要求 :

1.一种杂散抑制装置,其特征在于,包括:功率放大器、双工器以及谐波抑制电路;

所述功率放大器的输出端与所述双工器的发射端相连,所述双工器的公共端与所述谐波抑制电路的输入端相连;

所述谐波抑制电路用于控制所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗相匹配,并控制所述谐波抑制电路的谐振频率与待发射信号的发射频率相同;

所述谐波抑制电路还用于控制所述双工器的公共端的阻抗收敛。

2.根据权利要求1所述的装置,其特征在于,所述谐波抑制电路包括:电感、第一电容和第二电容;

所述谐波抑制电路的输入端分别与所述电感的一端和所述第一电容的一端相连;

所述谐波抑制电路的输出端分别与所述电感的另一端和所述第二电容的一端相连;

所述第一电容的另一端和所述第二电容的另一端分别接地。

3.根据权利要求2所述的装置,其特征在于,所述电感的电感值、所述第一电容的电容值和所述第二电容的电容值均可调节。

4.根据权利要求1所述的装置,其特征在于,所述谐波抑制电路的输出端与天线开关相连。

5.一种如权利要求1至4任意一项所述的装置的杂散抑制方法,其特征在于,所述方法包括:获取待发射信号的发射频率;

调节谐波抑制电路,使所述谐波抑制电路的谐振频率与待发射信号的发射频率相同;

调节所述谐波抑制电路,使所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗相匹配;

所述方法还包括:

调节所述谐波抑制电路的第一电容的电容值,使所述双工器的公共端的阻抗收敛。

6.根据权利要求5所述的方法,其特征在于,调节谐波抑制电路,包括:调节所述谐波抑制电路的电感的电感值、第一电容的电容值和/或第二电容的电容值。

7.根据权利要求5或6所述的方法,其特征在于,调节所述谐波抑制电路,使所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗相匹配,具体为:调节所述谐波抑制电路,使所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗为50欧姆。

8.根据权利要求5或6所述的方法,其特征在于,所述方法还包括:调节所述谐波抑制电路,以调节功率放大器的负载牵引。

说明书 :

杂散抑制装置及方法

技术领域

[0001] 本发明属于通信技术领域,尤其涉及一种杂散抑制装置及方法。

背景技术

[0002] 多模多频手机是指可以在不同技术标准的网络之间使用的手机,即一部手机可以同时支持多种网络制式,支持多个网络频段。在多模多频手机出现之前,一般的手持设备通常只支持双模,即支持GSM(Global System for Mobile communication,全球移动通信系统)和TD-SCDMA(Time Division-Synchronous Code Division Multiple Access,时分同步码分多址),或者支持GSM和WCDMA(Wideband Code Division Multiple Access,宽带码th分多址)。而随着4G(the 4  Generation mobile communication technology,第四代移动通信技术)网络的出现,开始出现大量的4G手机,这些4G手机在一部手机上可以同时支持GSM、TD-SCDMA、WCDMA、TD-LTE(Time Division-Long Term Evolution,分时长期演进)、FDD-LTE(Frequency Division Duplex-Long Term Evolution,频分双工长期演进)甚至更多的网络制式及相应的多种频段。此外,目前的手机一般还支持Wi-Fi(Wireless Fidelity,无线保真技术)和GPS(Global Position System,全球定位系统)对应的频段。
[0003] 支持多频段的手机容易出现杂散干扰。杂散干扰指的是一个系统频段外的杂散辐射落入到另外一个系统的接收频段内造成的干扰,例如低频段的高次谐波会落在高频段的接收频段内,对高频段的接收造成干扰。杂散干扰直接影响系统的接收灵敏度。若杂散落入某个系统接收频段内的幅度较高,则被干扰系统的接收机是无法滤除该杂散信号的。因此,射频认证需要测试杂散指标。杂散指标与PCB(Printed Circuit Board,印制电路板)布局布线以及选用的器件的性能有较大关系。由于目前对于手机的小型化、厚度以及成本方面有较高要求,使布局布线难度不断加大,从而导致杂散问题较严重。
[0004] 综上,现有技术中支持多频段的通信设备的杂散干扰较大,导致对接收灵敏度的影响较大。

发明内容

[0005] 鉴于此,本发明实施例提供了一种杂散抑制装置及方法,以减小杂散干扰,提高接收灵敏度。
[0006] 第一方面,本发明实施例提供了一种杂散抑制装置,包括:
[0007] 功率放大器、双工器以及谐波抑制电路;
[0008] 所述功率放大器的输出端与所述双工器的发射端相连,所述双工器的公共端与所述谐波抑制电路的输入端相连;
[0009] 所述谐波抑制电路用于控制所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗相匹配,并控制所述谐波抑制电路的谐振频率与待发射信号的发射频率相同。
[0010] 第二方面,本发明实施例提供了一种如上所述的杂散抑制装置的杂散抑制方法,包括:
[0011] 获取待发射信号的发射频率;
[0012] 调节谐波抑制电路,使所述谐波抑制电路的谐振频率与待发射信号的发射频率相同;
[0013] 调节所述谐波抑制电路,使所述谐波抑制电路的输入阻抗与所述谐波抑制电路的输出阻抗相匹配。
[0014] 本发明实施例与现有技术相比存在的有益效果是:本发明实施例通过设置与双工器的公共端相连的谐波抑制电路,控制谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配,由此使双工器的公共端与负载端的阻抗相匹配;控制谐波抑制电路的谐振频率与待发射信号的发射频率相同,由此使谐波抑制电路对待发射信号的发射频率的影响较小,而对谐波信号有较大的衰减,从而能够减小杂散干扰,提高接收灵敏度。

附图说明

[0015] 为了更清楚地说明本发明实施例中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0016] 图1示出了本发明实施例提供的杂散抑制装置的结构框图;
[0017] 图2示出了本发明实施例提供的杂散抑制装置中谐波抑制电路的示意图;
[0018] 图3示出了本发明实施例提供的杂散抑制方法的实现流程图;
[0019] 图4示出了本发明另一实施例提供的杂散抑制方法的实现流程图;
[0020] 图5示出了本发明另一实施例提供的杂散抑制方法的实现流程图。

具体实施方式

[0021] 为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0022] 图1示出了本发明实施例提供的杂散抑制装置的结构框图,为了便于说明,仅示出了与本发明实施例相关的部分。如图1所示,该装置包括:
[0023] 功率放大器11、双工器12以及谐波抑制电路13,功率放大器11的输出端与双工器12的发射端相连,双工器12的公共端与谐波抑制电路13的输入端相连。
[0024] 其中,谐波抑制电路13用于控制谐波抑制电路13的输入阻抗与谐波抑制电路13的输出阻抗相匹配,并控制谐波抑制电路13的谐振频率与待发射信号的发射频率相同。
[0025] 在本发明实施例中,通过在杂散抑制装置中设置与双工器12的公共端相连的谐波抑制电路13,由于该谐波抑制电路13可控制谐波抑制电路13的输入阻抗与谐波抑制电路13的输出阻抗相匹配,即控制谐波抑制电路13的输入阻抗等于谐波抑制电路13的输出阻抗,由此使得双工器12的公共端的阻抗与负载端的阻抗相匹配,避免双工器12的公共端的阻抗与负载端的阻抗失配,即避免双工器12的公共端的阻抗与负载端的阻抗不相同,从而得到最大功率输出。
[0026] 其中,待发射信号指的是由功率放大器11放大后输出的、待通过天线发射的信号。在本发明实施例中,该谐波抑制电路13还用于控制谐波抑制电路13的谐振频率与待发射信号的发射频率相同,由此使得谐波抑制电路13对待发射信号的发射频率的影响较小,且能够在不增加成本以及不影响射频性能的前提下,增强双工器12对功率放大器11输出的谐波信号的抑制能力,从而解决杂散问题。其中,谐波信号指的是由功率放大器11输出的,与待发射信号的发射频率的频率不同的信号。在本发明实施例中,期望通过谐波抑制电路13滤除谐波信号。
[0027] 图2示出了本发明实施例提供的杂散抑制装置中谐波抑制电路13的示意图。如图2所示,该谐波抑制电路13包括:电感L、第一电容C1和第二电容C2。
[0028] 其中,谐波抑制电路13的输入端分别与电感L的一端和第一电容C1的一端相连;谐波抑制电路13的输出端分别与电感L的另一端和第二电容C2的一端相连;第一电容C1的另一端和第二电容C2的另一端分别接地。
[0029] 优选地,电感L的电感值、第一电容C1的电容值和第二电容C2的电容值均可调节。
[0030] 优选地,谐波抑制电路13还用于控制双工器12的公共端的阻抗收敛。
[0031] 在这里,通过谐波抑制电路13控制双工器12的公共端的阻抗收敛,使双工器12的公共端的阻抗稳定,由此保持双工器12的公共端与负载端的阻抗相匹配状态,从而提高了杂散抑制装置的稳定性。
[0032] 优选地,谐波抑制电路13的输出端与天线开关相连。
[0033] 作为本发明实施例的一个示例,谐波抑制电路13的输出端与天线开关相连,其中,天线开关是用于切换天线的工作状态的开关,天线的工作状态包括接收状态和发射状态。在发明实施例中,当待发射信号通过谐波抑制电路13进行杂散抑制处理后,控制天线开关处于发射状态,以对经过杂散抑制处理后的待发射信号进行发射。
[0034] 需要说明的是,天线开关可以设置在杂散抑制装置中,也可以设置为与杂散抑制装置相连,在此不作限定。
[0035] 本发明实施例通过设置与双工器的公共端相连的谐波抑制电路13,控制谐波抑制电路13的输入阻抗与谐波抑制电路13的输出阻抗相匹配,由此使双工器12的公共端与负载端的阻抗相匹配;控制谐波抑制电路13的谐振频率与待发射信号的发射频率相同,由此使谐波抑制电路13对待发射信号的发射频率的影响较小,而对谐波信号有较大的衰减,从而能够减小杂散干扰,提高接收灵敏度。
[0036] 图3示出了本发明实施例提供的杂散抑制方法的实现流程图,该方法由杂散抑制装置执行。参照图3,该方法包括:
[0037] 在步骤S301中,获取待发射信号的发射频率;
[0038] 在步骤S302中,调节谐波抑制电路,使谐波抑制电路的谐振频率与待发射信号的发射频率相同;
[0039] 在步骤S303中,调节谐波抑制电路,使谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配。
[0040] 需要说明的是,在调节谐波抑制电路的过程中,可以通过万用表测量谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗,还可以通过示波器显示谐波信号的信号强度。
[0041] 优选地,调节谐波抑制电路,包括:调节谐波抑制电路的电感L的电感值、第一电容C1的电容值和/或第二电容C2的电容值。
[0042] 作为本发明实施例的一个示例,调节谐波抑制电路,包括:调节谐波抑制电路的电感L的电感值、第一电容C1的电容值和第二电容C2的电容值中的至少一项。
[0043] 可选地,调节谐波抑制电路13,使谐波抑制电路13的输入阻抗与谐波抑制电路13的输出阻抗相匹配,具体为:
[0044] 调节谐波抑制电路13,使谐波抑制电路13的输入阻抗与谐波抑制电路13的输出阻抗为50欧姆。
[0045] 作为本发明实施例的一个示例,调节谐波抑制电路13的电感L的电感值、第一电容C1的电容值和/或第二电容C2的电容值,以使谐波抑制电路13的输入阻抗和谐波抑制电路13的输出阻抗均为50欧姆,从而在阻抗相匹配的前提下,兼顾耐压、功率容量和衰减的要求。
[0046] 图4示出了本发明另一实施例提供的杂散抑制方法的实现流程图,参照图4:
[0047] 在步骤S401中,获取待发射信号的发射频率;
[0048] 在步骤S402中,调节谐波抑制电路,使谐波抑制电路的谐振频率与待发射信号的发射频率相同;
[0049] 在步骤S403中,调节谐波抑制电路,使谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配;
[0050] 在步骤S404中,调节谐波抑制电路的第一电容,使双工器的公共端的阻抗收敛。
[0051] 作为本发明实施例的一个示例,在调节谐波抑制电路的电感L的电感值、第一电容C1的电容值和/或第二电容C2的电容值,使谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配之后,该方法还包括:固定谐波抑制电路的电感L和第二电容C2,调节谐波抑制电路的第一电容C1,使双工器的公共端的阻抗尽可能收敛。
[0052] 图5示出了本发明另一实施例提供的杂散抑制方法的实现流程图,参照图5:
[0053] 在步骤S501中,获取待发射信号的发射频率;
[0054] 在步骤S502中,调节谐波抑制电路,使谐波抑制电路的谐振频率与待发射信号的发射频率相同;
[0055] 在步骤S503中,调节谐波抑制电路,使谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配;
[0056] 在步骤S504中,调节谐波抑制电路的第一电容,使双工器的公共端的阻抗收敛;
[0057] 在步骤S505中,调节谐波抑制电路,以调节功率放大器的负载牵引。
[0058] 作为本发明实施例的一个示例,该方法还包括:调节谐波抑制电路的电感L的电感值、第一电容C1的电容值和/或第二电容C2的电容值,以调节功率放大器的负载牵引,从而使发射电流和ACLR(Adjacent Channel Leakage Ratio,相邻频道泄漏比)等参数满足设计要求。
[0059] 应理解,在本发明实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本发明实施例的实施过程构成任何限定。
[0060] 本发明实施例通过设置与双工器的公共端相连的谐波抑制电路,控制谐波抑制电路的输入阻抗与谐波抑制电路的输出阻抗相匹配,由此使双工器的公共端与负载端的阻抗相匹配;控制谐波抑制电路的谐振频率与待发射信号的发射频率相同,由此使谐波抑制电路对待发射信号的发射频率的影响较小,而对谐波信号有较大的衰减,从而能够减小杂散干扰,提高接收灵敏度。
[0061] 以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。