一种显示面板转让专利

申请号 : CN201610761299.1

文献号 : CN106205457B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 龚强

申请人 : 武汉华星光电技术有限公司

摘要 :

本发明公开了一种显示面板,其包括多个像素;驱动电路,其中,驱动电路以片上系统技术集成在所述显示面板上,且驱动电路包括:级传电路,其包括多个级联的级传单元,其中,多个级联的级传单元依序地输出控制信号,以控制依序地分别将外部输入信号写入;转换电路,其包括多个转换单元,其中,每个级传单元分别对应至少一个转换单元,以将外部输入信号转换成对应的灰阶电压信号,并将对应的灰阶电压信号输出至对应的像素。通过上述方式,本发明能够使面板在无需Bonding IC的情况,便可以驱动面板显示若干灰阶,降低了面板制造成本。

权利要求 :

1.一种显示面板,其特征在于,包括:

显示区域,其包括多个像素;

驱动电路,其中,所述驱动电路以面板上系统(System on Panel,SOP)技术集成在所述显示面板上,且所述驱动电路包括:级传电路,其包括多个级联的级传单元,其中,所述多个级联的级传单元依序地输出控制信号,以控制依序地分别将外部输入信号写入;

转换电路,其包括多个转换单元,其中,每个所述级传单元分别对应至少一个转换单元,以将所述外部输入信号转换成对应的灰阶电压信号,并将对应的所述灰阶电压信号输出至对应的像素;

其中,每个所述转换单元分别包括:

逻辑单元,其包括多级逻辑判断子单元,其中,所述逻辑单元接收所述外部输入信号,并根据所述外部输入信号而确定触发对应级别的所述逻辑判断子单元;

输出单元,其包括多级灰阶电压输出子单元,其中,每个所述灰阶电压输出子单元分别电连接至一个对应的所述逻辑判断子单元;

其中,当所述逻辑单元根据所述外部输入信号而确定触发对应级别的所述逻辑判断子单元时,与触发的所述逻辑判断子单元电连接的对应的所述灰阶电压输出子单元输出相应的灰阶电压。

2.根据权利要求1所述的显示面板,其特征在于,每个所述级传单元分别包括:

第一开关元件,其包括控制端、第一通路端和第二通路端,其中,所述控制端接收上一级所述级传单元所输出的触发信号,且所述第一通路端电连接至第一电压源;

第一反相器,其包括输入端和输出端,其中,所述输入端电连接至所述第一开关元件的第二通路端;

第一传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述控制端电连接至所述第一反相器的输出端,所述反向控制端电连接至所述第一反相器的输入端,所述输入端连接至对应的时钟信号;

输出电路,其包括输入端、第一输出端和第二输出端,其中,所述输入端电连接至所述传输门的输出端,所述第一输出端和所述第二输出端分别用于输出本级所述级传单元的第一控制信号和第二控制信号,其中,所述第一控制信号和所述第二控制信号为互反信号;

其中,所述输出电路进一步包括第三输出端,以输出下一级所述级传单元的触发信号;

当本级所述级传单元为第一级级传单元时,所述第一开关元件的控制端接收初始启动信号。

3.根据权利要求2所述的显示面板,其特征在于,所述输出电路包括:

第二反相器、第三反相器、第四反相器、第五反相器和第六反相器,其中,所述第二反相器、所述第三反相器和所述第四反相器依次串联在一起,以构成第一控制信号输出电路;而所述第二反相器、第三反相器、第五反相器和第六反相器依次串联在一起,以构成第二控制信号输出电路;且所述第二反相器的输出端进一步作为所述输出电路的第三输出端,以输出下一级所述级传单元的触发信号。

4.根据权利要求3所述的显示面板,其特征在于,每个所述级传单元进一步包括:

保持电路,其包括:

第二开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第二开关元件的控制端电连接至所述第一反相器的输出端,所述第二开关元件的第一通路端电连接至所述传输门的输出端;

第三开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第三开关元件的第一通路端电连接至所述第二开关元件的第二通路端,且所述第三开关元件的第一通路端进一步电连接至第二电压源;

第四开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第四开关元件的控制端电连接至所述第一开关元件的控制端,而所述第四开关元件的第一通路端电连接至所述第三开关元件的第二通路端;

第五开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第五开关元件的控制端和所述第三开关元件的控制端连接在一起并连接至所述输出电路的第三输出端,而所述第五开关元件的第一通路端电连接至所述第一电压源,而所述第五开关元件的第二通路端电连接至所述第四开关元件的第二通路端,且所述第五开关元件的第二通路端与所述第四开关元件的第二通路端之间的节点进一步电连接至所述第一反相器的输入端。

5.根据权利要求4所述的显示面板,其特征在于,每个所述级传单元进一步包括:

重置电路,其包括:

第六开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第六开关元件的控制端接受重置电压信号,所述第六开关元件的第一通路端电连接至所述第二电压源,而所述第六开关元件的第二通路端电连接至所述第一反相器的输入端。

6.根据权利要求5所述的显示面板,其特征在于,所述第一开关元件和所述第五开关元件分别为第一类型晶体管,而所述第二开关元件、第三开关元件、第四开关元件和第六开关元件分别为第二类型晶体管,且所述第一电压源和所述第二电压源的逻辑位准相反。

7.根据权利要求6所述的显示面板,其特征在于,所述第一开关元件和所述第五开关元件分别为N型晶体管,而所述第二开关元件、第三开关元件、第四开关元件和第六开关元件分别为P型晶体管,且所述第一电压源为低电压位准,而所述第二电压源为高电压位准。

8.根据权利要求1所述的显示面板,其特征在于,每个所述逻辑判断子单元分别包括:第七开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第七开关元件的第一通路端电连接至本级所述逻辑判断子单元的第一参考电压;

第八开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第八开关元件的第一通路端电连接至本级所述逻辑判断子单元的第二参考电压,而所述第七开关元件和所述第八开关元件的控制端均接收所述外部输入信号,以根据所述外部输入信号而判断是否触发本级所述逻辑判断子单元;

第九开关元件,其包括控制端、第一通路端和第二通路端,其中,所述控制端电连接至所述第八开关元件的第二通路端,所述第一通路端电连接至所述第七开关元件的第二通路端;

第七反相器和第八反相器,其中,所述第七反相器的输入端和第八反相器的输出端连接在一起并电连接至所述第九开关元件的第二通路端,且所述第七反相器的输出端和第八反相器的输入端连接在一起并作为所述逻辑判断子单元的输出端;

其中,所述第七开关元件和第九开关元件为第一类型晶体管,而所述第八开关元件为第二类型晶体管;且所述第一参考电压与第二参考电压的电压值不同,且当所述外部输入信号的电压值位于本级所述逻辑判断子单元的所述第一参考电压和所述第二参考电压之间时,本级所述逻辑判断子单元被触发。

9.根据权利要求8所述的显示面板,其特征在于,每个所述灰阶电压输出子单元分别包括:第二传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述控制端和反向控制端分别接收对应的所述级传单元所传来的第一控制信号和第二控制信号,其输入端电连接至对应的所述逻辑判断子单元的输出端;

第九反相器和第十反相器,其中,所述第九反相器的输入端和第十反相器的输出端连接在一起并电连接至所述第二传输门的输出端;

第三传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述第九反相器的输出端和第十反相器的输入端连接在一起并电连接至所述第三传输门的控制端,且所述第九反相器的输出端和第十反相器的输入端连接在一起并通过第十一反相器而连接至所述第三传输门的反向控制端,所述第三传输门的输入端电连接至本级所述灰阶电压输出子单元所对应的灰阶电压,而所述第三传输门的输出端作为所述输出单元的输出端,以输出本级所述灰阶电压输出子单元所对应的灰阶电压。

说明书 :

一种显示面板

技术领域

[0001] 本发明涉及面板显示技术领域,特别是涉及一种显示面板。

背景技术

[0002] 目前的LTPS面板在组装模组时都需要Bonding IC和FPC,外部控制显示的信号由主板通过FPC输入到IC,经由IC内部的处理输出到AA区中的Data信号线,控制面板的显示。

发明内容

[0003] 本发明提供一种显示面板,使面板在无需Bonding IC的情况,便可以驱动面板显示若干灰阶,降低了面板制造成本。
[0004] 本发明采用的一个技术方案是:一种显示面板,包括:显示区域,其包括多个像素;
[0005] 驱动电路,其中,所述驱动电路以面板上系统(System on Panel,SOP)技术集成在所述显示面板上,且所述驱动电路包括:
[0006] 级传电路,其包括多个级联的级传单元,其中,所述多个级联的级传单元依序地输出控制信号,以控制依序地分别将外部输入信号写入;
[0007] 转换电路,其包括多个转换单元,其中,每个所述级传单元分别对应至少一个转换单元,以将所述外部输入信号转换成对应的灰阶电压信号,并将对应的所述灰阶电压信号输出至对应的像素。
[0008] 其中,每个所述级传单元分别包括:
[0009] 第一开关元件,其包括控制端、第一通路端和第二通路端,其中,所述控制端接收上一级所述级传单元所输出的触发信号,且所述第一通路端电连接至第一电压源;
[0010] 第一反相器,其包括输入端和输出端,其中,所述输入端电连接至所述第一开关元件的第二通路端;
[0011] 第一传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述控制端电连接至所述第一反相器的输出端,所述反向控制端电连接至所述第一反相器的输入端,所述输入端连接至对应的时钟信号;
[0012] 输出电路,其包括输入端、第一输出端和第二输出端,其中,所述输入端电连接至所述传输门的输出端,所述第一输出端和所述第二输出端分别用于输出本级所述级传单元的第一控制信号和第二控制信号,其中,所述第一控制信号和所述第二控制信号为互反信号;
[0013] 其中,所述输出电路进一步包括第三输出端,以输出下一级所述级传单元的触发信号;当本级所述级传单元为第一级级传单元时,所述第一开关元件的控制端接收初始启动信号。
[0014] 其中,所述输出电路包括:
[0015] 第二反相器、第三反相器、第四反相器、第五反相器和第六反相器,其中,所述第二反相器、所述第三反相器和所述第四反相器依次串联在一起,以构成第一控制信号输出电路;而所述第二反相器、第三反相器、第五反相器和第六反相器依次串联在一起,以构成第二控制信号输出电路;且所述第二反相器的输出端进一步作为所述输出电路的第三输出端,以输出下一级所述级传单元的触发信号。
[0016] 其中,每个所述级传单元进一步包括:
[0017] 保持电路,其包括:
[0018] 第二开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第二开关元件的控制端电连接至所述第一反相器的输出端,所述第二开关元件的第一通路端电连接至所述传输门的输出端;
[0019] 第三开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第三开关元件的第一通路端电连接至所述第二开关元件的第二通路端,且所述第三开关元件的第一通路端进一步电连接至第二电压源;
[0020] 第四开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第四开关元件的控制端电连接至所述第一开关元件的控制端,而所述第四开关元件的第一通路端电连接至所述第三开关元件的第二通路端;
[0021] 第五开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第五开关元件的控制端和所述第三开关元件的控制端连接在一起并连接至所述输出电路的第三输出端,而所述第五开关元件的第一通路端电连接至所述第一电压源,而所述第五开关元件的第二通路端电连接至所述第四开关元件的第二通路端,且所述第五开关元件的第二通路端与所述第四开关元件的第二通路端之间的节点进一步电连接至所述第一反相器的输入端。
[0022] 其中,每个所述级传单元进一步包括:
[0023] 重置电路,其包括:
[0024] 第六开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第六开关元件的控制端接受重置电压信号,所述第六开关元件的第一通路端电连接至所述第二电压源,而所述第六开关元件的第二通路端电连接至所述第一反相器的输入端。
[0025] 其中,所述第一开关元件和所述第五开关元件分别为第一类型晶体管,而所述第二开关元件、第三开关元件、第四开关元件和第六开关元件分别为第二类型晶体管,且所述第一电压源和所述第二电压源的逻辑位准相反。
[0026] 其中,所述第一开关元件和所述第五开关元件分别为N型晶体管,而所述第二开关元件、第三开关元件、第四开关元件和第六开关元件分别为P型晶体管,且所述第一电压源为低电压位准,而所述第二电压源为高电压位准。
[0027] 其中,每个所述转换单元分别包括:
[0028] 逻辑单元,其包括多级逻辑判断子单元,其中,所述逻辑单元接收所述外部输入信号,并根据所述外部输入信号而确定触发对应级别的所述逻辑判断子单元;
[0029] 输出单元,其包括多级灰阶电压输出子单元,其中,每个所述灰阶电压输出子单元分别电连接至一个对应的所述逻辑判断子单元;
[0030] 其中,当所述逻辑单元根据所述外部输入信号而确定触发对应级别的所述逻辑判断子单元时,与触发的所述逻辑判断子单元电连接的对应的所述灰阶电压输出子单元输出相应的灰阶电压。
[0031] 其中,每个所述逻辑判断子单元分别包括:
[0032] 第七开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第七开关元件的第一通路端电连接至本级所述逻辑判断子单元的第一参考电压;
[0033] 第八开关元件,其包括控制端、第一通路端和第二通路端,其中,所述第八开关元件的第一通路端电连接至本级所述逻辑判断子单元的第二参考电压,而所述第七开关元件和所述第八开关元件的控制端均接收所述外部输入信号,以根据所述外部输入信号而判断是否触发本级所述逻辑判断子单元;
[0034] 第九开关元件,其包括控制端、第一通路端和第二通路端,其中,所述控制端电连接至所述第八开关元件的第二通路端,所述第一通路端电连接至所述第七开关元件的第二通路端;
[0035] 第七反相器和第八反相器,其中,所述第七反相器的输入端和第八反相器的输出端连接在一起并电连接至所述第九开关元件的第二通路端,且所述第七反相器的输出端和第八反相器的输入端连接在一起并作为所述逻辑判断子单元的输出端;
[0036] 其中,所述第七开关元件和第九开关元件为第一类型晶体管,而所述第八开关元件为第二类型晶体管;且所述第一参考电压与第二参考电压的电压值不同,且当所述外部输入信号的电压值位于本级所述逻辑判断子单元的所述第一参考电压和所述第二参考电压之间时,本级所述逻辑判断子单元被触发。
[0037] 其中,每个所述灰阶电压输出子单元分别包括:
[0038] 第二传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述控制端和反向控制端分别接收对应的所述级传单元所传来的第一控制信号和第二控制信号,其输入端电连接至对应的所述逻辑判断子单元的输出端;
[0039] 第九反相器和第十反相器,其中,所述第九反相器的输入端和第十反相器的输出端连接在一起并电连接至所述第二传输的输出端;
[0040] 第三传输门,其包括输入端,控制端,反向控制端和输出端,其中,所述第九反相器的输出端和第十反相器的输入端连接在一起并电连接至所述第三传输门的控制端,且所述第九反相器的输出端和第十反相器的输入端连接在一起并通过第十一反相器而连接至所述第三传输门的反向控制端,所述第三传输门的输入端电连接至本级所述灰阶电压输出子单元所对应的灰阶电压,而所述第三传输门的输出端作为所述输出单元的输出端,以输出本级所述灰阶电压输出子单元所对应的灰阶电压。
[0041] 本发明的有益效果是:提供一种显示面板,通过将Data信号驱动电路集成在显示面板上,通过级传电路控制外部输入信号写入以及转换电路将外部输入信号转换成对应的灰阶电压信号,并输出至对应的像素,能够使面板在无需Bonding IC的情况下,便可以驱动面板显示若干灰阶,降低了面板制造成本。

附图说明

[0042] 图1是本发明显示面板一实施方式的结构示意图;
[0043] 图2是本发明驱动电路一实施方式的结构示意图;
[0044] 图3是本发明级传单元一实施方式的电路结构示意图;
[0045] 图4是本发明两级传单元构成重复单元一实施方式工作的波形时序图;
[0046] 图5是本发明转换单元一实施方式的电路结构示意图。

具体实施方式

[0047] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0048] 请参阅图1,图1本发明提供显示面板一实施方式的结构示意图。
[0049] 在具体实施例中,显示面板10包括显示区域12,其包括多个像素;驱动电路14,且驱动电路14以面板上系统(System on Panel,SOP)技术集成在显示面板10上。
[0050] 请参阅图2,图2本发明提供驱动电路一实施方式的结构示意图。
[0051] 在具体实施例中,驱动电路14包括级传电路142及转换电路144。
[0052] 其中,级传电路142,其包括多个级联的级传单元142a,其中,多个级联的级传单元142a依序地输出控制信号,以控制依序地分别将外部输入信号写入。
[0053] 转换电路144,其包括多个转换单元144b,其中,每个级传单元144b分别对应至少一个转换单元142a,以将外部输入信号转换成对应的灰阶电压信号,并将对应的灰阶电压信号输出至对应的像素。
[0054] 进一步的,每个级传单元142a分别对应三个转换单元144b,以将外部输入信号分别转换成对应于R、G、B子像素的灰阶电压信号。在本实施例中,由两个相同结构的级传单元142a构成一个重复单元。
[0055] 请参阅图3,图3本发明级传单元一实施方式的电路结构示意图。
[0056] 在具体实施例中,每个级传单元142a包括:
[0057] 第一开关元件TN1,其包括控制端、第一通路端和第二通路端,其中,控制端接收上一级级传单元142a所输出的触发信号,且第一通路端电连接至第一电压源。
[0058] 第一反相器F1,其包括输入端和输出端,其中,输入端电连接至第一开关元件TN1的第二通路端。
[0059] 第一传输门C1,其包括输入端,控制端,反向控制端和输出端,其中,控制端电连接至第一反相器F1的输出端,反向控制端电连接至第一反相器F1的输入端,输入端连接至对应的时钟信号CK1。
[0060] 输出电路1422,其包括输入端、第一输出端和第二输出端,其中,输入端电连接至传输门C1的输出端,第一输出端和第二输出端分别用于输出本级级传单元142a的第一控制信号EN1-1和第二控制信号EN1-1’,其中,第一控制信号EN-1和第二控制信号EN-1’为互反信号;
[0061] 其中,输出电路1422进一步包括第三输出端,以输出下一级级传单元142a的触发信号;当本级级传单元142a为第一级级传单元时,第一开关元件TN1的控制端接收初始启动信号。
[0062] 进一步的,输出电路1422还包括第二反相器F2、第三反相器F3、第四反相器F4、第五反相器F5和第六反相器F6,其中,第二反相器F2、第三反相器F3和第四反相器F4依次串联在一起,以构成第一控制信号输出电路;而第二反相器F2、第三反相器F3、第五反相器F5和第六反相器F6依次串联在一起,以构成第二控制信号输出电路;且第二反相器F2的输出端进一步作为输出电路1422的第三输出端,以输出下一级级传单元142a的触发信号。
[0063] 此外,每个级传单元142a进一步包括:保持电路1424,其包括:
[0064] 第二开关元件TP2,其包括控制端、第一通路端和第二通路端,其中,第二开关元件TP2的控制端电连接至第一反相器F1的输出端,第二开关元件TP2的第一通路端电连接至传输门C1的输出端。
[0065] 第三开关元件TP3,其包括控制端、第一通路端和第二通路端,其中,第三开关元件TP3的第一通路端电连接至第二开关元件TP2的第二通路端,且第三开关元件TP3的第一通路端进一步电连接至第二电压源。
[0066] 第四开关元件TP4,其包括控制端、第一通路端和第二通路端,其中,第四开关元件TP4的控制端电连接至第一开关元件TN1的控制端,而第四开关元件TP4的第一通路端电连接至第三开关元件TP3的第二通路端。
[0067] 第五开关元件TN5,其包括控制端、第一通路端和第二通路端,其中,第五开关元件TN5的控制端和第三开关元件TP3的控制端连接在一起并连接至输出电路1422的第三输出端,而第五开关元件TN5的第一通路端电连接至第一电压源,而第五开关元件TN5的第二通路端电连接至第四开关元件TP4的第二通路端,且第五开关元件TN5的第二通路端与第四开关元件TP4的第二通路端之间的节点进一步电连接至第一反相器F1的输入端。
[0068] 具体的,每个级传单元142a进一步包括重置电路1426,其包括:
[0069] 第六开关元件TP6,其包括控制端、第一通路端和第二通路端,其中,第六开关元件TP6的控制端接受重置电压信号RST,第六开关元件TP6的第一通路端电连接至第二电压源,而第六开关元件TP6的第二通路端电连接至第一反相器F1的输入端。
[0070] 在本实施例中,第一开关元件TN1和第五开关元件TN5分别为第一类型晶体管,而第二开关元件TP2、第三开关元件TP3、第四开关元件TP4和第六开关元件TP6分别为第二类型晶体管,且第一电压源和第二电压源的逻辑位准相反。
[0071] 具体的,第一开关元件TN1和第五开关元件TN5分别为N型晶体管,而第二开关元件TP2、第三开关元件TP3、第四开关元件TP4和第六开关元件TP6分别为P型晶体管,且第一电压源为低电压位准VGL,而第二电压源为高电压位准VGH。
[0072] 请参阅图4,图4本发明驱动电路中重复单元一实施方式工作的波形时序图。
[0073] 在描述的过程中可进一步参阅图3所示的级传单元电路142a,在本实施例的一个应用例中,级传电路142包括奇数级的级传单元142a和偶数级的级传单元142a,且奇数级的级传单元142a和偶数级的级传单元142a构成一重复单元。其中,奇数级的级传单元142a中的第一传输门C1的输入端接收第一时钟信号CK1,而偶数级的级传单元中的第一传输门C2的输入端接收第二时钟信号CK2,且第二时钟信号CK2晚于第一时钟信号CK1一个脉冲时段。
[0074] 当本级级传单元142a为第一级级传单元时,第一开关元件TN1的控制端接收初始启动信号STN-1,当STN-1为高电平,保持电路1424不导通,经由第一开关元件TN1的第二通路后的输出D1点的信号为低电平,经过第一反相器F1后变为高电平。传输门C1的控制端电连接第一反相器F1的输出端,故其电位为高电平,传输门C1的反向控制端电连接第一反相器F1的输入端故其电位为低电位,传输门C1导通。由传输门C1的输入端输入时钟信号CK1,当CK1为为高电平时,传输门C1的输出端输出高电平,经过输出电路1422后,第一输出端输出的本级级传单元的第一控制信号EN1-1为低电平,第二输出端输出的本级级传单元的第二控制信号EN1-1’为高电平,第三输出端输出下一级级传单元142a的触发信号为低电平。具体的,因为下一级级传电路与本级级传电路的结构一致,故本级级传单元142a输出的触发信号为低电平时,下一级级传单元不导通。
[0075] 当初始启动信号STN-1为低电平时,第一开关元件TN1不导通,相应的保持电路1424的第四开关元件TP4导通,因第五开关元件TN5的第二通路端与第四开关元件TP4的第二通路端之间的节点进一步电连接至第一反相器F1的输入端,故D1点保持上一时刻的电位,即低电平。所以,再经过第一反相器F1后变为高电平,传输门C1的反向控制端为低电平,故C1导通。
[0076] 进一步地,当时钟信号CK1为低电平时,经过输出电路1422后,第一输出端输出的本级级传单元的第一控制信号EN1-1为高电平,第二输出端输出的本级级传单元的第二控制信号EN1-1’为低电平,第三输出端输出下一级级传单元142a的触发信号为高电平。
[0077] 进一步推导当第三输出端输出的触发信号为高电平时,与第三输出端连接的保持电路1424中的第三开关元件TP3不导通,第五开关元件TN5导通,第五开关元件TN5的第一通路端电连接第一电压源VGL,第一通路端电连接D1点,故可以将第一电压源VGL传输到D1以使得D1点保持低电位。
[0078] 进一步地,保持初始启动信号STN-1为低电平,第一开关元件TN1不导通,相应的保持电路1424的第四开关元件TP4导通,当刻时钟信号CK1为高电平时,经由输出电路1422的第一输出端输出的本级级传单元的第一控制信号EN1-1为低电平,第二输出端输出的本级级传单元的第二控制信号EN1-1’为高电平,第三输出端输出的触发信号为低电平,相应地保持电路1424中的第三开关元件TP3导通,第五开关元件TN5不导通,故D1点的电位由第三开关元件TP3的第一通路端提供,即D1点的电位变为高电平。
[0079] 当D1点电位变为高电平时,经由第一反相器F1后输出低电平,传输门C1的控制端为低电平,反向控制端为高电平,故传输门C1关闭,相应的输出电路1422也不会再进行下一时刻的动作。
[0080] 同理,下一级级传单元的工作原理与本实施例的工作原理一致,即当初始启动信号STN为高电平时,时钟信号CK2为高电平,输出电路1422的第一输出端输出的本级级传单元的第一控制信号EN1-2为低电平,第二输出端输出的本级级传单元的第二控制信号EN1-2’为高电平,第三输出端输出的下一级级传单元的触发信号为低电平。
[0081] 当初始启动信号STN为低电平时,时钟信号CK2为低电平,输出电路1422的第一输出端输出的本级级传单元的第一控制信号EN1-2为高电平,第二输出端输出的本级级传单元的第二控制信号EN1-2’为低电平,第三输出端输出的下一级级传单元的触发信号为高电平。具体的实施过程参见上述描述,此处不在重复赘述。
[0082] 请参阅图5,图5是本发明转换单元一实施方式的电路结构示意图。
[0083] 如图5,转换单元144b分别包括逻辑单元1442,其包括多级逻辑判断子单元1442’,其中,逻辑单元1442接收外部输入信号,并根据外部输入信号In而确定触发对应级别的逻辑判断子单元1442’。
[0084] 输出单元1444,其包括多级灰阶电压输出子单元1444’,其中,每个灰阶电压输出子单元1444’分别电连接至一个对应的逻辑判断子单元。
[0085] 其中,当逻辑单元1442根据外部输入信号In而确定触发对应界别的逻辑判断子单元1442’时,与触发的逻辑判断子单元1442’电连接的对应的灰阶电压输出子单元1444’输出相应的灰阶电压。
[0086] 具体的,每个逻辑判断子单元分1442’别包括:
[0087] 第七开关元件TN7,其包括控制端、第一通路端和第二通路端,其中,第七开关元件TN7的第一通路端电连接至本级逻辑判断子单元1442’的第一参考电压V1。
[0088] 第八开关元件TP8,其包括控制端、第一通路端和第二通路端,其中,第八开关元件TP8的第一通路端电连接至本级逻辑判断子单元1442’的第二参考电压V2,而第七开关元件TN7和第八开关元件TP8的控制端均接收外部输入信号,以根据外部输入信号而判断是否触发本级逻辑判断子单元1442’。
[0089] 第九开关元件TN9,其包括控制端、第一通路端和第二通路端,其中,控制端电连接至第八开关元件TP8的第二通路端,第一通路端电连接至第七开关元件TN7的第二通路端。
[0090] 第七反相器F7和第八反相器F8,其中,第七反相器F7的输入端和第八反相器F8的输出端连接在一起并电连接至第九开关元件TN9的第二通路端,且第七反相器F7的输出端和第八反相器F8的输入端连接在一起并作为逻辑判断子单元1442’的输出端。
[0091] 其中,第七开关元件TN7和第九开关元件TN9为第一类型晶体管,而第八开关元件TP8为第二类型晶体管;且第一参考电压V1与第二参考电压V2的电压值不同,且当外部输入信号的电压值位于本级逻辑判断子单元1442’的第一参考电压V1与第二参考电压V2之间时,本级逻辑判断子单元1442’被触发。
[0092] 其中,每个灰阶电压输出子单元1444’分别包括:
[0093] 第二传输门C2,其包括输入端,控制端,反向控制端和输出端,其中,控制端和反向控制端分别接收对应的级传单元142a所传来的第一控制信号EN1-1和第二控制信号EN1-1’,其输入端电连接至对应的逻辑判断子单元1442’的输出端。
[0094] 第九反相器F9和第十反相器F10,其中,第九反相器F9的输入端和第十反相器F10的输出端连接在一起并电连接至第二传输门C2的输出端;
[0095] 第三传输门C3,其包括输入端,控制端,反向控制端和输出端,其中,第九反相器F9的输出端和第十反相器F10的输入端连接在一起并电连接至第三传输门C3的控制端,且第九反相器F9的输出端和第十反相器F10的输入端连接在一起并通过第十一反相器F11而连接至第三传输门C3的反向控制端,第三传输门C3的输入端电连接至本级灰阶电压输出子单元1444’所对应的灰阶电压,而第三传输门C3的输出端作为输出单元1444的输出端,以输出本级灰阶电压输出子单元1444’所对应的灰阶电压。
[0096] 在具体的实施例中,逻辑判断子单元1442’还进一步包括重置信号RST,在当由级传单元输出的第一控制信号EN1-1和第二控制信号EN1-1’有效的前提下,RST为高电平时,第十开关元件TN10导通,且第十开关元件TN10的第一通路端电连接第一电压源VGL,故如图5所示的各逻辑判断子单元1442’中的B1至Bm为低电平,经过第七反相器F7后变为高电平,由传输门C2输出,其中各灰阶电压输出子单元1444’中的J1至Jm为高电平,经由第九反相器F9和第十反相器F10后,传输门C3的控制端为低电平,即灰阶电压输出子单元1444’中的K1至Km为低电平,其反向控制端为高电平,故传输门C3关闭。
[0097] 进一步的,当第一级级传单元输出的第一控制信号EN1-1为高电平,第二控制信号EN1-1’为低电平时,外部输入信号In写入。具体的,当外部输入信号In的电压值与第一参考电压V1和第二参考电压V2的关系满足V1
[0098] 更进一步的,当B1为高电平,由第七反相器F7的输出至灰阶电压输出子单元1444’中,经由传输门C2后输出的J1为低电平,其余全为高电平,经由第九反相器F9和第十反相器F10后,K1为高电平,其余全为低电平,故第一级灰阶电压输出子单元1444’的传输门C3打开,以输出本级灰阶电压输出子单元1444’所对应的灰阶电压V10。
[0099] 同理,其它级联的级传单元的灰阶电压信号的选择和输出过程参见上文描述,此处不再赘述。
[0100] 综上所述,本领域技术人员容易理解,本发明提供一种显示面板,通过将驱动电路集成在显示面板上,级传电路可以控制外部输入信号写入以及转换电路将外部输入信号转换成对应的灰阶电压信号,并输出至对应的像素,使面板在无需Bonding IC的情况,便可以驱动面板显示若干灰阶,降低了面板制造成本。
[0101] 以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。