一种基带下行信号处理装置转让专利

申请号 : CN201610836019.9

文献号 : CN106230443B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 何云翁明江赵超莹郑焕平段思睿

申请人 : 重庆邮电大学

摘要 :

本发明公开了一种基带下行信号处理装置,包括:硬件系统、DSP多核系统。硬件系统包括控制信道硬件系统、数字信道硬件系统、外部存储器,多核DSP系统包括主DSP系统和辅DSP系统。所述硬件系统与多核DSP系统通过接口单元连接,由中断触发。所述主DSP系统和辅DSP系统之间通过操作系统信号量触发,通过多核共享存储器共享控制信息。所述主DSP系统通过DHI接口和高层连接。本发明的基带下行信号处理装置能够实现移动终端对于多载波聚合下行基带信号的处理,载波个数为I。去掉辅DSP系统能够实现移动终端对于单载波聚合下行基带信号的处理。

权利要求 :

1.一种基带下行信号处理装置,其特征在于:包括DSP多核系统和硬件系统,所述DSP多核系统包括主DSP系统和I个辅DSP系统,所述主DSP系统和辅DSP系统之间通过操作系统信号量触发,并通过多核共享存储器共享控制信息;所述硬件系统包括控制信道硬件系统和数字信道硬件系统;

所述DSP多核系统还包括DSP高层接口(DSP High Layer Interface,DHI)控制器、控制信道控制器和数字信道控制系统,所述数字信道控制系统包括I+1个数字信道控制单元;

所述主DSP系统完成DHI控制器、控制信道控制器和第0个数字信道控制单元的控制功能;

第I个辅DSP系统完成第I+1个数字信道控制单元控制功能;

所述控制信道硬件系统包括I+1个控制信道硬件单元,所述数字信道硬件系统包括I+1个数字信道硬件单元;所述I+1个数字信道控制单元分别与I+1个数字信道硬件单元连接,所述I+1个数字信道硬件单元与DHI控制器连接;

在非跨载波调度场景中:控制信道硬件单元I和数据信道控制单元I连接;

在跨载波调度场景中:控制信道硬件单元0和数据信道控制单元I连接。

2.根据权利要求1所述的基带下行信号处理装置,其特征在于:所述信号处理装置还包括外部存储器,所述外部存储器包括I+1个数据存储单元,控制信道硬件单元I和数字信道硬件单元I的信息存储于数据存储单元I中。

3.根据权利要求1所述的基带下行信号处理装置,其特征在于:所述控制信道硬件单元包括依次连接的射频接收模块、控制信道信道估计模块、控制信道信号检测模块和控制信道译码模块,所述控制信道硬件单元还包括测量模块,所述测量模块连接于射频接收模块的输出端或控制信道信道估计模块的输出端或控制信道信号检测模块的输出端或控制信道译码模块的输出端,所述测量模块与DHI控制器连接。

4.根据权利要求1所述的基带下行信号处理装置,其特征在于:所述数字信道硬件单元包括依次连接的数字信道信道估计模块、数字信道信号检测模块、重传合并模块和数字信道译码模块,所述数字信道译码模块与DHI控制器 连接。

5.根据权利要求1所述的基带下行信号处理装置,其特征在于:所述控制信道控制器通过控制信道输入接口与控制信道硬件系统连接,所述控制信道输入接口包括I+1个控制信道输入接口单元,控制信道输入接口单元I与控制信道硬件单元I连接;所述控制信道硬件系统通过测量结果输出接口与DHI控制器连接,所述测量结果输出接口包括I+1个测量结果输出接口单元,测量输出接口单元I与控制信道硬件单元I连接;所述控制信道硬件系统通过控制信道输出接口与数字信道控制系统连接,所述控制信道输出接口包括I+1个控制信道输出接口单元,控制信道输出接口单元I与数字信道控制单元I连接;所述数字信道控制系统通过数字信道输入接口与数字信道硬件系统连接,数字信道输入接口包括I+1个数字信道输入接口单元,数字信道输入接口单元I与数字信道硬件单元I连接;所述DHI控制器通过数字信道输出接口与数字信道硬件系统连接,数字信道输出接口包括I+1个数字信道输出接口单元,数字信道输出接口单元I连接数字信道硬件单元I。

说明书 :

一种基带下行信号处理装置

技术领域

[0001] 本发明涉及到移动终端基带技术,特别涉及到一种增强型长期演进(简称,LTE-A)系统移动终端基带信号处理装置。

背景技术

[0002] 随着通信技术的发展和用户对通信实时性及通信效率的要求不断增强,全球移动蜂窝通信网络基本完成或正在进行第2代移动通信网络(2G)向第3代移动通信网络(3G)演进,并开始向具有更高数据吞吐量且实时性更好的第4代移动通信网络(4G)演进。
[0003] 长期演进(简称,LTE)系统是目前主流的准4G通信系统;而LTE-A系统是LTE系统的下一步演进系统。与LTE相比,LTE-A采用了载波聚合(简称,CA)技术来扩展数据传输带宽。载波聚合技术的定义是,将两个或多个“成员载波”聚合在一起,以支持更大的传输带宽。终端根据其能力,可以同时发送或者接收一个或者多个成员载波。也就是说,利用载波聚合技术,LTE-A系统的终端能够同时支持多个载波的数据传输,支持的带宽大于20MHz。

发明内容

[0004] 有鉴于此,本发明的目的是提供一种基带下行信号处理装置。
[0005] 本发明的目的是通过以下技术方案来实现的,一种基带下行信号处理装置,包括DSP多核系统和硬件系统,所述DSP多核系统包括主DSP系统和I个辅DSP系统,所述主DSP系统和辅DSP系统之间通过操作系统信号量触发,并通过多核共享存储器共享控制信息;所述硬件系统包括控制信道硬件系统和数字信道硬件系统;
[0006] 所述DSP多核系统还包括DHI控制器、控制信道控制器和数字信息控制系统,所述数字信道控制系统包括I+1个数字信道控制单元;
[0007] 所述主DSP系统完成DHI控制器、控制信道控制器和数字信道控制单元0的控制功能;辅DSP系统I完成数字信道控制单元I+1的控制功能;
[0008] 所述控制信道硬件系统包括I+1个控制信道硬件单元,所述数字信道硬件系统包括I+1个数字信道硬件单元;所述I+1个数字信道硬件单元分别与控制信道控制器、DHI控制器和I+1个数字信道控制单元连接,所述I+1个数字信道控制单元分别与I+1个数字信道硬件单元连接,所述I+1个数字信道硬件单元与DHI控制连接;
[0009] 在非跨载波调度场景中:控制信道硬件单元I和数据信道控制单元I连接;
[0010] 在跨载波调度场景中:控制信道硬件单元0和数据信道控制单元I连接。
[0011] 进一步,所述信号处理装置还包括外部存储器,所述外部存储器包括I+1个数据存储单元,控制信道硬件单元I和数字信道硬件单元I的信息存储于数据存储单元I中。
[0012] 进一步,所述控制信道硬件单元包括依次连接的射频接收模块、控制信道信道估计模块、控制信道信号检测模块和控制信道译码模块,所述控制信道硬件单元还包括测量模块,所述测量模块连接于射频接收模块的输出端,或控制信道信道估计模块的输出端,或控制信道信号检测模块的输出端,或控制信道译码模块的输出端,所述测量模块与DHI控制器连接。
[0013] 进一步,所述数字信道硬件单元包括依次连接的数字信道信道估计模块、数字信道信号检测模块、重传合并模块和数字信道译码模块,所述数字信道译码模块与DHI控制连接。
[0014] 进一步,所述控制信道控制器通过控制信道输入接口与控制信道硬件系统连接,所述控制信道输入接口包括I+1个控制信道输入接口单元,控制信道输入接口单元I与控制信道硬件单元I连接;所述控制信道硬件系统通过测量结果输出接口与DHI控制器连接,所述测量结果输出接口包括I+1个测量结果输出接口单元,测量输出接口单元I与控制信道硬件单元I连接;所述控制信道硬件系统通过控制信道输出接口与数字信道控制系统连接,所述控制信道输出接口包括I+1个控制信道输出接口单元,控制信道输出接口单元I与数字信道控制单元I连接;所述数字信道控制系统通过数字信道输入接口与数字信道硬件系统连接,数字信道输入接口包括I+1个数字信道输入接口单元,数字信道输入接口单元I与数字信道硬件单元I连接;所述DHI控制器通过数字信道输出接口与数字信道硬件系统连接,数字信道输出接口包括I+1个数字信道输出接口单元,数字信道输出接口单元I连接数字信道硬件单元I。
[0015] 由于采用了上述技术方案,本发明具有如下的优点:
[0016] 本发明的基带下行信号处理装置能够实现移动终端对于多载波聚合下行基带信号的处理,载波个数为I。去掉辅DSP系统能够实现移动终端对于单载波聚合下行基带信号的处理。

附图说明

[0017] 为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步的详细描述,其中:
[0018] 图1为本发明的结构框图;
[0019] 图2为本发明的示意图;
[0020] 图3为控制信道硬件系统框图;
[0021] 图4为数字信道硬件系统框图。

具体实施方式

[0022] 以下将结合附图,对本发明的优选实施例进行详细的描述;应当理解,优选实施例仅为了说明本发明,而不是为了限制本发明的保护范围。
[0023] 一种基带下行信号处理装置,包括DSP多核系统和硬件系统,所述硬件系统与DSP多核系统通过接口单元连接,由中断触发。所述硬件系统包括控制信道硬件系统和数字信道硬件系统;所述DSP多核系统包括主DSP系统和I个辅DSP系统。所述主DSP系统和辅DSP系统之间通过操作系统信号量触发,并通过多核共享存储器共享控制信息;所述DSP多核系统还包括DHI控制器、控制信道控制器和数字信息控制系统,所述数字信道控制系统包括I+1个数字信道控制单元;所述主DSP系统完成DHI控制器、控制信道控制器和数字信道控制单元0的控制功能;辅DSP系统I完成数字信道控制单元I+1的控制功能。
[0024] 下面对本发明中所涉及到各个组成系统/模块的功能进行介绍
[0025] 控制信道硬件系统:从控制信道控制器中得到子载波I的每个硬件的输入参数,控制信道控制器只启动子载波I的第一个硬件,后续的硬件由上一级的硬件完成后再启动。完成后发中断给DHI控制器,读取测量结果。
[0026] 数字信道硬件系统:从数字信道控制单元中得到子载波I的每个硬件的输入参数,数字信道控制单元只启动子载波I的第一个硬件,后续的硬件由上一级的硬件完成后再启动。完成后发中断给DHI控制器,读取译码结果。
[0027] DHI控制器:将高层参数进行解析,传递给控制信道控制器和数字信道控制系统;收集控制信道的测量结果和数字信道的译码结果,解析后上报给高层。
[0028] 控制信道控制器:根据高层指示是否为跨载波调度,产生各个子载波的控制信道所涉及的所有硬件的输入参数,存放在控制信道输入接口中,启动每个子载波控制信道的首个硬件。跨载波调度情况下,由主载波的控制信道硬件系统将结果传递给多载波的数字信道输入接口单元;在非跨载波调度情况下,由对应载波的控制信道硬件系统将结果传递给对应载波的数字信道输入接口单元。
[0029] 数字信道控制系统:将PDCCH译码结果进行DCI解析,产生各个子载波的数字信道所涉及的所有硬件的输入参数,存放在数字信道输入接口中,启动每个子载波数字信道的首个硬件。
[0030] 如图3、4所示,控制信道硬件系统包括依次连接的射频接收模块、控制信道信道估计模块,控制信道信号检测模块,控制信道和译码模块,进一步,控制信道硬件系统还包括测量模块(根据不同的算法需求,在不同的硬件节点完成)。
[0031] 数字信道硬件系统包括依次连接的数字信道信道估计模块,数字信道信号检测模块,数字信道重传合并模块,数字信道译码模块。
[0032] 下行流程分为下行数据载波聚合非跨载波处理流程和下行数据载波聚合跨载波处理流程两种场景
[0033] 1、下行数据载波聚合非跨载波处理流程
[0034] 101、主DSP的DHI控制器对高层协议进行解析,得到非跨载波信息,控制射频接收多载波的下行数据。
[0035] 不同载波的射频接收信号存放在对应的外部存储单元中,该射频信号缓存一帧信号,用于多载波测量和控制信道译码和数字信道译码。
[0036] 102、主DSP的DHI控制器产生主辅载波控制信道的所有硬件的配置信息,通过DMA等方式搬入主辅控制信道所有硬件接口(接口设计为某子载波的所有硬件输入参数地址连续,可整块搬移方式)
[0037] 103、主DSP的DHI控制器启动控制信道硬件单元0-I,
[0038] 104、控制信道硬件单元I完成后向DSP发中断:数字信道控制系统判断控制信道单元I的DCI结果已得出,进行DCI解析,得到数字信道输入接口单元I;DHI控制器判断主辅载波测量结果已得出,向高层上报测量结果。
[0039] 测量功能在不同的节点由测量模块完成,且受到上一级硬件IP的触发控制。
[0040] 数字信道的重传合并功能中输出的重传数据存储在外部存储器单元中,供下一次重传合并使用。
[0041] 105、数字信道控制单元I将数字信道输入接口单元I通过DMA搬移入数据信道硬件单元I的接口寄存器(多个IP的地址连续使得DMA可以连续搬数),
[0042] 106、数字信道控制系统启动数字信道硬件单元I,直到主辅载波的数字信道都被启动完毕;
[0043] 107、数字信道硬件单元I完成后向DHI控制器发中断,通知DSP读取译码结果;
[0044] 108、DHI控制器收集完所有子载波的译码信息后,向高层上报所有子载波的译码比特流。
[0045] 2、下行数据载波聚合跨载波处理流程
[0046] 101、主DSP的DHI控制器对高层协议进行解析,得到跨载波信息,控制射频接收多载波的下行数据。
[0047] 不同载波的射频接收信号存放在对应的外部存储单元中,该射频信号供对应子载波的控制信道和数字信道共同使用。
[0048] 102、主DSP的DHI控制器产生主载波控制信道的所有硬件的配置信息,通过DMA等方式搬入主控制信道所有硬件接口(接口设计为某子载波的所有硬件输入参数地址连续,可整块搬移方式)
[0049] 103、主DSP的DHI控制器启动主载波控制信道硬件单元0,
[0050] 104、控制信道硬件单元0完成后向DSP发中断,数字信道控制系统判断控制信道单元0的DCI结果已得出,进行DCI解析,根据跨载波信息,得到主辅载波数字信道输入接口单元I;DHI控制器判断主辅载波测量结果已得出,向高层上报测量结果。
[0051] 数字信道的重传合并功能中输出的重传数据存储在外部存储器单元中,供下一次重传合并使用。
[0052] 105、数字信道控制单元I将数字信道输入接口单元I通过DMA搬移入数据信道硬件单元I的接口寄存器(多个IP的地址连续使得DMA可以连续搬数),
[0053] 106、数字信道控制系统启动数字信道硬件单元I,直到主辅载波的数字信道都被启动完毕;
[0054] 107、数字信道硬件单元I完成后向DHI控制器发中断,通知DSP读取译码结果;
[0055] 108、DHI控制器收集完所有子载波的译码信息后,向高层上报所有子载波的译码比特流。
[0056] 最后说明的是,以上优选实施例仅用以说明本发明的技术方案而非限制,尽管通过上述优选实施例已经对本发明进行了详细的描述,但本领域技术人员应当理解,可以在形式上和细节上对其作出各种各样的改变,而不偏离本发明权利要求书所限定的范围。