一种静态随机存储器的读取方法及系统转让专利

申请号 : CN201610696213.1

文献号 : CN106297875B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 陈岚

申请人 : 佛山中科芯蔚科技有限公司

摘要 :

本发明公开了一种静态随机存储器的读取方法,包括:获取地址信号,对地址信号进行译码生成待读取存储单元位置信息;基于待读取存储单元位置信息生成电源使能信号;基于电源使能信号控制读取待读取存储单元。本发明能够降低静态随机存储器在读取过程中的功耗。本发明还公开了一种静态随机存储器的读取系统。

权利要求 :

1.一种静态随机存储器的读取方法,其特征在于,包括:获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;

基于所述待读取存储单元位置信息生成电源使能信号;

基于所述电源使能信号控制读取所述待读取存储单元;

所述获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息具体为:获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;

所述基于所述待读取存储单元位置信息生成电源使能信号包括:基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;

基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;

增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号。

2.根据权利要求1所述的方法,其特征在于,所述基于所述电源使能信号控制读取所述待读取存储单元包括:基于所述电源使能信号控制所述待读取存储单元位线的放电时间;

在所述放电时间内读出所述待读取存储单元内容。

3.一种静态随机存储器的读取系统,其特征在于,包括:预译码电路,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;

电源使能电路,用于基于所述待读取存储单元位置信息生成电源使能信号;

读取电路,用于基于所述电源使能信号控制读取所述待读取存储单元;

所述预译码电路具体用于:

获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;

所述电源使能电路包括:

延时监测电路,用于基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;

电源使能信号产生电路,用于基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;

电源使能信号输出电路,用于增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号。

4.根据权利要求3所述的系统,其特征在于,所述读取电路包括:位线放电电路,用于基于所述电源使能信号控制所述待读取存储单元位线的放电时间;

灵敏放大器电路,用于在所述放电时间内读出所述待读取存储单元内容。

说明书 :

一种静态随机存储器的读取方法及系统

技术领域

[0001] 本发明涉及存储器的低功耗技术领域,尤其涉及一种静态随机存储器的读取方法及系统。

背景技术

[0002] 半导体存储器最早出现于20世纪60年代,到目前为止,已有超过40年的发展历程,它们被广泛地应用于计算机、通讯等领域。半导体业界,一般将半导体存储器划分为两类:一类为挥发性存储器,另一类为非挥发性存储器。SRAM(Static Random Access Memory,静态随机存储器)是挥发性存储器中的一种,其原理是利用一个带正反馈的触发器来存储数据信息。
[0003] 一般SRAM电路结构包含以下几个部分,存储器单元阵列,行译码器,列译码器,用于读取存储单元内容的灵敏放大器电路,以及时序和控制电路。近年来,随着移动设备的大量普及,降低功耗成为芯片设计需要考量的一个重要方面。对于SRAM电路来说,改进读取操作过程成为降低功耗的一个重要途径。
[0004] 目前,SRAM的读过程是地址线经译码器译码选中对应的位线、字线,字线打开后,位线会开始放电,电位差经灵敏放大器放大至读出端。通常情况下,这种结构的SRAM静态功耗都比较大,为了降低静态功耗,SRAM在保持阶段的供电电压VCC一般会小于工作模式时的供电电压VDD。当进行工作时,SRAM存储阵列的电源会被切换到VDD,由VCC切换到VDD只会产生部分动态功耗,以此来降低保持模式下的功耗。但是当存储阵列比较大时,译码时间会变长,被选中单元的供电电源打开的时间也会变长,从而产生部分动态功耗的消耗,阵列越大这种情况就越明显,因此,如何改进静态随机存储器的读取方式来降低静态随机存储器的功耗是一项亟待解决的问题。

发明内容

[0005] 本发明提供了一种静态随机存储器的读取方法,能够降低静态随机存储器在读取过程中的功耗。
[0006] 本发明提供了一种静态随机存储器的读取方法,包括:
[0007] 获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;
[0008] 基于所述待读取存储单元位置信息生成电源使能信号;
[0009] 基于所述电源使能信号控制读取所述待读取存储单元。
[0010] 优选地,所述获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息具体为:
[0011] 获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0012] 优选地,所述基于所述待读取存储单元位置信息生成电源使能信号包括:
[0013] 基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;
[0014] 基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0015] 增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号。
[0016] 优选地,所述基于所述电源使能信号控制读取所述待读取存储单元包括:
[0017] 基于所述电源使能信号控制所述待读取存储单元位线的放电时间;
[0018] 在所述放电时间内读出所述待读取存储单元内容。
[0019] 一种静态随机存储器的读取系统,包括:
[0020] 预译码电路,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;
[0021] 电源使能电路,用于基于所述待读取存储单元位置信息生成电源使能信号;
[0022] 读取电路,用于基于所述电源使能信号控制读取所述待读取存储单元。
[0023] 优选地,所述预译码电路具体用于:
[0024] 获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0025] 优选地,所述电源使能电路包括:
[0026] 延时监测电路,用于基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;
[0027] 电源使能信号产生电路,用于基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0028] 电源使能信号输出电路,用于增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号。
[0029] 优选地,所述读取电路包括:
[0030] 位线放电电路,用于基于所述电源使能信号控制所述待读取存储单元位线的放电时间;
[0031] 灵敏放大器电路,用于在所述放电时间内读出所述待读取存储单元内容。
[0032] 由上述方案可知,本发明提供的一种静态随机存储器的读取方法,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。

附图说明

[0033] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0034] 图1为本发明公开的一种静态随机存储器的读取方法实施例1的流程图;
[0035] 图2为本发明公开的一种静态随机存储器的读取方法实施例2的流程图;
[0036] 图3为本发明公开的一种静态随机存储器的读取方法实施例3的流程图;
[0037] 图4为本发明公开的一种静态随机存储器的读取方法实施例4的流程图;
[0038] 图5为本发明公开的一种静态随机存储器的读取系统实施例1的结构示意图;
[0039] 图6为本发明公开的一种静态随机存储器的读取系统实施例2的结构示意图;
[0040] 图7为本发明公开的一种静态随机存储器的读取系统实施例3的结构示意图;
[0041] 图8为本发明公开的一种静态随机存储器的读取系统实施例4的结构示意图。

具体实施方式

[0042] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0043] 如图1所示,为本发明公开的一种静态随机存储器的读取方法实施例1的流程图,该方法包括以下步骤:
[0044] S101:获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;
[0045] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,对获取到的地址信号进行译码,生成静态随机存储器待读取存储单元位置信息。
[0046] S102:基于所述待读取存储单元位置信息生成电源使能信号;
[0047] 根据生成的静态随机存储器待读取存储单元位置信息生成相对应的电源使能信号,不同的待读取存储单元位置信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作过程中电源电压的信号。
[0048] S103:基于所述电源使能信号控制读取所述待读取存储单元。
[0049] 根据生成的电源使能信号对待读取存储单元的读取操作中电源切换时长进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0050] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0051] 如图2所示,为本发明公开的一种静态随机存储器的读取方法实施例2的流程图,该方法包括以下步骤:
[0052] S201:获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0053] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0054] S202:基于待读取存储单元位置信息生成电源使能信号;
[0055] 根据生成的静态随机存储器待读取存储单元位置信息生成相对应的电源使能信号,不同的待存储单元位置信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作中电源切换时长的信号。
[0056] S203:基于所述电源使能信号控制读取所述待读取存储单元。
[0057] 根据生成的电源使能信号对待读取存储单元的读取操作时长进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0058] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0059] 如图3所示,为本发明公开的一种静态随机存储器的读取方法实施例3的流程图,该方法包括以下步骤:
[0060] S301:获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0061] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0062] S302:基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径长短;
[0063] 通过待读取存储单元在阵列中位置的位线和字线信息监测待读取存储单元读取路径长短,延迟的长短由所在位置对读取过程中信号走线的长短的影响决定,当读取路径较长时,译码时间将变长,被选中的待读取存储单元的供电电源打开的时间也会变晚。
[0064] S303:基于所述待读取存储单元读取路径长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0065] 根据待读取存储单元读取路径长短生成相对应的电源使能信号,不同的待存储单元信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作电源切换时长的信号。
[0066] S304:增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号;
[0067] 对电源使能信号的驱动能力进行增加,增加驱动能力后,输出增加驱动能力后的电源使能信号。
[0068] S305:基于所述电源使能信号控制读取所述待读取存储单元。
[0069] 根据生成的电源使能信号对待读取存储单元的读取操作中电源切换时间进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0070] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0071] 如图4所示,为本发明公开的一种静态随机存储器的读取方法实施例4的流程图,该方法包括以下步骤:
[0072] S401:获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0073] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0074] S402:基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;
[0075] 通过待读取存储单元在阵列中位置的位线和字线信息监测待读取存储单元读取路径的长短,延迟的长短由所在位置对读取过程中信号走线的长短的影响决定,当读取路径较长时,译码时间将变长,被选中的待读取存储单元的供电电源打开的时间也会变晚。
[0076] S403:基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0077] 根据待读取存储单元读取路径的长短生成相对应的电源使能信号,不同的待存储单元信息对于不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作中电源切换时间的信号。
[0078] S404:增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号;
[0079] 对电源使能信号的驱动能力进行增加,增加驱动能力后,输出增加驱动能力后的电源使能信号。
[0080] S405:基于所述电源使能信号控制所述待读取存储单元位线的放电时间;
[0081] 根据增加驱动能力后的电源使能信号,控制待读取存储单元位线的放电时间。
[0082] S406:在所述放电时间内读出所述待读取存储单元内容。
[0083] 在电源使能信号控制的放电时间内读出待读取存储单元内容,完成静态随机存储器的读取操作。
[0084] 综上所述,在上述实施例中,通过获取地址信号,对所述地址信号进行译码生成待读取存储单元的位线和字线信息,基于所述待读取存储单元的位线和字线信息监测所述待读取存储单元读取路径的长短,基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号,增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号,基于所述电源使能信号控制所述待读取存储单元位线的放电时间,在所述放电时间内读出所述待读取存储单元内容。能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0085] 如图5所示,为本发明公开的一种静态随机存储器的读取系统实施例1的结构示意图,该系统包括:
[0086] 预译码电路501,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元位置信息;
[0087] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,对获取到的地址信号进行译码,生成静态随机存储器待读取存储单元信息。
[0088] 电源使能电路502,用于基于所述待读取存储单元信息生成电源使能信号;
[0089] 根据生成的静态随机存储器待读取存储单元信息生成相对应的电源使能信号,不同的待读取存储单元位置信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作电源切换时间的信号。
[0090] 读取电路503,用于基于所述电源使能信号控制读取所述待读取存储单元。
[0091] 根据生成的电源使能信号对待读取存储单元的读取操作电源切换时间进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0092] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0093] 如图6所示,为本发明公开的一种静态随机存储器的读取系统实施例2的结构示意图,该系统包括:
[0094] 预译码电路601,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0095] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0096] 电源使能电路602,用于基于所述待读取存储单元信息生成电源使能信号;
[0097] 根据生成的静态随机存储器待读取存储单元信息生成相对应的电源使能信号,不同的待存储单元信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元阵列读取操作电源切换时间的信号。
[0098] 读取电路603,用于基于所述电源使能信号控制读取所述待读取存储单元。
[0099] 根据生成的电源使能信号对待读取存储单元的读取操作电源切换时间进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0100] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0101] 如图7所示,为本发明公开的一种静态随机存储器的读取系统实施例3的结构示意图,该系统包括:
[0102] 预译码电路701,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0103] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0104] 延时监测电路702,用于基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径长短;
[0105] 通过待读取存储单元在阵列中位置的位线和字线信息监测待读取存储单元读取路径长短,延迟的长短由所在位置对读取过程中信号走线的长短的影响决定,当读取路径较长时,译码时间将变长,被选中的待读取存储单元的供电电源打开的时间也会变晚。
[0106] 电源使能信号产生电路703,用于基于所述待读取存储单元读取路径长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0107] 根据待读取存储单元读取路径长短生成相对应的电源使能信号,不同的待存储单元信息对于不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作电源切换时间的信号。
[0108] 电源使能信号输出电路704,用于增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号;
[0109] 对电源使能信号的驱动能力进行增加,增加驱动能力后,输出增加驱动能力后的电源使能信号。
[0110] 读取电路705,用于基于所述电源使能信号控制读取所述待读取存储单元。
[0111] 根据生成的电源使能信号对待读取存储单元的读取操作电源切换时间进行控制,通过电源使能信号控制待读取存储单元在读取操作时电源由VCC切换至VDD的时长。
[0112] 综上所述,在上述实施例中,通过获取地址信号,对地址信号进行译码生成待读取存储单元位置信息,基于待读取存储单元位置信息生成电源使能信号,基于电源使能信号对待读取存储单元进行控制,能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0113] 如图8所示,为本发明公开的一种静态随机存储器的读取系统实施例4的结构示意图,该系统包括:
[0114] 预译码电路801,用于获取地址信号,对所述地址信号进行译码生成待读取存储单元在阵列中位置的位线和字线信息;
[0115] 当需要对静态随机存储器进行读取时,首先获取静态随机存储器的地址信号,然后对获取到的地址信号进行译码,通过译码生成待读取存储单元在阵列中位置的位线和字线信息。
[0116] 延时监测电路802,用于基于所述待读取存储单元在阵列中位置的位线和字线信息监测所述待读取存储单元读取路径的长短;
[0117] 通过待读取存储单元在阵列中位置的位线和字线信息监测待读取存储单元读取路径的长短,读取路径的长短,延迟的长短由所在位置对读取过程中信号走线的长短的影响决定,当读取路径较长时,译码时间将变长,被选中的待读取存储单元的供电电源打开的时间也会变晚。
[0118] 电源使能信号产生电路803,用于基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号;
[0119] 根据待读取存储单元读取路径的长短生成相对应的电源使能信号,不同的待存储单元信息对应不同的电源使能信号,所述电源使能信号为控制待读取存储单元读取操作电源切换时间的信号。
[0120] 电源使能信号输出电路804,用于增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号;
[0121] 对电源使能信号的驱动能力进行增加,增加驱动能力后,输出增加驱动能力后的电源使能信号。
[0122] 位线放电电路805,用于基于所述电源使能信号控制所述待读取存储单元位线的放电时间;
[0123] 根据增加驱动能力后的电源使能信号,控制待读取存储单元位线的放电时间。
[0124] 灵敏放大器电路806,用于在所述放电时间内读出所述待读取存储单元内容。
[0125] 在电源使能信号控制的放电时间内读出待读取存储单元内容,完成静态随机存储器的读取操作。
[0126] 综上所述,在上述实施例中,通过获取地址信号,对所述地址信号进行译码生成待读取存储单元的位线和字线信息,基于所述待读取存储单元的位线和字线信息监测所述待读取存储单元读取路径的长短,基于所述待读取存储单元读取路径的长短生成控制所述待读取存储单元的读取时间的电源使能信号,增加所述电源使能信号驱动力,输出增加驱动能力后的电源使能信号,基于所述电源使能信号控制所述待读取存储单元位线的放电时间,在所述放电时间内读出所述待读取存储单元内容。能够根据不同的待读取存储单元进行灵活的控制,降低了静态随机存储器在读取过程中的功耗。
[0127] 本实施例方法所述的功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算设备可读取存储介质中。基于这样的理解,本发明实施例对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该软件产品存储在一个存储介质中,包括若干指令用以使得一台计算设备(可以是个人计算机,服务器,移动计算设备或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
[0128] 本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。
[0129] 对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。