一种飞控计算机调试及检测装置转让专利

申请号 : CN200610055655.4

文献号 : CN106342225B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 朱志强丰顺义黄丽萍雷杰常青马燕

申请人 : 中国空空导弹研究院

摘要 :

本发明属于计算机应用技术,涉及一种飞控计算机调试及检测装置。其特征在于,它由一个带有ISA总线驱动接口[2]的PC计算机[1]、一个译码信号生成电路、一个指令信号生成与驱动电路、一个数据信号生成与驱动生成电路和一个96芯接插件组成。本发明系统简捷、使用方便、性能可靠。自飞控计算机研制开始至产品设计定型期间,本发明能完成产品的调试、测试任务,以及生产初期产品的测试与准备工作。

权利要求 :

1.一种飞控计算机调试及检测装置,其特征在于,它由一个带有ISA总线驱动接口[2]的PC计算机[1]、一个译码信号生成电路、一个指令信号生成与驱动电路、一个数据信号生成与驱动生成电路和一个96芯接插件[9]组成;

译码信号生成电路由地址锁存[3]、地址信号译码[4]、译码信号驱动[5]和地址信号驱动[6]组成,地址锁存[3]的输入端通过总线与ISA总线驱动接口[2]相连,地址锁存[3]输出端通过总线连至地址译码[4]的输入端,地址译码[4]输出端通过总线连至译码信号驱动[5]输入端,地址锁存[3]输出端通过总线同时与地址信号驱动[6]输入端相连,地址信号驱动[6]输出端通过总线与96芯接插件[9]连接,译码信号驱动[5]的地址控制信号输出端通过总线连至地址信号驱动[6]的控制输入端;

指令形成与驱动电路由指令译码[7]和指令信号驱动[8]组成,ISA总线驱动接口[2]输出端通过总线连至指令译码[7]的输入端,指令译码[7]的输出端通过总线与指令信号驱动[8]的输入端相连,指令信号驱动[8]的输出端通过总线连至96芯接插件[9],译码信号驱动[5]的指令控制信号输出端通过总线连至指令译码[7]的控制输入端;

数据信号形成与驱动电路由数据驱动[10]、数据锁存[11]、数据信号驱动[12]组成,ISA总线驱动接口[2]输出端通过总线连至数据驱动[10]输入端,数据驱动[10]输出端通过总线连至数据锁存[11]的输入端,数据锁存[11]输出端通过总线与数据信号驱动[12]的输入端连接,数据信号驱动[12]的输出端通过总线与96芯接插件[9]连接,译码信号驱动[5]的数据控制信号与驱动控制信号输出端通过总线分别连至数据锁存[11]与数据信号驱动[12]的控制输入端。

说明书 :

一种飞控计算机调试及检测装置

技术领域

[0001] 本发明属于计算机应用技术,涉及一种飞控计算机调试及检测装置。

背景技术

[0002] 国外已有飞控计算机调试及检测的相关技术,但是,由于军事上保密等原因,至今未见到有关技术内容的报导。国内通常都是运行一已知结果的简单程序,通过判定其结果与已知结果间的差异来推断被测产品的正确与否。

发明内容

[0003] 本发明的目的是:提出一种满足飞控计算机调试及检测的、能够快速进行故障定位的装置。
[0004] 本发明的技术方案是:一种飞控计算机调试及检测装置,其特征在于,它由一个带有ISA总线驱动接口的PC计算机、一个译码信号生成电路、一个指令信号生成与驱动电路、一个数据信号生成与驱动生成电路和一个96芯接插件组成;
[0005] 译码信号生成电路由地址锁存、地址信号译码、译码信号驱动和地址信号驱动组成,地址锁存的输入端通过总线与ISA总线驱动接口相连,地址锁存输出端通过总线连至地址译码的输入端,地址译码输出端通过总线连至译码信号驱动输入端,地址锁存输出端通过总线同时与地址信号驱动输入端相连,地址信号驱动输出端通过总线与96芯接插件连接,译码信号驱动的地址控制信号输出端通过总线连至地址信号驱动的控制输入端;
[0006] 指令形成与驱动电路由指令译码和指令信号驱动组成,ISA总线驱动接口输出端通过总线连至指令译码的输入端,指令译码的输出端通过总线与指令信号驱动的输入端相连,指令信号驱动的输出端通过总线连至96芯接插件,译码信号驱动的指令控制信号输出端通过总线连至指令译码的控制输入端;
[0007] 数据信号形成与驱动电路由数据驱动、数据锁存、数据信号驱动组成,ISA总线驱动接口输出端通过总线连至数据驱动输入端,数据驱动输出端通过总线连至数据锁存的输入端,数据锁存输出端通过总线与数据信号驱动的输入端连接,数据信号驱动的输出端通过总线与96芯接插件连接,译码信号驱动的数据控制信号与驱动控制信号输出端通过总线分别连至数据锁存与数据信号驱动的控制输入端。
[0008] 本发明的优点是:本发明系统简捷、使用方便、性能可靠。自飞控计算机研制开始至产品设计定型期间,本发明能完成产品的调试、测试任务,以及生产初期产品的测试与准备工作。经试验证明,本发明测试的所有产品无一出现故障。

附图说明

[0009] 图1是本发明的结构原理示意图。
[0010] 图2是本发明装置的软件主流程图。图中包括两部分流程,第一部分是硬件控制程序,第二部分是主要检测功能流程。第二部分流程通过硬件控制程序实现。

具体实施方式

[0011] 下面对本发明做进一步详细说明。参见图1,本发明的调试及检测装置,其特征在于,它由一个带有ISA总线驱动接口2的PC计算机1、一个译码信号生成电路、一个指令信号生成与驱动电路、一个数据信号生成与驱动生成电路和一个96芯接插件9组成;
[0012] 译码信号生成电路由地址锁存3、地址信号译码4、译码信号驱动5和地址信号驱动6组成,地址锁存3的输入端通过总线与ISA总线驱动接口2相连,地址锁存3输出端通过总线连至地址译码4的输入端,地址译码4输出端通过总线连至译码信号驱动5输入端,地址锁存3输出端通过总线同时与地址信号驱动6输入端相连,地址信号驱动6输出端通过总线与96芯接插件9连接,译码信号驱动5的地址控制信号输出端通过总线连至地址信号驱动6的控制输入端;
[0013] 指令形成与驱动电路由指令译码7和指令信号驱动8组成,ISA总线驱动接口2输出端通过总线连至指令译码7的输入端,指令译码7的输出端通过总线与指令信号驱动8的输入端相连,指令信号驱动8的输出端通过总线连至96芯接插件9,译码信号驱动5的指令控制信号输出端通过总线连至指令译码7的控制输入端;
[0014] 数据信号形成与驱动电路由数据驱动10、数据锁存11、数据信号驱动12组成,ISA总线驱动接口2输出端通过总线连至数据驱动10输入端,数据驱动10输出端通过总线连至数据锁存11的输入端,数据锁存11输出端通过总线与数据信号驱动12的输入端连接,数据信号驱动12的输出端通过总线与96芯接插件9连接,译码信号驱动5的数据控制信号与驱动控制信号输出端通过总线分别连至数据锁存11与数据信号驱动12的控制输入端。
[0015] 参见图2,本发明装置是以硬件电路为基础,通过软件的操作,实现对CPU操作功能的模拟,并在此基础上,实现对飞控计算机的测试与检测。
[0016] 第一步:软件首先按照约定,向规定的地址单元写入特定的数据,地址信号经锁存、译码后,生成所需的控制信号,将数据传给指令译码生成规定的指令信号;
[0017] 第二步:软件按照约定,向规定的地址单元写入所需数据,将数据锁存在数据锁存中;
[0018] 第三步:软件按照约定,向规定的地址单元写入要求的数据,生成地址信号;
[0019] 第四部;软件按照约定,向规定的地址单元写入特定的数据,将地址信号、数据信号、控制信号同时输出。
[0020] 通过以上的四个步骤,实现对CPU写操作的模拟,同样也可实现对CPU读操作的模拟。
[0021] 在对飞控计算机进行调试、检测时,依赖所实现的对CPU操作的模拟,对所需检测的部分进行操作,并通过比对、分析得到的操作结果,实现对飞控计算机的调试、检测和故障的定位。
[0022] 本发明装置可以用现有的各种集成电路芯片组合构成。