显示装置及其栅极驱动电路转让专利

申请号 : CN201710004821.6

文献号 : CN106504708B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 宋艳芹张婷婷胡思明杨楠

申请人 : 昆山工研院新型平板显示技术中心有限公司

摘要 :

本发明涉及一种显示装置及其栅极驱动电路。该栅极驱动电路用于接收控制信号并输出扫描信号,包括多个级联的扫描信号输出单元,还包括与扫描信号输出单元输出扫描信号的一端连接的开关单元;每个扫描信号输出单元与一个开关单元连接;所述开关单元为三端器件,具有与扫描信号输出单元输出扫描信号的一端连接的第一端、作为测试接入点的第二端以及控制第一端和第二端之间是否导通的第三端;其中,每个开关单元的第三端由对应的扫描信号输出单元给出测试信号;所有的开关单元的第二端都连接在一起。上述显示装置及其栅极驱动电路可以方便快捷地测试故障。

权利要求 :

1.一种显示装置的栅极驱动电路,用于接收控制信号并输出扫描信号,包括多个级联的扫描信号输出单元,其特征在于,所述扫描信号输出单元包括第一开关管、第二开关管、第三开关管、第四开关管、第五开关管以及电容;

所述第一开关管、第二开关管、第三开关管、第四开关管、第五开关管均为三端器件,具有第一端、第二端以及控制第一端和第二端导通的第三端;

所述第一开关管:第一端用于输入扫描信号、第二端与第二开关管的第三端连接、第三端用于输入第一时钟信号;

所述第二开关管:第一端用于输入第二时钟信号、第二端和第三端之间连接所述电容;

所述第三开关管:第一端用于输入第一电压、第二端与第四开关管的第一端连接、第三端与第二开关管的第二端连接;

所述第四开关管:第二端用于输入第二电压、第三端用于输入所述第一时钟信号;

所述第五开关管:第一端用于输入所述第一电压、第二端与第二开关管的第二端连接并作为输出扫描信号的一端、第三端与第三开关管的第二端连接;

所述显示装置的栅极驱动电路还包括与扫描信号输出单元输出扫描信号的一端连接的开关单元;每个扫描信号输出单元与一个开关单元连接;

所述开关单元为三端器件,具有与扫描信号输出单元输出扫描信号的一端连接的第一端、作为测试接入点的第二端以及控制第一端和第二端之间是否导通的第三端;所述开关单元的第三端用于输入所述第二时钟信号;

其中,每个开关单元的第三端由对应的扫描信号输出单元给出测试信号;所有的开关单元的第二端都连接在一起。

2.根据权利要求1所述的显示装置的栅极驱动电路,其特征在于,所述第一时钟信号和第二时钟信号频率相同,相位相反。

3.根据权利要求1所述的显示装置的栅极驱动电路,其特征在于,所述第一开关管、第二开关管、第三开关管、第四开关管和第五开关管均为NMOS或PMOS管,NMOS或PMOS管的源极和漏极分别为第一端和第二端、NMOS或PMOS管的栅极为第三端。

4.根据权利要求1所述的显示装置的栅极驱动电路,其特征在于,所述开关单元为NMOS或PMOS管,所述NMOS或PMOS管的源极和漏极分别为开关单元的第一端和第二端、栅极为开关单元的第三端。

5.根据权利要求1所述的显示装置的栅极驱动电路,其特征在于,所有所述开关单元的第二端都连接在一起并引出作为测试端。

6.一种显示装置,包括栅极驱动电路、数据驱动电路和设有像素阵列的屏体,所述栅极驱动电路和数据驱动电路分别与像素阵列连接,为像素阵列提供扫描信号和数据信号,其中,所述栅极驱动电路采用权利要求1~5任一项所述的栅极驱动电路。

7.根据权利要求6所述的显示装置,其特征在于,所述栅极驱动电路集成在所述屏体中,所述数据驱动电路位于屏体之外。

8.根据权利要求7所述的显示装置,其特征在于,所述栅极驱动电路集成在所述屏体长边一侧内,所述数据驱动电路位于所述屏体短边一侧外。

9.根据权利要求6所述的显示装置,其特征在于,所述像素阵列为OLED阵列。

说明书 :

显示装置及其栅极驱动电路

技术领域

[0001] 本发明涉及显示技术领域,特别是涉及一种显示装置及其驱动电路。

背景技术

[0002] 图1为显示装置的结构示意图。显示装置11包括数据驱动电路12、栅极驱动电路13以及像素电路101。其中像素电路101包括多个像素单元电路R、G、B,每个像素单元电路都与数据驱动电路12的数据线129连接,用于接收数据驱动电路12提供的数据信号;每个像素单元电路都与栅极驱动电路13的扫描线139连接,用于接收栅极驱动电路13提供的扫描信号。像素电路101根据数据驱动电路12提供的数据信号和栅极驱动电路13提供的扫描信号使子像素发光,从而显示图像。
[0003] 在这种结构的显示装置中,屏体时有时会出现以下故障:
[0004] 情况1:屏体不工作;
[0005] 情况2:屏体前一部分图片显示正常,后一部分图片显示异常;
[0006] 情况3:屏体某一行显示异常。
[0007] 以上三种情况如果对驱动电路的输出没有监控,很难判定是不是栅极驱动电路的问题。
[0008] 传统解决上述问题的方式是:
[0009] 1.将栅极驱动电路的第一级、中间一级和最后一级输出连接至用于测试的柔性电路板上,监控其输出。
[0010] 缺点:如用这种方法来监控每一级的输出,则要将每一级输出都连接至柔性电路板处,增加了边框尺寸和柔性电路板的长度,产品外观无法满足客户需求。
[0011] 2.委外测试
[0012] 缺点:费用较高,而且都是破坏型测试,如问题不是出在栅极驱动电路上,该现象无法还原。

发明内容

[0013] 基于此,有必要提供一种栅极驱动电路,其测试更方便。
[0014] 一种显示装置的栅极驱动电路,用于接收控制信号并输出扫描信号,包括多个级联的扫描信号输出单元,还包括与扫描信号输出单元输出扫描信号的一端连接的开关单元;每个扫描信号输出单元与一个开关单元连接;
[0015] 所述开关单元为三端器件,具有与扫描信号输出单元输出扫描信号的一端连接的第一端、作为测试接入点的第二端以及控制第一端和第二端之间是否导通的第三端;
[0016] 其中,每个开关单元的第三端由对应的扫描信号输出单元给出测试信号;所有的开关单元的第二端都连接在一起。
[0017] 在其中一个实施例中,所述扫描信号输出单元包括第一开关管、第二开关管、第三开关管、第四开关管、第五开关管以及电容;
[0018] 所述第一开关管、第二开关管、第三开关管、第四开关管、第五开关管均为三端器件,具有第一端、第二端以及控制第一端和第二端导通的第三端;
[0019] 所述第一开关管:第一端用于输入扫描信号、第二端与第二开关管的第三端连接、第三端用于输入第一时钟信号;
[0020] 所述第二开关管:第一端用于输入第二时钟信号、第二端和第三端之间连接所述电容;
[0021] 所述第三开关管:第一端用于输入第一电压、第二端与第四开关管的第一端连接、第三端与第二开关管的第二端连接;
[0022] 所述第四开关管:第二端用于输入第二电压、第三端用于输入所述第一时钟信号;
[0023] 所述第五开关管:第一端用于输入所述第一电压、第二端与第二开关管的第二端连接并作为输出扫描信号的一端、第三端与第三开关管的第二端连接;
[0024] 所述开关单元的第三端用于输入所述第二时钟信号;所述第一时钟信号和第二频率相同,相位相反。
[0025] 在其中一个实施例中,所述第一开关管、第二开关管、第三开关管、第四开关管和第五开关管均为NMOS或PMOS管,NMOS或PMOS管的源极和漏极分别为第一端和第二端、NMOS或PMOS管的栅极为第三端。
[0026] 在其中一个实施例中,所述开关单元为NMOS或PMOS管,所述NMOS或PMOS管的源极和漏极分别为开关单元的第一端和第二端、栅极为开关单元的第三端。
[0027] 在其中一个实施例中,所有开关单元的第二端都连接在一起并引出作为测试端。
[0028] 一种显示装置,包括栅极驱动电路、数据驱动电路和设有像素阵列的屏体,所述栅极驱动电路和数据驱动电路分别与像素阵列连接,为像素阵列提供扫描信号和数据信号,其中,所述栅极驱动电路采用上述的栅极驱动电路。
[0029] 在其中一个实施例中,所述栅极驱动电路集成在所述屏体中,所述数据电路位于屏体之外。
[0030] 在其中一个实施例中,所述栅极驱动电路集成在所述屏体长边一侧内,所述数据电路位于所述屏体短边一侧外。
[0031] 在其中一个实施例中,所述像素阵列为OLED阵列。
[0032] 上述显示装置及其栅极驱动电路,当扫描信号输出单元输出对应行的扫描信号时,与扫描信号输出单元连接的开关单元受控制导通,其他开关单元则关闭,则对应行的扫描信号也可以通过开关单元的第二端输出,由外部检测到。因此,若扫描信号到达了对应行,而不能检测到扫描信号,说明该行的扫描信号输出单元有问题。因此在检测时,可以确定上述栅极驱动电路是否有故障以及故障发生的位置。测试更加简单方便。

附图说明

[0033] 图1为显示装置的结构示意图;
[0034] 图2为一实施例的栅极驱动电路的结构简图;
[0035] 图3为图2中的栅极驱动电路的具体电路图;
[0036] 图4为信号时序图。

具体实施方式

[0037] 以下结合附图和实施例进行进一步说明。
[0038] 图2为一实施例的栅极驱动电路的结构简图。该栅极驱动电路用于在显示装置中接收控制信号并输出扫描信号。栅极驱动电路10包括多个级联的扫描信号输出单元110和与扫描信号输出单元110输出扫描信号的一端连接的开关单元120,且每个扫描信号输出单元110与一个开关单元120连接。该栅极驱动电路10在输出扫描信号时,如果是逐行扫描,则会在每个扫描信号输出单元110输出扫描信号的一端依时序依次输出扫描信号,也即OUT1、OUT2、OUT3、……依次输出扫描信号。
[0039] 所述开关单元120为三端器件,具有与扫描信号输出单元输出扫描信号的一端连接的第一端121、作为测试接入点的第二端122以及控制第一端121和第二端122之间是否导通的第三端123。
[0040] 其中,每个开关单元120的第三端123由对应的扫描信号输出单元110给出时序信号;所有的开关单元120的第二端122都连接在一起。在一个实施例中,所有连接在一起的第二端122引出作为测试端。
[0041] 上述栅极驱动电路,当扫描信号输出单元110输出对应行的扫描信号时,与扫描信号输出单元110连接的开关单元120受控制导通,其他开关单元120则关闭,则对应行的扫描信号也可以通过开关单元120的第二端122输出,由外部检测到。因此,若扫描信号到达了对应行,而不能检测到扫描信号,说明该行的扫描信号输出单元110有问题。因此在检测时,可以确定上述栅极驱动电路是否有故障以及故障发生的位置。
[0042] 如图3所示,所述扫描信号输出单元110包括第一开关管M1、第二开关管M2、第三开关管M3、第四开关管M4、第五开关管M5以及电容C1。所述第一开关管M1、第二开关管M2、第三开关管M3、第四开关管M4、第五开关管M5均为三端器件,具有第一端、第二端以及控制第一端和第二端导通的第三端。
[0043] 所述第一开关管M1:第一端用于输入扫描信号IN、第二端与第二开关管M2的第三端连接、第三端用于输入第一时钟信号CLK1。
[0044] 所述第二开关管M2:第一端用于输入第二时钟信号CLK2、第二端和第三端之间连接所述电容C1。
[0045] 所述第三开关管M3:第一端用于输入第一电压、第二端与第四开关管M4的第一端连接、第三端与第二开关管M2的第二端连接。
[0046] 所述第四开关管M4:第二端用于输入第二电压、第三端用于输入所述第一时钟信号CLK1。
[0047] 所述第五开关管M5:第一端用于输入所述第一电压、第二端与第二开关管M2的第二端连接并作为输出扫描信号的一端、第三端与第三开关管M3的第二端连接。
[0048] 所述开关单元120的第三端123用于输入所述第二时钟信号CLK2;所述第一时钟信号CLK1和第二时钟信号CLK2频率相同,相位相反。
[0049] 在一个实施例中,所述第一开关管M1、第二开关管M2、第三开关管M3、第四开关管M4和第五开关管M5均为NMOS或PMOS管,NMOS或PMOS管的源极和漏极分别为第一端和第二端、NMOS或PMOS管的栅极为第三端。
[0050] 在一个实施例中,所述开关单元为NMOS或PMOS管,所述NMOS或PMOS管的源极和漏极分别为开关单元的第一端和第二端、栅极为开关单元的第三端。
[0051] 在本实施例中,所述第一开关管M1、第二开关管M2、第三开关管M3、第四开关管M4、第五开关管M5以及开关单元120均采用PMOS管,以低电压开启、以高电压关断。
[0052] 基于图3所示电路结构和图4的信号时序图,说明原理如下。
[0053] t1时段,第一时钟信号CLK1输入低电平,第一开关管M1导通,并将扫描信号IN写入,通过电容C1存储在N1点处。
[0054] t2时刻,第一开关管M1关闭,但由于电容C1的储能作用,第二开关管M2导通,第二时钟信号CLK2的信号写入,即为输出。可以看到输出的扫描信号OUT的波形比输入的扫描信号IN的波形相差一个周期,其中输入的扫描信号IN可以理解为上一级扫描信号输出单元110输出的扫描信号OUT,但又作为这一级的输入,即实现移位的作用。在每个扫描信号输出单元的输出端增加一个开关单元120,可以用于监控每一级的输出。
[0055] 基于上述栅极驱动电路,可以提供一种显示屏。该显示屏包括栅极驱动电路、数据驱动电路和设有像素阵列的屏体。所述栅极驱动电路和数据驱动电路分别与像素阵列连接,为像素阵列提供扫描信号和数据信号,其中,所述栅极驱动电路采用上述实施例的栅极驱动电路。
[0056] 在一个实施例中,所述栅极驱动电路集成在所述屏体中,形成屏体内驱动电路(Gate driver in panel,GIP)。所述数据电路位于屏体之外。
[0057] 在一个实施例中,所述栅极驱动电路集成在所述屏体长边一侧,所述数据驱动电路位于所述屏体短边一侧。对于手机显示屏来说,即所述栅极驱动电路位于竖直方向的一侧,所述数据驱动电路位于水平方向的上下两侧中的一侧。
[0058] 在一个实施例中,所述像素阵列为OLED阵列。即所述显示装置为OLED显示装置。
[0059] 以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
[0060] 以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。