一种带符号控制端的加减法通用电路转让专利

申请号 : CN201710171105.7

文献号 : CN106990936B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 赵重阳雷绍充李春泉张云龙

申请人 : 西安交通大学

摘要 :

一种带符号控制端的加减法通用电路,包括m位级联的全减器单元FM,每个全减器单元FM的输入信号包括作为被减数或被加数的信号A以及作为减数或加数的信号B,信号B与符号位控制信号Cr进行异或运算,并连接至全减器单元FM的减数或加数输入端;所述每个全减器单元FM的输出信号包括运算结果信号S,符号位控制信号Cr连接至第一级全减器单元FM的低位借位输入端,最高一级的借位输出信号为信号Cout;当所述的符号位控制信号Cr取0时,整个电路进行的是减法运算;当所述的符号位控制信号Cr取1时,整个电路进行的是加法运算。所述的m为正整数。本发明能够同时控制实现m位的加减法运算,从而减少了逻辑门个数,减小了电路面积。

权利要求 :

1.一种带符号控制端的加减法通用电路,其特征在于:包括m位级联的全减器单元FM,每个全减器单元FM的输入信号包括作为被减数或被加数的信号A以及作为减数或加数的信号B,所述的信号B与符号位控制信号Cr进行异或运算,并连接至全减器单元FM的减数或加数输入端;所述每个全减器单元FM的输出信号包括运算结果信号S,所述的符号位控制信号Cr连接至第一级全减器单元FM的低位借位输入端,最高一级的借位输出信号为信号Cout;

当所述的符号位控制信号Cr取0时,整个电路进行的是减法运算;当所述的符号位控制信号Cr取1时,整个电路进行的是加法运算;所述m为正整数。

2.根据权利要求1所述的带符号控制端的加减法通用电路,其特征在于:m位级联的全减器单元FM当中,第一级全减器单元FM的低位借位信号Cin连接符号位控制信号Cr作为最低位的借位输入,所述的第一级全减器单元FM输出第一级运算结果信号S0以及第一级向高位借位输出信号Cout0,第一级向高位借位输出信号Cout0连接至第二级全减器单元FM的低位借位输入端,以此类推,对第二级到第m-1级全减器单元FM进行级联,在各级之间,低一级全减器单元的借位输出直接连接至高一级单元的借位输入端。

3.根据权利要求1所述的带符号控制端的加减法通用电路,其特征在于:全减器单元FM的信号B与低位借位信号Cin分别连接在第一或非门的输入端,第一或非门的输出信号与信号B连接在第二或非门的输入端,第一或非门的输出信号与低位借位信号Cin连接在第三或非门的输入端;第二或非门和第三或非门的输出端连接在第四或非门的两个输入端;第四或非门的输出信号与信号A连接在第五或非门的两个输入端;第五或非门的输出信号与第四或非门的输出信号连接在第七或非门的两个输入端,第五或非门的输出信号和信号A连接在第六或非门的两个输入端;第六或非门的输出信号和第七或非门的输出信号连接在第八或非门的两个输入端上,第八或非门的输出信号为运算结果信号S;第七或非门的输出信号和第一或非门的输出信号连接在第九或非门的输入端上,第九或非门的输出为信号Cout。

4.根据权利要求1所述的带符号控制端的加减法通用电路,其特征在于:所述信号A与信号B分别设置有m位,符号位控制信号Cr设置有1位且分别连接至不同全减器单元FM。

5.根据权利要求1所述的带符号控制端的加减法通用电路,其特征在于:当所述的符号位控制信号Cr取0时,整个电路进行m位减法运算,输出共m+1位,运算结果Sm-1到运算结果S0表示差,电路的借位输出信号Cout表示差的符号位;当所述的符号位控制信号Cr取1时,整个电路进行m位加法运算,输出共m+1位,电路的借位输出信号Cout表示和的最高位,运算结果Sm-1到运算结果S0表示和的其他位。

6.根据权利要求1所述的带符号控制端的加减法通用电路,其特征在于:所述的异或运算通过第一级或非门使信号B与符号位控制信号Cr进行或非运算,第一或非门的输出信号再通过第二级或非门分别与信号B以及符号位控制信号Cr进行或非运算,将得到的两个或非运算结果通过或门进行或运算后输出。

说明书 :

一种带符号控制端的加减法通用电路

技术领域

[0001] 本发明属于电路设计领域,具体涉及一种带符号控制端的加减法通用电路。

背景技术

[0002] 目前,对于加法器和减法器都有自己特定的运算电路,在实际电路设计中加法电路和减法电路通常同时存在。因此有必要设计一种加减法通用电路,使其能够用一种电路结构完成两种运算,从而减少某一种运算所需要的逻辑门个数,减少电路面积。

发明内容

[0003] 本发明的目的在于针对解决上述现有技术中的问题,提供一种带符号控制端的加减法通用电路,通过增加符号位控制端及异或逻辑在同一个电路中实现加减法运算,简化电路结构。
[0004] 为了实现上述目的,本发明采用的技术方案为:包括m位级联的全减器单元FM,每个全减器单元FM的输入信号包括作为被减数或被加数的信号A以及作为减数或加数的信号B,所述的信号B与符号位控制信号Cr进行异或运算,并连接至全减器单元FM的减数或加数输入端;所述每个全减器单元FM的输出信号包括运算结果信号S,所述的符号位控制信号Cr连接至第一级全减器单元FM的低位借位输入端,最高一级的借位输出信号为信号Cout;当所述的符号位控制信号Cr取0时,整个电路进行的是减法运算;当所述的符号位控制信号Cr取1时,整个电路进行的是加法运算。所述的m为正整数。
[0005] m位级联的全减器单元FM当中,第一级全减器单元FM的低位借位信号Cin连接符号位控制信号Cr作为最低位的借位输入,所述的第一级全减器单元FM输出第一级运算结果信号S0以及第一级向高位借位输出信号Cout0,第一级向高位借位输出信号Cout0连接至第二级全减器单元FM的低位借位输入端,以此类推,对第二级到第m-1级全减器单元FM进行级联,在各级之间,低一级全减器单元的借位输出直接连接至高一级单元的借位输入端。
[0006] 全减器单元FM的信号B与低位借位信号Cin分别连接在第一或非门的输入端,第一或非门的输出信号与信号B连接在第二或非门的输入端,第一或非门的输出信号与低位借位信号Cin连接在第三或非门的输入端;第二或非门和第三或非门的输出端连接在第四或非门的两个输入端;第四或非门的输出信号与信号A连接在第五或非门的两个输入端;第五或非门的输出信号与第四或非门的输出信号连接在第七或非门的两个输入端,第五或非门的输出信号和信号A连接在第六或非门的两个输入端;第六或非门的输出信号和第七或非门的输出信号连接在第八或非门的两个输入端上,第八或非门的输出信号为运算结果信号S;第七或非门的输出信号和第一或非门的输出信号连接在第九或非门的输入端上,第九或非门的输出为信号Cout。
[0007] 所述信号A与信号B分别设置有m位,符号位控制信号Cr设置有1位且分别连接至不同全减器单元FM。
[0008] 当所述的符号位控制信号Cr取0时,整个电路进行m位减法运算,输出共m+1位,运算结果Sm-1到运算结果S0表示差,电路的借位输出信号Cout表示差的符号位;当所述的符号位控制信号Cr取1时,整个电路进行m位加法运算,输出共m+1位,电路的借位输出信号Cout表示和的最高位,运算结果Sm-1到运算结果S0表示和的其他位。
[0009] 所述的异或运算通过第一级或非门使信号B与符号位控制信号Cr进行或非运算,第一或非门的输出信号再通过第二级或非门分别与信号B以及符号位控制信号Cr进行或非运算,将得到的两个或非运算结果通过或门进行或运算后输出。
[0010] 与现有技术相比,本发明具有如下的有益效果:以全减器单元为基础,级联m位全减器单元成为m位减法器,通过增加符号位控制信号以及异或运算逻辑,能够同时控制实现m位的加减法运算。本发明能够同时适用于加减法,从而减少逻辑门个数,减小了电路面积。

附图说明

[0011] 图1或非门表示的异或电路;
[0012] 图2全减器单元的电路结构示意图;
[0013] 图3本发明电路的整体结构示意图;

具体实施方式

[0014] 下面结合附图对本发明做进一步的详细说明。
[0015] 参见图1-3,本发明全减器单元的布尔表达式如下:
[0016]
[0017]
[0018] 布尔表达式中的异或运算能够用两级三个或非门和一个或门来实现。
[0019] 作为减法器级联基本单元的一位全减器单元由六级或非门构成,六级或非门结构对称,从输入到输出依次串联,六级或非门中的第一或非门、第二或非门、第三或非门、第五或非门和第六或非门的输入端与输入信号相连,第八或非门、第九或非门的输出端与输出信号相连。输入信号包括作为被减数的信号A、作为减数的信号B、低位借位信号Cin,输出信号包括运算结果信号S和向高位借位的信号Cout。作为被减数的信号A连接在第五、第六或非门的一个输入端上,作为减数的信号B和低位借位信号Cin都分别连接在第一、第二或非门的输入端上。第一或非门的输出端与信号B连接在第二或非门的输入端上,第一或非门的输出端与低位借位信号Cin连接在第三或非门的输入端上。第二或非门和第三或非门的输出端连接在第四或非门的两个输入端上,第四或非门的输出与信号A连接在第五或非门的两个输入端。第五或非门的输出与第四或非门的输出连接在第七或非门的两个输入,第五或非门的输出和信号A连接在第六或非门的两个输入端上。第六或非门的输出和第七或非门的输出连接在第八或非门的两个输入端上,第八或非门的输出为运算结果信号S。第七或非门的输出和第一或非门的输出连接在第九或非门的输入端上,第九或非门的输出为Cout。
[0020] 参见图3,本发明中的全减器单元FM级联而成m位的加减法电路。m级电路结构相同,用第一级的电路结构来举例说明每一级信号连接关系。m为加减法电路的输入信号为A和B,以及符号位控制信号Cr。A和B都是m位,Cr为1位。输入A作为被减数或被加数,A的最低位A0连接至第一级的一位全减器单元FM的被减数输入端。输入B作为减数或加数,B的最低位B0接入一个异或电路。参见图1,异或电路的输入为B0和信号Cr,连接至异或电路中第一或非门的两个输入端,第一或非门的输出和B0连接至第二或非门的输入端,第一或非门的输出和Cr连接至第三或非门的输入端。第二或非门的输出和第三或非门的输出连接至第四或门的输入端,第四或门的输出连接一位全减器单元FM的减数输入端。
[0021] 第一级全减器单元FM的输出连接输出信号S0,其向高位借位的输出信号连接下一级全减器单元的低位借位输入端。第二到第m级电路的连接关系与第一级相同,符号位控制信号Cr分别与信号B1,B2,...Bm-1连接至每一级电路中的异或电路的第一或非门的输入端。符号位控制信号Cr连接至第一级全减器电路的低位借位输入端,最高一级的借位输出为Cout。
[0022] 当符号位控制信号Cr为0时,整个电路进行m位减法运算,输出共m+1位。Sm-1到S0表示差,电路的借位输出Cout表示差的符号位。
[0023] 当符号位控制信号Cr为1时,整个电路进行m位加法运算,输出共m+1位。Cout表示和的最高位,Sm-1到S0表示和的其他位。
[0024] 用抽象单元FM来表示图2中的电路,本发明m位加减法电路结构如图3所示。
[0025] 第一级全减器单元的借位输入端连接符号位控制信号Cr,作为最低位的借位输入,输出端为S0和向高位借位输出Cout0。最高位的借位输出Cout0,直接连接至第二级全减器单元的低位借位输入端。按照这样的连接方案,对第二级到第m-1级全减器单元进行级联,在各级之间,低一级全减器单元的借位输出直接连接至高一级单元的借位输入端。最后一级即第m-1级全减器单元,输入端中一端连接输入信号A的最高位Am-1,另一个连接符号位控制信号Cr与输入信号B最高位Bm-1的异或结果,输出端为Sm-1和向高位借位输出Cout,最后一级的借位输出Cout作为整个减法电路的借位输出保留。
[0026] 本发明m位加减法电路工作原理如下:
[0027] 当符号位控制信号Cr取0时,输入信号B的每一位与符号位控制信号Cr作异或后,送入全减器单元FM输入端的值仍是输入信号B本身,整个电路进行的是减法运算,计算被减数A与减数B的差值,输出包括m位的差S和借位输出Cout,共m+1位。本电路在进行减法运算时,将Cout作为最高位保留,用来表示结果S的符号位。布尔表达式为:
[0028] S=A-B
[0029] 当符号位控制信号Cr取1时,输入信号B的每一位与符号位控制信号Cr异或后,送入全减器单元FM输入端的是B值取反,第一级全减器单元FM的借位信号Cin输入置1,整个电路进行的是加法运算,计算被加数A与加数B的和,输出包括m位的和S、进位输出Cout,共m+1位,进行加法运算时,将Cout作为和的最高位,和共m+1位。布尔表达式为:
[0030]