扫描驱动电路及显示面板转让专利

申请号 : CN201711088140.9

文献号 : CN107731188B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 曾丽媚陈书志

申请人 : 深圳市华星光电半导体显示技术有限公司

摘要 :

本发明公开一种扫描驱动电路及显示面板。扫描驱动单元包括上拉控制电路接收上级级传信号对上拉控制信号点充电;第一复位电路接收输入信号、第一及第二时钟信号对上拉控制信号点复位,输入信号为直流电压;下拉维持电路接收第一、第二低频时钟信号维持上拉控制信号点电位;下拉电路接收下级扫描驱动信号对上拉控制信号点下拉;上拉电路接收第一时钟信号并输出本级级传信号及本级扫描驱动信号,以此避免电路漏电问题,提升电路信赖性。

权利要求 :

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括若干级联的扫描驱动单元,每一扫描驱动单元包括:上拉控制电路,用于接收上两级级传信号并对上拉控制信号点充电;

第一复位电路,连接所述上拉控制电路,用于接收输入信号、第一时钟信号及第二时钟信号以对所述上拉控制信号点进行复位,其中所述输入信号为直流电压;

所述第一复位电路包括第二至第四可控开关及第一复位开关,所述第二可控开关的控制端连接所述第二可控开关的第一端并接收所述输入信号,所述第二可控开关的第二端连接所述第一复位开关的控制端、所述第三可控开关的第一端及所述第四可控开关的第一端,所述第三可控开关的控制端接收所述第二时钟信号,所述第四可控开关的控制端接收所述第一时钟信号,所述第一复位开关的第一端连接所述上拉控制电路,所述第三可控开关、所述第四可控开关及所述第一复位开关的第二端均连接第一电压端;

下拉维持电路,连接所述上拉控制电路,用于接收第一低频时钟信号、第二低频时钟信号以维持所述上拉控制信号点的电位;

下拉电路,连接所述上拉控制电路,用于接收下两级扫描驱动信号以对所述上拉控制信号点的电位进行下拉;及上拉电路,连接所述上拉控制电路、所述下拉电路及所述下拉维持电路,用于接收所述第一时钟信号并输出本级级传信号及本级扫描驱动信号。

2.根据权利要求1所述的扫描驱动电路,其特征在于,在所述第一复位电路的输入信号为第一低频时钟信号时,所述扫描驱动电路还包括第二复位电路,连接所述上拉控制电路及所述第一复位电路,用于接收第二低频时钟信号、所述第一时钟信号及所述第二时钟信号以对所述上拉控制信号点进行复位,在所述第一低频时钟信号或所述第二低频时钟信号的控制下所述第一复位电路与所述第二复位电路交替工作。

3.根据权利要求2所述的扫描驱动电路,其特征在于,所述上拉控制电路包括第一可控开关,所述第一可控开关的控制端连接所述第一可控开关的第一端并接收所述上两级级传信号,所述第一可控开关的第二端连接所述第一复位电路的所述第一复位开关的第一端及所述第二复位电路。

4.一种显示面板,其特征在于,所述显示面板包括如权利要求1-3项任一所述扫描驱动电路。

说明书 :

扫描驱动电路及显示面板

技术领域

[0001] 本发明涉及显示技术领域,特别是涉及一种扫描驱动电路及显示面板。

背景技术

[0002] GOA(Gate Driver On Array,阵列基板行驱动)是利用薄膜晶体管液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,实现对显示装置逐行扫描的驱动方式的一项技术。随着低温多晶硅(LTPS)半导体薄膜晶体管的发展,而且由于LTPS半导体本身超高载流子迁移率的特性,相应的显示装置周边集成电路也成为业界关注的焦点。然而,现有显示装置的扫描驱动电路中(如图1所示)对上拉控制信号点的复位功能是通过一个复位薄膜晶体管Tr接收复位信号Reset或触发信号STV来实现,在电路工作时,上拉控制信号点Q(n)的最高电位会达到开启电压VGH的两倍以上,使得复位薄膜晶体管的栅极、源极及漏极接收到的电压较大(如图2所示),容易造成复位薄膜晶体管漏电,在电路长时间工作时漏电会加重,导致电路信赖性较差。

发明内容

[0003] 本发明主要解决的技术问题是提供一种扫描驱动电路及显示面板,以防止薄膜晶体管漏电,进而使得电路信赖性较好。
[0004] 为解决上述技术问题,本发明采用的一个技术方案是:提供一种扫描驱动电路,所述扫描驱动电路包括若干级联的扫描驱动单元,每一扫描驱动单元包括:
[0005] 上拉控制电路,用于接收上两级级传信号并对上拉控制信号点充电;
[0006] 第一复位电路,连接所述上拉控制电路,用于接收输入信号、第一时钟信号及第二时钟信号以对所述上拉控制信号点进行复位,其中所述输入信号为直流电压;
[0007] 下拉维持电路,连接所述上拉控制电路,用于接收第一低频时钟信号、第二低频时钟信号以维持所述上拉控制信号点的电位;
[0008] 下拉电路,连接所述上拉控制电路,用于接收下两级扫描驱动信号以对所述上拉控制信号点的电位进行下拉;及
[0009] 上拉电路,连接所述上拉控制电路、所述下拉电路及所述下拉维持电路,用于接收所述第一时钟信号并输出本级级传信号及本级扫描驱动信号。
[0010] 为解决上述技术问题,本发明采用的一个技术方案是:提供一种显示面板,所述显示面板包括上述任一所述的扫描驱动电路。
[0011] 本发明的有益效果是:区别于现有技术的情况,本发明通过所述第一复位电路接收的输入电压为直流电压以此避免复位电路接收触发信号或者复位信号而造成上拉控制信号点电压过大,造成电路漏电的问题,以提升电路信赖性。

附图说明

[0012] 图1是现有的扫描驱动电路的电路示意图;
[0013] 图2是图1中的复位薄膜晶体管接收电压的示意图;
[0014] 图3是本发明扫描驱动电路的第一实施例的电路示意图;
[0015] 图4是本发明扫描驱动电路的第二实施例的电路示意图;
[0016] 图5是本发明扫描驱动电路的波形示意图;
[0017] 图6是本发明显示面板的结构示意图。

具体实施方式

[0018] 请参阅图3,是本发明扫描驱动电路的第一实施例的电路示意图。所述扫描驱动电路包括若干级联的扫描驱动单元1(本说明书中以第N级扫描驱动单元为例进行说明),每一扫描驱动单元1包括上拉控制电路10,用于接收上两级级传信号ST(N-2)并对上拉控制信号点Q(N)充电;
[0019] 第一复位电路21,连接所述上拉控制电路10,用于接收输入信号、第一时钟信号CK及第二时钟信号XCK以对所述上拉控制信号点Q(N)进行复位,其中所述输入信号为直流电压;
[0020] 下拉维持电路30,连接所述上拉控制电路10,用于接收第一低频时钟信号LC1、第二低频时钟信号LC2以维持所述上拉控制信号点Q(N)的电位;
[0021] 下拉电路40,连接所述上拉控制电路10,用于接收下两级扫描驱动信号G(N+2)以对所述上拉控制信号点Q(N)的电位进行下拉;及
[0022] 上拉电路50,连接所述上拉控制电路10、所述下拉电路40及所述下拉维持电路30,用于接收所述第一时钟信号CK并输出本级级传信号ST(N)及本级扫描驱动信号G(N)。
[0023] 具体地,所述上拉控制电路10包括第一可控开关T1,所述第一可控开关T1的控制端连接所述第一可控开关T1的第一端并接收所述上级级传信号ST(N-2),所述第一可控开关T1的第二端连接所述第一复位电路21。
[0024] 具体地,所述第一复位电路21包括第二至第四可控开关T2-T4及第一复位开关Tr1,所述第二可控开关T2的控制端连接所述第二可控开关T2的第一端并接收所述输入信号,所述第二可控开关T2的第二端连接所述第一复位开关Tr1的控制端、所述第三可控开关T3的第一端及所述第四可控开关T4的第一端,所述第三可控开关T3的控制端接收所述第二时钟信号XCK,所述第四可控开关T4的控制端接收所述第一时钟信号CK,所述第一复位开关Tr1的第一端连接所述第一可控开关T1的第二端,所述第三可控开关T3、所述第四可控开关T4及所述第一复位开关Tr1的第二端均连接第一电压端VSS2。
[0025] 具体地,所述下拉维持电路30包括第八至第十九可控开关T8-T19,所述第八可控开关T8的控制端连接所述第八可控开关T8的第一端及所述第九可控开关T9的第一端并接收所述第一低频时钟信号LC1,所述第八可控开关T8的第二端连接所述第九可控开关T9的控制端及所述第十可控开关T10的第一端,所述第九可控开关T9的第二端连接所述第十一可控开关T11的第一端及所述第十二可控开关T12及第十三可控开关T13的控制端,所述第十可控开关T10的控制端连接所述第十一可控开关T11的控制端并连接所述上拉控制信号点Q(N),所述第十二可控开关T12的第一端连接所述第十五可控开关T15的第一端及所述上拉电路50,所述第十三可控开关T13的第一端连接所述第一可控开关T1的第二端及所述上拉控制信号点Q(N),所述第十四可控开关T14的控制端连接所述第十五可控开关T15的控制端、所述第六可控开关T6的第二端及所述第十八可控开关T18的第一端,所述第十四可控开关T14的第一端连接所述上拉控制信号点Q(N),所述第十六可控开关T16的控制端连接所述第十七可控开关T17的第二端及第十九可控开关T19的第一端,所述第十六可控开关T16的第一端连接所述第十七可控开关T17的第一端及所述第十七可控开关T17的控制端并接收所述第二低频时钟信号LC2,所述第十八可控开关T18的控制端连接所述第十九可控开关T19的控制端并连接所述上拉控制信号点Q(N),所述第十可控开关T10的第二端、所述第十一可控开关T11的第二端、所述第十三可控开关T13的第二端、所述第十四可控开关T14的第二端、所述第十八可控开关T18的第二端及所述第十九可控开关T19的第二端均连接所述第一电压端VSS1,所述第十二可控开关T12的第二端及所述第十五可控开关T15的第二端均连接所述第二电压端VSS1。
[0026] 具体地,所述下拉电路40包括第二十可控开关T20及第二十一可控开关T21,所述第二十可控开关T20的控制端连接所述第二十一可控开关T21的控制端并接收所述下级扫描驱动信号G(N+2),所述第二十可控开关T20的第一端连接所述上拉控制信号点Q(N)及所述上拉电路50,所述第二十可控开关T20的第二端连接所述第一电压端VSS2,所述第二十一可控开关T21的第一端连接所述上拉电路50,所述第二十一可控开关T21的第二端连接所述第二电压端VSS1。
[0027] 具体地,所述上拉电路50包括第二十二可控开关T22、第二十三可控开关T23及电容C1,所述第二十二可控开关T22的控制端连接所述第二十三可控开关T23的控制端及所述第二十可控开关T20的第一端,所述第二十二可控开关T22的第一端连接所述第二十三可控开关T23的第一端并接收所述第一时钟信号CK,所述第二十二可控开关T22的第二端输出本级级传信号ST(N),所述第二十三可控开关T23的第二端连接扫描线、所述第二十一可控开关T21的第一端及所述第十五可控开关T15的第一端,所述扫描线用于输出所述本级扫描驱动信号G(N),所述电容C1的第一端连接所述第二十二可控开关T22的控制端,所述电容C1的第二端连接所述扫描线。
[0028] 其中,所述第一时钟信号CK与所述第二时钟信号XCK的相位相反,所述第一低频时钟信号LC1与所述第二低频时钟信号LC2的相位相反,所述第一低频时钟信号LC1及所述第二低频时钟信号LC2的周期大于所述第一时钟信号CK及所述第二时钟信号XCK的周期,所述第一电压端VSS2的电压及所述第二电压端VSS1的电压均为负电压,且所述第一电压端VSS2的电压小于所述第二电压端的电压VSS1,所述上级级传信号ST(N-2)为上两级级传信号,所述下级扫描驱动信号G(N+2)为下两级扫描驱动信号。
[0029] 在本实施例中,所述第一至第四可控开关T1-T4、第八至第二十三可控开关T8-T23及所述第一复位开关Tr1均为N型薄膜晶体管,所述第一至第四可控开关T1-T4、第八至第二十三可控开关T8-T23及所述第一复位开关Tr1的控制端、第一端及第二端分别对应所述N型薄膜晶体管的栅极、漏极及源极。
[0030] 所述扫描驱动电路的工作原理描述如下(本实施例中仅以第N级扫描驱动单元为例进行说明):
[0031] 当所述第二可控开关T2的控制端接收的输入电压为直流电压DC时,所述第二可控开关T2导通,此时A点为高电位,在每一帧数据传输过程中,此时所述第一时钟信号CK或者所述第二时钟信号XCK中的一个为高电位,则所述第三可控开关T3或者所述第四可控开关T4中的一个导通,则所述A点的高电位被所述第一电压端VSS2拉低,此时所述第一复位开关Tr1截止,所述第一复位电路21不会对所述扫描驱动单元1进行复位;在两帧数据传输的空白时间(即两帧数据传输的间隙),此时所述第一时钟信号CK及所述第二时钟信号XCK均为低电位,则所述第三可控开关T3及所述第四可控开关T4均截止,则所述A点的高电位被维持,此时所述第一复位开关Tr1导通,则所述上拉控制信号点Q(N)的电位被所述第一电压端VSS2拉低,所述第一复位电路21对所述扫描驱动单元1进行复位,以此避免复位电路接收触发信号或者复位信号而造成上拉控制信号点电压过大,造成电路漏电的问题,以提升电路信赖性。所述扫描驱动单元的其他部分电路的工作原理与现有扫描驱动单元的其他部分电路的工作原理相同,在此不再赘述。其余扫描驱动单元的工作原理与所述N级扫描驱动单元的工作原理相同,在此不再赘述。
[0032] 请参阅图4,是本发明扫描驱动电路的第二实施例的电路示意图。所述扫描驱动电路的第二实施例与上述第一实施例的区别之处在于:在所述第一复位电路21的输入信号为第一低频时钟信号LC1时,所述扫描驱动电路还包括第二复位电路22,连接所述上拉控制电路10及所述第一复位电路21,用于接收第二低频时钟信号LC2、所述第一时钟信号CK及所述第二时钟信号XCK以对所述上拉控制信号点Q(N)进行复位,所述第一复位电路21与所述第二复位电路22交替工作。
[0033] 具体地,所述第二复位电路22包括第五至第七可控开关T5-T7及第二复位开关Tr2,所述第五可控开关T5的控制端连接所述第五可控开关T5的第一端并接收所述第二低频时钟信号LC2,所述第五可控开关T5的第二端连接所述第二复位开关Tr2的控制端、所述第六可控开关T6的第一端及所述第七可控开关T7的第一端,所述第六可控开关T6的控制端接收所述第二时钟信号XCK,所述第七可控开关T7的控制端接收所述第一时钟信号CK,所述第二复位开关Tr2的第一端连接所述第一可控开关T1的第二端,所述第六可控开关T6、所述第七可控开关T7及所述第二复位开关Tr2的第二端均连接所述第一电压端VSS2。
[0034] 在本实施例中,所述第一至第二十三可控开关T1-T23、所述第一复位开关Tr1及所述第二复位开关Tr2均为N型薄膜晶体管,所述第一至第二十三可控开关T1-T23、所述第一复位开关Tr1及所述第二复位开关Tr2的控制端、第一端及第二端分别对应所述N型薄膜晶体管的栅极、漏极及源极。
[0035] 请参阅图4及图5,所述扫描驱动电路的工作原理描述如下(本实施例中仅以第N级扫描驱动单元为例进行说明):
[0036] 当所述第二可控开关T2的控制端接收的输入电压为第一低频时钟信号LC1且所述第一低频时钟信号LC1为高电位时,则此时所述第二低频时钟信号LC2为低电位,所述第二可控开关T2导通,此时A点为高电位,在每一帧数据传输过程中,此时所述第一时钟信号CK或者所述第二时钟信号XCK中的一个为高电位,则所述第三可控开关T3或者所述第四可控开关T4中的一个导通,则所述A点的高电位被所述第一电压端VSS2拉低,此时所述第一复位开关Tr1截止,所述第一复位电路21不会对所述扫描驱动单元1进行复位,此时由于所述第二低频时钟信号LC2为低电位,则所述第五可控开关T5截止,此时B点为低电位,所述第二复位开关Tr2截止,则所述第二复位电路22不会对所述扫描驱动单元1进行复位;在两帧数据传输的空白时间(即两帧数据传输的间隙),此时所述第一时钟信号CK及所述第二时钟信号XCK均为低电位,则所述第三可控开关T3及所述第四可控开关T4均截止,则所述A点的高电位被维持,此时所述第一复位开关Tr1导通,则所述上拉控制信号点Q(N)的电位被所述第一电压端VSS2拉低,所述第一复位电路21对所述扫描驱动单元1进行复位。
[0037] 当所述第一低频时钟信号LC1为低电位时,则此时所述第二低频时钟信号LC2为高电位,所述第五可控开关T5导通,此时B点为高电位,在每一帧数据传输过程中,此时所述第一时钟信号CK或者所述第二时钟信号XCK中的一个为高电位,则所述第六可控开关T6或者所述第七可控开关T7中的一个导通,则所述B点的高电位被所述第一电压端VSS2拉低,此时所述第二复位开关Tr1截止,所述第二复位电路22不会对所述扫描驱动单元1进行复位,此时由于所述第一低频时钟信号LC1为低电位,则所述第二可控开关T2截止,此时A点为低电位,所述第一复位开关Tr1截止,则所述第一复位电路21不会对所述扫描驱动单元1进行复位;在两帧数据传输的空白时间(即两帧数据传输的间隙),此时所述第一时钟信号CK及所述第二时钟信号XCK均为低电位,则所述第六可控开关T6及所述第七可控开关T7均截止,则所述B点的高电位被维持,此时所述第二复位开关Tr2导通,则所述上拉控制信号点Q(N)的电位被所述第一电压端VSS2拉低,所述第二复位电路22对所述扫描驱动单元1进行复位,以此实现通过所述第一复位电路21或者所述第二复位电路22接收所述第一低频时钟信号LC1或者所述第二低频时钟信号LC2并交替地对所述扫描驱动单元1进行复位,来避免复位电路接收触发信号或者复位信号而造成上拉控制信号点电压过大,造成电路漏电的问题,并且避免了由于电路长时间工作造成漏电加重的问题,以提升电路信赖性。所述扫描驱动单元的其他部分电路的工作原理与现有扫描驱动单元的其他部分电路的工作原理相同,在此不再赘述。其余扫描驱动单元的工作原理与所述N级扫描驱动单元的工作原理相同,在此不再赘述。
[0038] 请参阅图6,是本发明显示面板的结构示意图。所述显示面板包括上述任一所述的扫描驱动电路,所述显示面板为OLED或LCD,所述显示面板内的其他器件及功能与现有的显示面板的器件及功能相同,在此不再赘述。
[0039] 所述扫描驱动电路及显示面板通过所述第一复位电路或者所述第二复位电路接收所述直流电压或者所述第一低频时钟信号或者所述第二低频时钟信号并交替地对所述扫描驱动单元进行复位,来避免复位电路接收触发信号或者复位信号而造成上拉控制信号点电压过大,造成电路漏电的问题,并且避免了由于电路长时间工作造成漏电加重的问题,以提升电路信赖性。
[0040] 以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。