控制信号驱动电路与驱动方法以及像素电路驱动方法转让专利

申请号 : CN201710132445.9

文献号 : CN108573677B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 杨楠胡思明宋艳芹吕孝鹏朱晖

申请人 : 昆山工研院新型平板显示技术中心有限公司昆山国显光电有限公司

摘要 :

本发明提供一种控制信号驱动电路与驱动方法以及像素电路驱动方法,该控制信号驱动电路包括第一晶体管至第九晶体管、第一电容与第二电容,其中,外部电路提供第一时钟信号、第二时钟信号、高电源电压、低电源电压以及输入信号至所述控制信号驱动电路,最终输出具有高电平的控制信号以及具有低电平的输出信号;该控制信号驱动电路的结构简单,采用少量的晶体管以及电容实现控制信号的输出,便于集成化的实现,有利于提高屏体的良率,并且该驱动电路的工作稳定,提高了控制信号的输出稳定性。

权利要求 :

1.一种控制信号驱动电路,其特征在于,包括第一晶体管至第十一晶体管、第一电容与第二电容,其中,所述第一晶体管的栅极与第四晶体管的栅极连接至一第一时钟信号端,所述第一晶体管的第一电极连接至一输入信号端,所述第一晶体管的第二电极与第二晶体管的栅极连接于一第一节点;

所述第二晶体管的第二电极连接至一第二时钟信号端,所述第二晶体管的第一电极、第三晶体管的栅极、第五晶体管的第一电极、第六晶体管的栅极、第七晶体管的栅极与第八晶体管的栅极连接于一第二节点;

所述第三晶体管的第一电极、所述第四晶体管的第二电极与所述第五晶体管的栅极相连接,所述第三晶体管的第二电极、所述第五晶体管的第二电极、所述第六晶体管的第二电极与所述第八晶体管的第二电极连接至一第一电源电压信号端;

所述第四晶体管的第一电极、所述第七晶体管的第一电极与第九晶体管的第一电极连接至一第二电源电压信号端;

所述第六晶体管的第一电极、所述第七晶体管的第二电极、所述第九晶体管的栅极与所述第二电容的一端相连接,所述第八晶体管的第一电极、所述第九晶体管的第二电极与所述第二电容的另一端连接至一控制信号端;

所述第一电容连接于所述第二节点与第一节点之间;

所述第十晶体管的栅极连接至第一时钟信号端,所述第十晶体管的第一电极连接至输入信号端,所述第十晶体管的第二电极与所述第十一晶体管的第一电极相连接,所述第十一晶体管的栅极连接至第二时钟信号端,所述第十一晶体管的第二电极连接至第一节点。

2.如权利要求1所述的控制信号驱动电路,其特征在于,还包括第三电容与第四电容,所述第三电容的一端与所述第四电容的一端连接至所述第一电源电压信号端,所述第三电容的另一端连接于第二节点,所述第四电容的另一端连接至所述第十晶体管的第二电极。

3.如权利要求2所述的控制信号驱动电路,其特征在于,所述第二节点连接至输出信号端。

4.如权利要求3所述的控制信号驱动电路,其特征在于,所述第一电极为源极,所述第二电极为漏极;或者,所述第一电极为漏极,所述第二电极为源极。

5.如权利要求1~4中任一项所述的控制信号驱动电路,其特征在于,所述驱动电路的驱动时序包括第一阶段、第二阶段与第三阶段;在第一阶段,输入信号与第一时钟信号为低电平,第二时钟信号为高电平;在第二阶段,所述输入信号与所述第一时钟信号为高电平,所述第二时钟信号为低电平,输出一高电平的控制信号以及一低电平的输出信号;在第三阶段,所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出一低电平的控制信号以及一高电平的输出信号。

6.如权利要求5所述的控制信号驱动电路,其特征在于,在第二阶段,所述输出信号作为下一级控制信号驱动电路的输入信号。

7.一种控制信号驱动电路的驱动方法,其特征在于,采用如权利要求1~6任一项所述的控制信号驱动电路生成控制信号,包括:第一阶段:输入信号端提供输入信号,所述第一节点的电压为低电平;

第二阶段:所述第二时钟信号为低电平,所述第一节点的电压小于2倍的第二电源电压,输出信号端输出低电平的输出信号,同时控制信号端输出高电平的控制信号;

第三阶段:所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出信号端输出高电平的输出信号,同时控制信号端输出高电平的控制信号。

8.如权利要求7所述的控制信号驱动电路的驱动方法,其特征在于,第二阶段的输出信号作为下一级控制信号驱动电路的输入信号。

9.一种像素电路的驱动方法,其特征在于,采用如权利要求1~6中任一项所述的控制信号驱动电路提供控制信号。

说明书 :

控制信号驱动电路与驱动方法以及像素电路驱动方法

技术领域

[0001] 本发明涉及平面显示领域,具体涉及一种控制信号驱动电路与驱动方法以及像素电路驱动方法。

背景技术

[0002] 有机发光显示器(Organic Light Emitting Display,OLED)以驱动方式可分为无源(Passive Matrix,PMOLED)与有源(Active Matrix,AMOLED)。而有源有机发光显示器件(AMOLED),即利用薄膜晶体管(Thin Film Transistor,TFT)搭配电容(Capacitor)存储信号,来控制OLED的亮度灰阶表现。相比现在的主流平板显示技术薄膜晶体管液晶显示器(TFT-LCD),AMOLED显示器具有高对比度、广视角、低功耗、厚度更薄等优点。
[0003] 常规有机发光显示器中不同的像素电路需要不同的驱动时序信号,比如2T1C(2个薄膜晶体管1个电容)像素电路,仅需要一个扫描(Scan)驱动信号,而一般像素补偿电路,称作mTnC(包含了m个薄膜晶体管,n个电容)像素电路,则需要数个扫描驱动信号以及数个控制信号,通过一定的时序互相配合,来弥补工艺的缺陷,提高屏体显示的一致性。
[0004] 现有的产生控制信号的驱动电路结构都比较复杂,如图1所示,其为现有技术中的控制信号驱动电路的结构示意图,包括15个薄膜晶体管(M1至M11以及M44、M55、M88与M99)与5个电容(C1至C5),并且还需要多个信号,例如输入信号IN,高电源电压信号VGH,低电源电压信号VGL,三个时钟信号CK1、CK2与CK3,复位信号Reset,最终输出控制信号以及输出信号OUT1,OUT1作为下一级驱动电路的输入信号。
[0005] 该驱动电路的结构复杂,采用的薄膜晶体管以及电容的数量比较多,并且需要的输入信号也比较多,很容易造成输出信号的不稳定。并且如果将该驱动电路集成在有机发光显示器的屏体中,会过多的占用屏体的面积,影响屏体产出的良率,并且不利于成本的节约。
[0006] 因此,设计一种结构简单的控制信号驱动电路向像素电路提供控制信号是本领域技术人员亟需解决的技术问题。

发明内容

[0007] 本发明的目的在于提供一种控制信号驱动电路与驱动方法以及像素电路驱动方法,简化控制信号驱动电路,提供稳定的控制信号。
[0008] 为实现上述目的,本发明提供一种控制信号驱动电路,包括第一晶体管至第九晶体管、第一电容与第二电容,其中,
[0009] 所述第一晶体管的栅极与第四晶体管的栅极连接至一第一时钟信号端,所述第一晶体管的第一电极连接至一输入信号端,所述第一晶体管的第二电极与第二晶体管的栅极连接于一第一节点;
[0010] 所述第二晶体管的第二电极连接至一第二时钟信号端;所述第二晶体管的第一电极、第三晶体管的栅极、第五晶体管的第一电极、第六晶体管的栅极、第七晶体管的栅极与第八晶体管的栅极连接于一第二节点;
[0011] 所述第三晶体管的第一电极、所述第四晶体管的第二电极与所述第五晶体管的栅极相连接,所述第三晶体管的第二电极、所述第五晶体管的第二电极、所述第六晶体管的第二电极与所述第八晶体管的第二电极连接至一第一电源电压信号端;
[0012] 所述第四晶体管的第一电极、所述第七晶体管的第一电极与第九晶体管的第一电极连接至一第二电源电压信号端;所述第六晶体管的第一电极、所述第七晶体管的第二电极、所述第九晶体管的栅极与所述第二电容的一端相连接,所述第八晶体管的第一电极、所述第九晶体管的第二电极与所述第二电容的另一端连接至一控制信号端;
[0013] 所述第一电容连接于所述第二节点与第一节点之间。
[0014] 可选的,还包括第十晶体管与第十一晶体管,所述第十晶体管的栅极连接至第一时钟信号端,所述第十晶体管的第一电极连接至输入信号端,所述第十晶体管的第二电极与所述第十一晶体管的第一电极相连接,所述第十一晶体管的栅极连接至第二时钟信号端,所述第十一晶体管的第二电极连接至第一节点。
[0015] 可选的,还包括第三电容与第四电容,所述第三电容的一端与所述第四电容的一端连接至所述第一电源电压信号端,所述第三电容的另一端连接于第二节点,所述第四电容的另一端连接至所述第十晶体管的第二电极。
[0016] 可选的,所述第二节点连接至输出信号端。
[0017] 可选的,所述第一电极为源极,所述第二电极为漏极;或者,所述第一电极为漏极,所述第二电极为源极。
[0018] 可选的,所述驱动电路的驱动时序包括第一阶段、第二阶段与第三阶段;在第一阶段,输入信号与第一时钟信号为低电平,第二时钟信号为高电平;在第二阶段,所述输入信号与所述第一时钟信号为高电平,所述第二时钟信号为低电平,输出一高电平的控制信号以及一低电平的输出信号;在第三阶段,所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出一低电平的控制信号以及一高电平的输出信号。
[0019] 可选的,在第二阶段,所述输出信号作为下一级控制信号驱动电路的输入信号。
[0020] 相应的,本发明还提供一种控制信号驱动电路的驱动方法,采用如上所述的控制信号驱动电路生成控制信号,包括:
[0021] 第一阶段:输入信号端提供输入信号,所述第一节点的电压为低电平;
[0022] 第二阶段:所述第二时钟信号为低电平,所述第一节点的电压小于2倍的第二电源电压,输出信号端输出低电平的输出信号,同时控制信号端输出高电平的控制信号;
[0023] 第三阶段:所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出信号端输出高电平的输出信号,同时控制信号端输出高电平的控制信号。
[0024] 可选的,第二阶段的输出信号作为下一级控制信号驱动电路的输入信号.[0025] 相应的,本发明还提供一种像素电路的驱动方法,采用如上所述的控制信号驱动电路提供控制信号。
[0026] 与现有技术相比,本发明提供的控制信号驱动电路与驱动方法以及像素电路驱动方法,简化了控制信号驱动电路的结构,采用少量的晶体管以及电容实现了控制信号的输出,便于电路集成化的实现,有利于提高屏体的良率,并且该驱动电路的工作稳定,提高了控制信号的输出稳定性。

附图说明

[0027] 图1为现有技术中的控制信号驱动电路的结构示意图;
[0028] 图2为本发明一实施例所提供的控制信号驱动电路的结构示意图;
[0029] 图3为图2所示控制信号驱动电路的信号时序图。

具体实施方式

[0030] 为使本发明的内容更加清楚易懂,以下结合说明书附图,对本发明的内容做进一步说明。当然本发明并不局限于该具体实施例,本领域的技术人员所熟知的一般替换也涵盖在本发明的保护范围内。
[0031] 其次,本发明利用示意图进行了详细的表述,在详述本发明实例时,为了便于说明,示意图不依照一般比例局部放大,不应以此作为本发明的限定。
[0032] 图2为本发明一实施例所提供的控制信号驱动电路的结构示意图,如图2所示,本发明提出一控制信号驱动电路,包括第一晶体管M1至第九晶体管M9、第一电容C1与第二电容C2,其中,所述第一晶体管M1的栅极与第四晶体管M4的栅极连接至一第一时钟信号端CLK1,所述第一晶体管M1的第一电极连接至一输入信号端IN,所述第一晶体管M1的第二电极与第二晶体管M2的栅极连接于一第一节点N;所述第二晶体管M2的第二电极连接至一第二时钟信号端CLK2;所述第二晶体管M2的第一电极、第三晶体管M3的栅极、第五晶体管M5的第一电极、第六晶体管M6的栅极、第七晶体管M7的栅极与第八晶体管M8的栅极连接于一第二节点M;所述第三晶体管M3的第一电极、所述第四晶体管M4的第二电极与所述第五晶体管M5的栅极相连接,所述第三晶体管M3的第二电极、所述第五晶体管M5的第二电极、所述第六晶体管M6的第二电极与所述第八晶体管M8的第二电极连接至一第一电源电压信号端VGH;所述第四晶体管M4的第一电极、所述第七晶体管M7的第一电极与第九晶体管M9的第一电极连接至一第二电源电压信号端VGL;所述第六晶体管M6的第一电极、所述第七晶体管M7的第二电极、所述第九晶体管M9的栅极与所述第二电容C2的一端相连接,所述第八晶体管M8的第一电极、所述第九晶体管M9的第二电极与所述第二电容C2的另一端连接至控制信号端EM;所述第一电容C1连接于所述第二节点M与第一节点N之间。
[0033] 所述控制信号驱动电路还包括第十晶体管M10与第十一晶体管M11,所述第十晶体管M10的栅极连接至第一时钟信号端CLK1,所述第十晶体管M10的第一电极连接至输入信号端IN,所述第十晶体管M10的第二电极与所述第十一晶体管M11的第一电极相连接,所述第十一晶体管M11的栅极连接至第二时钟信号端CLK2,所述第十一晶体管M11的第二电极连接至第一节点N。
[0034] 所述控制信号驱动电路还包括第三电容C3与第四电容C4,所述第三电容C3的一端连接至所述第一电源电压信号端VGH,所述第三电容C3的另一端连接于第二节点M。所述第四电容C4的一端连接至所述第一电源电压信号端VGH,所述第四电容C4的另一端连接至所述第十晶体管M10的第二电极。
[0035] 所述输入信号端IN提供输入信号in,所述第一时钟信号端CLK1提供第一时钟信号clk1,所述第二时钟信号端CLK2提供第二时钟信号clk2,所述第一电源电压信号端VGH提供高电源电压Vgh,所述第二电源电压信号端VGL提供低电源电压Vgl。所述第一电容C1的一端、所述第二晶体管M2的第一电极、所述第三晶体管M3的栅极、所述第五晶体管M5的第一电极、所述第六晶体管M6的栅极、所述第七晶体管M7的栅极与所述第八晶体管M8的栅极连接至第二节点M,所述第二节点M连接至输出信号端OUT,提供输出信号out。所述第二电容C2的一端、所述第八晶体管M8的第一电极、所述第九晶体管M9的第二电极相互连接,并连接至控制信号端EM,用于输出控制信号em。
[0036] 在本实施例中,所述第一电极为源极,所述第二电极为漏极;或者,所述第一电极为漏极,所述第二电极为源极。
[0037] 所述控制信号驱动电路的驱动时序包括第一阶段T1、第二阶段T2与第三阶段T3;在第一阶段T1,输入信号in与第一时钟信号clk1为低电平,第二时钟信号clk2为高电平;在第二阶段T2,所述输入信号in与所述第一时钟信号clk1为高电平,所述第二时钟信号clk2为低电平,输出一高电平的控制信号em以及一低电平的输出信号out;在第三阶段T3,所述第一时钟信号clk1为低电平,所述输入信号in与所述第二时钟信号clk2为高电平,输出一低电平的控制信号em1以及一高电平的输出信号out1。图2所示控制信号驱动电路的信号时序图如图3所示,从第一阶段T1到第三阶段T3可以看出,所述控制信号em1为一在第二阶段具有高电平的信号,以提供给像素电路。在第二阶段T2内输出的低电平的输出信号out1作为下一级控制信号驱动电路的输入信号,则在第三阶段T3,下一级的控制信号驱动电路输出一高电平的控制信号em2以及一低电平的输出信号out2(图中未示出),所述输出信号out2作为再下一级的控制信号驱动电路的输入信号,以此类推,产生多个控制信号,并且多个控制信号的高电平依次平移,提供给显示器内不同的像素电路。
[0038] 相应的,本发明还提供一种控制信号驱动电路的驱动方法,采用上述的控制信号驱动电路生成控制信号。请参照图3所示的信号时序图,所述控制信号驱动电路的驱动方法包括:
[0039] 第一阶段T1:输入信号端IN输入电压,所述第一节点N端的电压为低电平;
[0040] 第二阶段T2:所述第二时钟信号clk2为低电平,所述第一节点N端的电压小于2倍的低电源电压,输出信号端输出低电平的输出信号,同时控制信号端输出高电平的控制信号;
[0041] 第三阶段T3:所述第一时钟信号为低电平,所述输入信号与所述第二时钟信号为高电平,输出信号端输出高电平的输出信号,同时控制信号端输出高电平的控制信号。
[0042] 具体的,在第一阶段T1,所述输入信号in与第一时钟信号clk1为低电平,第二时钟信号clk2为高电平,所述第一节点N端的电压为低电平VGL+|Vth|(其中,Vth是第一晶体管M1的阈值电压)。
[0043] 在第二阶段T2,所述输入信号in与所述第一时钟信号clk1为高电平,所述第二时钟信号clk2为低电平,所述第一节点N端的电压小于2Vgl,输出信号端OUT输出低电平的输出信号out,同时控制信号端EM输出高电平的控制信号em1。
[0044] 需要说明的是,在有机发光显示器件中,基板上设置多条数据线与扫描线,交叉形成多个排列成矩形的像素单元,每行的扫描线提供的波形,依序将每一行的像素单元内的开关晶体管打开,好让整排的数据线同时将一整行的像素单元,充电到各自需要的电压,显示不同的灰阶。当每一行充好电时,扫描线便将电压关闭,然后下一行的扫描线将电压打开,再由相同的一排的数据线对下一行的像素单元进行充放电,如此依序下去,当充好了最后一行的像素单元,则为一帧,然后又从第一行再开始充电。每个像素单元内均设置有像素电路,用于像素单元的充放电,在完成充放电时需要提供控制信号,因此,每一行的像素电路均需要控制信号驱动电路提供控制信号,因此,控制信号驱动电路的设置应当与扫描线相对应,在基板上设置有多级控制信号驱动电路,每一级的控制信号驱动电路对应于一条扫描线。将每一级控制信号驱动电路在第二阶段T2输出信号端OUT输出低电平的输出信号out作为下一级控制信号驱动电路的输入信号,第一级的控制信号驱动电路的输入信号由输入信号端IN提供输入信号in。
[0045] 在第三阶段T3,所述第一时钟信号clk1为低电平,所述输入信号in与所述第二时钟信号clk2为高电平,输出信号端OUT输出高电平的输出信号out,同时控制信号端EM输出低电平的控制信号em1。
[0046] 在第三阶段T3,针对下一级的控制信号驱动电路,输出信号端OUT输出低电平的输出信号out,同时控制信号端EM输出高电平的控制信号em2,所述控制信号em2提供给与之相对应的像素电路,所述输出信号out作为再下一级的控制信号驱动电路的输入信号。
[0047] 每一级的控制信号驱动电路依序向相对应的像素电路提供控制信号,直至一帧结束,此时每个控制信号驱动电路均已提供控制信号,然后再从第一级的控制信号驱动电路开始,所述控制信号驱动电路的工作顺序与所述像素单元一致。
[0048] 相应的,本发明还提供一种像素电路的驱动方法,采用上述的控制信号驱动电路提供控制信号。本发明提供的控制信号驱动电路的结构简单,将该控制信号驱动电路集成在有机发光显示器的屏体中时,不会过多的占用屏体的面积,有利于成本的降低。并且,由于结构简单,则电路的工作比较稳定,能够提供控制信号的稳定性。
[0049] 综上所述,本发明提供的控制信号驱动电路与驱动方法以及像素电路驱动方法,简化了控制信号驱动电路的结构,采用少量的晶体管以及电容实现控制信号的输出,便于集成化的实现,有利于提高屏体的良率,并且该驱动电路的工作稳定,提高了控制信号的输出稳定性。
[0050] 上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于权利要求书的保护范围。