像素驱动电路、显示装置及驱动方法转让专利

申请号 : CN201811507427.5

文献号 : CN109584808B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 李骏

申请人 : 武汉华星光电半导体显示技术有限公司

摘要 :

本发明公开了一种像素驱动电路、显示装置及驱动方法,其能够有效地补偿电阻压降所导致的面板均匀性变差的问题,并且能够提高面板的均匀度。

权利要求 :

1.一种像素驱动电路,与一GOA单元相对应,其中所述像素驱动电路包括:一移位寄存电路和一像素补偿电路;

所述移位寄存电路包括一信号输入端、一信号输出端以及至少一时钟信号输入端,所述信号输入端用于接收一输入信号,所述时钟信号输入端用于接收一时钟信号;所述移位寄存电路用于根据所述时钟信号对所述输入信号进行处理,并产生一第一控制信号且传送至所述信号输出端,其中所述第一控制信号包括一用于补偿所述像素补偿电路的阈值电压的补偿电压信号以及一用于调整所述像素补偿电路的发光时长的调整时间信号;

所述移位寄存电路还包括一调整电压模块,所述调整电压模块与所述移位寄存电路的信号输出端相连,所述调整电压模块用于对所述移位寄存电路所产生的所述第一控制信号中的所述调整时间信号在一预设时间段内进行脉宽调制,以使所述像素补偿电路的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段;

所述移位寄存电路的信号输出端与所述像素补偿电路的发光控制端连接,所述发光控制端根据接收到所述第一控制信号中的调整时间信号的脉宽变化而相应地改变所述像素补偿电路的发光模块的导通时长,进而调整对应GOA单元中的发光元件的发光时长。

2.根据权利要求1所述的像素驱动电路,其中所述调整电压模块包括:一调整电压控制端、一调整电压输入端和一调整电压输出端;所述调整电压输入端用于接收一阈值电压信号,所述调整电压输出端与所述移位寄存电路的信号输出端连接,所述调整电压控制端用于在所述预设时间段内接收一使能信号,并且在所述使能信号的控制下通过所述阈值电压信号对所述调整时间信号进行脉宽调制。

3.根据权利要求1所述的像素驱动电路,其中所述像素补偿电路包括:一第一复位模块、一第二复位模块、一补偿模块、一写入模块和一发光模块;

所述第一复位模块的控制端接收一第二控制信号,所述第一复位模块的另外两端分别与第一复位电压端和所述补偿模块连接,所述第一复位电压端具有第一复位电压,所述第一复位模块在所述第二控制信号的控制下将所述第一复位电压传递至所述补偿模块;

所述第二复位模块的控制端接收一第三控制信号,所述第二复位模块的另外两端分别与第二复位电压端和所述发光模块连接,所述第二复位电压端具有第二复位电压,所述第二复位模块在所述第三控制信号的控制下将所述第二复位电压传递至所述发光模块;

所述写入模块的控制端接收一第四控制信号,所述写入模块的输入端与一数据信号端连接并且接收来自所述数据信号端的数据信号,所述写入模块的输出端与所述补偿模块连接,所述写入模块在所述第四控制信号的控制下将所述数据信号传递至所述补偿模块;

所述补偿模块接收一第五控制信号,并且分别与所述第一复位模块、所述写入模块和所述发光模块连接,所述补偿模块在所述第五控制信号的控制下进行阈值电压补偿;

所述发光模块的一端与一第二电压端连接并且接收来自所述第二电压端的第二电压,所述发光模块的另外两端均与所述补偿模块相连,所述发光模块的发光控制端与所述移位寄存电路的信号输出端相连,所述发光模块根据接收到所述第一控制信号中的调整时间信号的脉宽变化而相应地改变导通时长,进而调整对应GOA单元中的发光元件的发光时长。

4.根据权利要求3所述的像素驱动电路,其中所述第一复位模块包括一第四薄膜晶体管,所述第四薄膜晶体管的栅极接收一第二控制信号,源极接收一第一复位电压,漏极与所述补偿模块连接,其中第四薄膜晶体管在所述第二控制信号的控制下将所述第一复位电压传递至所述补偿模块。

5.根据权利要求4所述的像素驱动电路,其中所述第二复位模块包括一第七薄膜晶体管,所述第七薄膜晶体管的栅极接收一第三控制信号,源极接收一第二复位电压,漏极与所述发光模块连接,其中第七薄膜晶体管在所述第三控制信号的控制下将所述第二复位电压传递至所述发光模块。

6.根据权利要求5所述的像素驱动电路,其中所述写入模块包括一第三薄膜晶体管,所述第三薄膜晶体管的栅极接收一第四控制信号,源极连接一数据信号端,漏极连接所述补偿模块,其中,所述第三薄膜晶体管在所述第四控制信号的控制下将所述数据信号端的数据信号传递至所述补偿模块。

7.根据权利要求6所述的像素驱动电路,其中所述补偿模块包括一第一薄膜晶体管、一第二薄膜晶体管和一存储电容;所述第一薄膜晶体管的栅极分别与所述第一复位模块的第四薄膜晶体管的漏极、所述存储电容的一端以及所述第二薄膜晶体管的漏极连接,源极分别与所述发光模块的第六薄膜晶体管的源极和所述写入模块的第三薄膜晶体管的漏极连接,漏极分别与所述发光模块的第五薄膜晶体管的漏极和所述第二薄膜晶体管的源极连接;第二薄膜晶体管的栅极接收第五控制信号;所述存储电容的另一端连接至一第一电压端。

8.根据权利要求7所述的像素驱动电路,其中所述第六薄膜晶体管的栅极连接至所述发光控制端,漏极接收来自所述第一电压端的第一电压,源极连接至所述补偿模块的第一薄膜晶体管的源极;所述第五薄膜晶体管的栅极连接至所述发光控制端,漏极连接至所述补偿模块的第一薄膜晶体管的漏极,源极分别与所述发光元件的阳极和所述第二复位模块的第七薄膜晶体管的漏极连接;所述发光元件的阴极连接至所述第二电压端。

9.根据权利要求8所述的像素驱动电路,其中所述第一复位电压、所述第二复位电压和所述第二电压为低电压,所述第一电压为高电压。

10.根据权利要求8所述的像素驱动电路,其中所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管、所述第六薄膜晶体管和所述第七薄膜晶体管均为P型薄膜晶体管。

11.一种显示装置,其中所述显示装置包括设置于屏体内的多个GOA单元,每一所述GOA单元包括权利要求1至10任一所述的像素驱动电路及对应的发光元件,每一所述GOA单元的像素驱动电路与提供电源电压的电源走线相连。

12.一种如权利要求8所述的像素驱动电路的驱动方法,其中所述驱动方法包括以下步骤:

a)在复位阶段,将第二控制信号设置为低电平,以使第四薄膜晶体管导通,所述第四薄膜晶体管将第一复位电压传送至所述第一薄膜晶体管的栅极,以使所述第一薄膜晶体管的栅极电压复位为第一复位电压;

b)在数据写入阶段,将第四控制信号设置为低电平,以使第三薄膜晶体管导通,所述第三薄膜晶体管将数据信号端所接收的数据电压传递至所述补偿模块的第一薄膜晶体管的源极;

c)在阈值电压补偿阶段,将第五控制信号设置为低电平,且第一控制信号为高电平,所述第一薄膜晶体管导通,所述数据电压对第一薄膜晶体管的栅极进行充电,直至所述第一薄膜晶体管的栅极电位充电至所述数据电压与所述第一薄膜晶体管的阈值电压之差;

d)在发光阶段,将发光控制端的第一控制信号设置为低电平,第六薄膜晶体管和第五薄膜晶体管导通,发光元件发光;

其中,在步骤(4)中,进一步包括:通过一调整电压模块对移位寄存电路所产生的第一控制信号中的调整时间信号在一预设时间段内进行脉宽调制,以使像素补偿电路的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段。

13.根据权利要求12所述的驱动方法,其中在步骤(3)中,将第三控制信号设置为低电平,第七薄膜晶体管导通,以将第二复位电压传递至发光模块。

说明书 :

像素驱动电路、显示装置及驱动方法

技术领域

[0001] 本发明涉及液晶显示技术领域,尤其涉及一种像素驱动电路、显示装置及驱动方法。

背景技术

[0002] 有机发光二极管(Organic Light Emitting Diode,OLED)显示面板具有自发光、驱动电压低、发光效率高、响应时间短、清晰度和对比度高、近180度视角、使用温度范围宽,可实现柔性显示与大面积全色显示等诸多优点,被业界公认为最具有发展潜力的显示装置。
[0003] OLED按照驱动方式可以分成无源矩阵OLED(Passive Matrix,PM)和有源矩阵OLED(Active Matrix,AM)两大类,即直接寻址和薄膜晶体管(Thin Film Transistor,TFT)矩阵寻址两大类。
[0004] AMOLED显示面板内具有呈阵列式排布的多个像素,每个像素通过OLED像素驱动电路来进行驱动。
[0005] 如图1所示,传统AMOLED像素驱动电路为2T1C结构,包括:开关薄膜晶体管(即switch TFT)T1、驱动薄膜晶体管(即driver TFT)T2和存储电容Cst。其中开关薄膜晶体管和驱动薄膜晶体管均为N型薄膜晶体管。有机发光二极管OLED的驱动电流由驱动薄膜晶体管控制,已知的计算所述驱动电流的计算公式为:IOLED=k(Vgs-Vth)2其中,IOLED表示驱动电流,k为驱动薄膜晶体管的电流放大系数,由驱动薄膜晶体管自身的电学特性决定,Vgs表示驱动薄膜晶体管的栅极与源极之间的电压差,Vth为驱动薄膜晶体管的阈值电压。可见,驱动电流IOLED与驱动薄膜晶体管的阈值电压有关。
[0006] 由于驱动薄膜晶体管的阈值电压Vth容易漂移,导致OLED的驱动电流发生变动,容易造成AMOLED显示面板的亮度不均,出现显示不良,影响画质等状况。
[0007] 由于传统2T1C结构的AMOLED像素驱动电路不具备补偿驱动薄膜晶体管阈值电压Vth的功能,于是,相关研发人员提出了多种能够补偿驱动像素薄膜晶体管阈值电压的像素驱动电路,请参阅图2,其为现有的一种具有补偿驱动薄膜晶体管阈值电压功能的7T1C结构的AMOLED像素驱动电路。该电路包括7个薄膜晶体管和1个电容,即第一P型薄膜晶体管(其为驱动薄膜晶体管)T1、第二P型薄膜晶体管T2、第三P型薄膜晶体管T3、第四P型薄膜晶体管T4、第五P型薄膜晶体管T5、第六P型薄膜晶体管T6和第七P型薄膜晶体管T7,结合图3所示的时序图,该7T1C结构的AMOLED像素驱动电路具体工作过程为:
[0008] 第一阶段:驱动薄膜晶体管栅极复位阶段。此时上一扫描信号SCAN[n-1]为低电平,扫描信号SCAN[n]和发光控制信号EM为高电平,第一P型薄膜晶体管T1的栅极gate的电位通过第四薄膜晶体管T4复位至较低电位VI。
[0009] 第二阶段:数据信号写入与阈值电压补偿阶段,同时完成有机发光二极管的复位。此时扫描信号SCAN[n]为低电平,上一扫描信号SCAN[n-1]和发光控制信号EM均为高电平。
此时,第一P型薄膜晶体管T1的栅极和漏极短接,形成二极管结构(diode connect)。数据信号Data通过导通的第三P型薄膜晶体管T3写入第一P型薄膜晶体管的源极,并且利用二极管结构,将第一P型薄膜晶体管T1的栅极电位充电至Vdata-Vth,其中Vdata表示数据信号Data的电压,Vth表示驱动薄膜晶体管的阈值电压。另一方面,第七P型薄膜晶体管T7打开,有机发光二极管OLED的阳极和VI相接,有机发光二极管OLED的阳极复位到VI电位(复位电压)。
[0010] 第三阶段:发光阶段。此时,仅发光控制信号EM为低电平,扫描信号SCAN[n]、上一扫描信号SCAN[n-1]为高电平,第五P型驱动薄膜晶体管T5和第六P型薄膜晶体管T6导通,驱动电流由第一P型薄膜晶体管T1流入有机发光二极管OLED,驱动有机发光二极管OLED发光。驱动电流的计算公式为:
[0011] IOLED=k(VDD-(Vdata-|Vth|)-|Vth|)2=k(VDD-Vdata)2
[0012] 其中,IOLED表示驱动电流,K表示第一P型薄膜晶体管T1即驱动薄膜晶体管的电流放大系数,VDD表示电源正电压。可见,驱动电流IOLED与第一P型薄膜晶体管T1的阈值电压Vth无关。这样可以消除第一P型薄膜晶体管即驱动薄膜晶体管的阈值电压因漂移而引起AMOLED画面显示不良的问题。同时,对有机发光二极管OLED进行复位,可以提高AMOLED的对比度。
[0013] 然而上述7T1C结构的AMOLED像素驱动电路存在一个不足:有机发光二极管发光时,驱动电流与电源正电压有关,需要电源正电压VDD供给电流。考虑到电源电压VDD的走线存在阻抗,因而在电阻压降(IR Drop)的作用下,像素单元获得的实际VDD电压要小于电源供给的VDD电压,即VDDpixel=VDD-Ioled*RVDD。相比于AMOLED面板的下端,AMOLED面板的上端离电源正电压VDD距离更远,电阻更大,因而该位置的电源正电压VDD下降更厉害,导致面板出现上端暗,下端亮的情况,严重影响面板均匀性。
[0014] 如何有效解决面板所出现的上端暗、下端亮的问题并且提高面板均匀度,是显示技术中的一项重要课题。

发明内容

[0015] 本发明的目的在于,提供一种像素驱动电路、显示装置及驱动方法,其能够有效地补偿电阻压降所导致的面板均匀性变差的问题,并且能够提高面板的均匀度。
[0016] 根据本发明的一方面,本发明提供了一种像素驱动电路,与一GOA单元相对应,所述像素驱动电路包括:一移位寄存电路和一像素补偿电路;所述移位寄存电路包括一信号输入端、一信号输出端以及至少一时钟信号输入端,所述信号输入端用于接收一输入信号,所述时钟信号输入端用于接收时钟信号;所述移位寄存电路用于根据所述时钟信号对所述输入信号进行处理,并产生一第一控制信号且传送至所述信号输出端,其中所述第一控制信号包括一用于补偿所述像素补偿电路的阈值电压的补偿电压信号以及一用于调整所述像素补偿电路的发光时长的调整时间信号;所述移位寄存电路还包括一调整电压模块,所述调整电压模块与所述移位寄存电路的信号输出端相连,所述调整电压模块用于对所述移位寄存电路所产生的第一控制信号中的调整时间信号在一预设时间段内进行脉宽调制,以使所述像素补偿电路的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段;所述移位寄存电路的信号输出端与所述像素补偿电路的发光控制端连接,所述发光控制端根据接收到所述第一控制信号中的调整时间信号的脉宽变化而相应地改变所述像素补偿电路的发光模块的导通时长,进而调整对应GOA单元中的发光元件的发光时长。
[0017] 在本发明的一实施例中,所述调整电压模块包括:一调整电压控制端、一调整电压输入端和一调整电压输出端;所述调整电压输入端用于接收一阈值电压信号,所述调整电压输出端与所述移位寄存电路的信号输出端连接,所述调整电压控制端用于在所述预设时间段内接收一使能信号,并且在所述使能信号的控制下通过所述阈值电压信号对所述调整时间信号进行脉宽调制。
[0018] 在本发明的一实施例中,所述像素补偿电路包括:一第一复位模块、一第二复位模块、一补偿模块、一写入模块和一发光模块;所述第一复位模块的控制端接收一第二控制信号,所述第一复位模块的另外两端分别与第一复位电压端和所述补偿模块连接,所述第一复位电压端具有第一复位电压,所述第一复位模块在所述第二控制信号的控制下将所述第一复位电压传递至所述补偿模块;所述第二复位模块的控制端接收一第三控制信号,所述第二复位模块的另外两端分别与第二复位电压端和所述发光模块连接,所述第二复位电压端具有第二复位电压,所述第二复位模块在所述第三控制信号的控制下将所述第二复位电压传递至所述发光模块;所述写入模块的控制端接收一第四控制信号,所述写入模块的输入端与一数据信号端连接并且接收来自所述数据信号端的数据信号,所述写入模块的输出端与所述补偿模块连接,所述写入模块在所述第四控制信号的控制下将所述数据信号传递至所述补偿模块;所述补偿模块接收一第五控制信号,并且分别与所述第一复位模块、所述写入模块和所述发光模块连接,所述补偿模块在所述第五控制信号的控制下进行阈值电压补偿;所述发光模块的一端与一第二电压端连接并且接收来自所述第二电压端的第二电压,所述发光模块的另外两端均与所述补偿模块相连,所述发光模块的发光控制端与移位寄存电路的信号输出端相连,所述发光模块根据接收到所述第一控制信号中的调整时间信号的脉宽变化而相应地改变导通时长,进而调整对应GOA单元中的发光元件的发光时长。
[0019] 在本发明的一实施例中,所述第一复位模块包括第四薄膜晶体管,所述第四薄膜晶体管的栅极接收第二控制信号,源极接收第一复位电压,漏极与所述补偿模块连接,其中第四薄膜晶体管在所述第二控制信号的控制下将所述第一复位电压传递至所述补偿模块。
[0020] 在本发明的一实施例中,所述第二复位模块包括第七薄膜晶体管,所述第七薄膜晶体管的栅极接收第三控制信号,源极接收第二复位电压,漏极与所述发光模块连接,其中第七薄膜晶体管在所述第三控制信号的控制下将所述第二复位电压传递至所述发光模块。
[0021] 在本发明的一实施例中,所述写入模块包括:第三薄膜晶体管,所述第三薄膜晶体管的栅极接收第四控制信号,源极连接数据信号端,漏极连接所述补偿模块,其中,所述第三薄膜晶体管在所述第四控制信号的控制下将所述数据信号端的数据信号传递至所述补偿模块。
[0022] 在本发明的一实施例中,所述补偿模块包括第一薄膜晶体管、第二薄膜晶体管和存储电容;所述第一薄膜晶体管的栅极分别与所述第一复位模块的第四薄膜晶体管的漏极、所述存储电容的一端以及所述第二薄膜晶体管的漏极连接,源极分别与所述发光模块的第六薄膜晶体管的源极和所述写入模块的第三薄膜晶体管的漏极连接,漏极分别与所述发光模块的第五薄膜晶体管的漏极和所述第二薄膜晶体管的源极连接;第二薄膜晶体管的栅极接收第五控制信号;所述存储电容的另一端连接至第一电压端。
[0023] 在本发明的一实施例中,所述发光模块包括:第五薄膜晶体管、第六薄膜晶体管和发光元件;所述第六薄膜晶体管的栅极连接至所述发光控制端,漏极接收来自第一电压端的第一电压,源极连接至所述补偿模块的第一薄膜晶体管的源极;所述第五薄膜晶体管的栅极连接至所述发光控制端,漏极连接至所述补偿模块的第一薄膜晶体管的漏极,源极分别与所述发光元件的阳极和第二复位模块的第七薄膜晶体管的漏极连接;所述发光元件的阴极连接至第二电压端。
[0024] 在本发明的一实施例中,所述第一复位电压、所述第二复位电压和所述第二电压为低电压,所述第一电压为高电压。
[0025] 在本发明的一实施例中,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管、所述第四薄膜晶体管、所述第五薄膜晶体管、所述第六薄膜晶体管和所述第七薄膜晶体管均为P型薄膜晶体管。
[0026] 根据本发明的另一方面,提供一种显示装置,所述显示装置包括设置于显示面板内的多个GOA单元,每一所述GOA单元包括上述的像素驱动电路及对应的发光元件,每一所述GOA单元的像素驱动电路与提供电源电压的电源走线相连。
[0027] 根据本发明的又一方面,提供一种采用上述像素驱动电路的驱动方法,所述驱动方法包括以下步骤:(1)在复位阶段,将第二控制信号设置为低电平,以使第四薄膜晶体管导通,所述第四薄膜晶体管将第一复位电压传送至所述第一薄膜晶体管的栅极,以使所述第一薄膜晶体管的栅极电压复位为第一复位电压;(2)在数据写入阶段,将第四控制信号设置为低电平,以使第三薄膜晶体管导通,所述第三薄膜晶体管将数据电压端所接收的数据电压传递至所述补偿模块的第一薄膜晶体管的源极;(3)在阈值电压补偿阶段,将第五控制信号设置为低电平,且第一控制信号为高电平,所述第一薄膜晶体管导通,所述数据电压对第一薄膜晶体管的栅极进行充电,直至所述第一薄膜晶体管的栅极电位充电至所述数据电压与所述第一薄膜晶体管的阈值电压之差;(4)在发光阶段,将发光控制端的第一控制信号设置为低电平,第六薄膜晶体管和第五薄膜晶体管导通,发光元件发光;其中,在步骤(4)中,进一步包括:通过一调整电压模块对移位寄存电路所产生的第一控制信号中的调整时间信号在一预设时间段内进行脉宽调制,以使所述像素补偿电路的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段。
[0028] 在本发明的一实施例中,在步骤(3)中,将第三控制信号设置为低电平,所述第七薄膜晶体管导通,以将所述第二复位电压传递至发光模块。
[0029] 本发明的优点在于,本发明像素驱动电路、显示装置及驱动方法能够有效地补偿电阻压降所导致的面板均匀性变差的问题,并且能够提高面板的均匀度。

附图说明

[0030] 为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0031] 图1是现有的2T1C结构的像素驱动电路的示意图;
[0032] 图2是现有的7T1C结构的像素驱动电路的示意图;
[0033] 图3是现有的7T1C结构的像素驱动电路的时序图;
[0034] 图4是本发明一实施例中的像素驱动电路的示意图;
[0035] 图5是本发明所述实施例中的移位寄存电路的示意图;
[0036] 图6是本发明所述实施例中的移位寄存电路的时序图;
[0037] 图7是本发明所述实施例中的像素驱动电路的时序图;
[0038] 图8是本发明一实施例中的显示装置示意图;
[0039] 图9是本发明一实施例中的采用像素驱动电路的驱动方法的步骤流程图。

具体实施方式

[0040] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0041] 本发明的说明书和权利要求书以及上述附图中的术语“第一”、“第二”、“第三”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应当理解,这样描述的对象在适当情况下可以互换。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含。
[0042] 在本专利文档中,下文论述的附图以及用来描述本发明公开的原理的各实施例仅用于说明,而不应解释为限制本发明公开的范围。所属领域的技术人员将理解,本发明的原理可在任何适当布置的系统中实施。将详细说明示例性实施方式,在附图中示出了这些实施方式的实例。此外,将参考附图详细描述根据示例性实施例的终端。附图中的相同附图标号指代相同的元件。
[0043] 本发明说明书中使用的术语仅用来描述特定实施方式,而并不意图显示本发明的概念。除非上下文中有明确不同的意义,否则,以单数形式使用的表达涵盖复数形式的表达。在本发明说明书中,应理解,诸如“包括”、“具有”以及“含有”等术语意图说明存在本发明说明书中揭示的特征、数字、步骤、动作或其组合的可能性,而并不意图排除可存在或可添加一个或多个其他特征、数字、步骤、动作或其组合的可能性。附图中的相同参考标号指代相同部分。
[0044] 本发明实施例提供一种像素驱动电路、显示装置及驱动方法。以下将分别进行详细说明。
[0045] 参阅图4至图7。图4是本发明一实施例中的像素驱动电路的示意图;图5是本发明所述实施例中的移位寄存电路的示意图;图6是本发明所述实施例中的移位寄存电路的时序图;图7是本发明所述实施例中的像素驱动电路的时序图。
[0046] 本发明提供一种像素驱动电路,与一GOA单元相对应,所述像素驱动电路包括:一移位寄存电路410和一像素补偿电路420。
[0047] 其中,所述移位寄存电路410包括一信号输入端IN、一信号输出端OUT以及至少一时钟信号输入端(CK和XCK),所述时钟信号输入端用于接收时钟信号。在本实施例中,所述时钟信号输入端为两个,分别接收CK信号和XCK信号,这两个信号为频率相同,相位相反的时钟信号。所述信号输入端IN用于接收一输入信号,该输入信号为主机提供的初始触发信号。所述输入信号包括用于补偿所述像素补偿电路420的阈值电压的补偿电压信号以及一用于调整所述像素补偿电路420的发光时长的调整时间信号。所述移位寄存电路410用于根据所述时钟信号对所述输入信号进行处理,并产生一第一控制信号S1且传送至所述信号输出端OUT,其中所述第一控制信号S1包括一用于补偿所述像素补偿电路420的阈值电压的补偿电压信号以及一用于调整所述像素补偿电路420的发光时长的调整时间信号。因此,所述第一控制信号S1可以作为所述像素补偿电路的发光模块的发光控制信号EM。由于所述移位寄存电路410具有移位功能,因此,通过所述移位寄存电路410的移位处理,可以使得第二发光控制信号EM2相较于第一发光控制信号EM1呈现为:第二发光控制信号EM2滞后于第一发光控制信号EM1,且波形相同。同理,第三发光控制信号EM3相较于第二发光控制信号EM2呈现为:第三发光控制信号EM3滞后于第二发光控制信号EM2,且波形相同;第四发光控制信号EM4相较于第三发光控制信号EM3呈现为:第四发光控制信号EM4滞后于第三发光控制信号EM3,且波形相同,以此类推。
[0048] 所述移位寄存电路410还包括一调整电压模块411,所述调整电压模块411与所述移位寄存电路410的信号输出端OUT相连,所述调整电压模块411用于对所述移位寄存电路410所产生的第一控制信号S1中的调整时间信号在一预设时间段内进行脉宽调制,以使所述像素补偿电路420的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段,该预设时间段也通常被称为blanking区域,如图6所示。所述预设时间包括在一个正常周期(frame)内。
[0049] 进一步而言,在本实施例中,所述调整电压模块411包括:一调整电压控制端、一调整电压输入端和一调整电压输出端;所述调整电压输入端用于接收一阈值电压信号。在本实施例中,所述阈值电压为一低电压VGL,所述调整电压输出端与所述移位寄存电路410的信号输出端OUT连接,所述调整电压控制端用于在所述预设时间段内接收一使能信号S,并且在所述使能信号S的控制下通过所述阈值电压信号VGL对所述调整时间信号进行脉宽调制。
[0050] 参阅图6所示,调整时间信号为一脉冲信号,其右端与blanking区域的左端对齐,使能信号低电平在blanking区域中,并且下降沿与blanking区域的左端对齐。在blanking区域中,使能信号S为使能状态,将调整时间信号强制置为低电平,因而实现插入的调整时间信号的高电平脉冲逐渐变窄。也就是说,设定控制第一行GOA单元的时间调整信号的时长为t1,设定控制第二行GOA单元的时间调整信号的时长为t2,设定控制第三行GOA单元的时间调整信号的时长为t3…以此类推,设定控制第n行GOA单元的时间调整信号的时长为tn。其中,通过使能信号的使能作用,使得t2相比于t1,t3相比于t2,t4相比于t3,直至tn相比于tn-1,时间长度为逐渐递减的,如图7所示。如后文所述,当发光控制信号为高电平时,所述GOA单元(如图8中的标号811)不发光,当发光控制信号为低电平时,所述GOA单元(如图8中的标号811)发光。因此,调整时间信号的时间越长(在图6中以脉冲宽度表示),即发光控制信号EM为高电平的时间越长,于是发光时间越短,进而平均亮度就越暗(考虑到人眼为一种积分系统模式,一帧时间内发光时间越短,即积分值越小)。同理,调整时间信号的时间越短,即发光控制信号EM为高电平的时间越短,于是发光时间越长,进而平均亮度就越亮。发光控制信号为EM,具体如图8所示的EM1,EM2…EMn。
[0051] 所述移位寄存电路410的信号输出端OUT与所述像素补偿电路420的发光控制端连接,所述发光控制端根据接收到所述第一控制信号S1中的调整时间信号的脉宽变化而相应地改变所述像素补偿电路420的发光模块的导通时长,进而调整对应GOA单元中的发光元件的发光时长。其中,调整时间信号的脉宽变化即指调整时间信号的时间长度,当调整时间信号的时间越长,发光控制信号为高电平的时间越长。同样,当调整时间信号的时间越短,发光控制信号为高电平的时间越短。根据该原则,可以相应地改变像素补偿电路420的发光模块的导通时长,以及调整对应GOA单元中的发光元件的发光时长。当发光控制信号为高电平的时间越长,发光模块的导通时间越短,于是对应GOA单元中的发光元件的发光时间越短,进而亮度显得越暗。当发光控制信号为高电平的时间越短,发光模块的导通时间越长,于是对应GOA单元中的发光元件的发光时间越长,进而亮度显得越亮。
[0052] 以下将进一步说明所述像素补偿电路420。所述像素补偿电路420包括:一第一复位模块421、一第二复位模块422、一补偿模块423、一写入模块424和一发光模块425。
[0053] 所述第一复位模块421的控制端接收一第二控制信号S2,所述第一复位模块421的另外两端分别与第一复位电压端和所述补偿模块423连接,所述第一复位电压端具有第一复位电压VI,所述第一复位模块421在所述第二控制信号S2的控制下将所述第一复位电压VI传递至所述补偿模块423。在本实施例中,所述第一复位模块421包括第四薄膜晶体管T4,所述第四薄膜晶体管T4的栅极接收第二控制信号S2,源极接收第一复位电压,漏极与所述补偿模块423连接,其中第四薄膜晶体管T4在所述第二控制信号S2的控制下将所述第一复位电压VI传递至所述补偿模块423。其中,第二控制信号S2为scan[n-1]扫描信号。第一复位电压为VI。
[0054] 所述第二复位模块422的控制端接收一第三控制信号S3,所述第二复位模块422的另外两端分别与第二复位电压端和所述发光模块425连接,所述第二复位电压端具有第二复位电压,所述第二复位模块422在所述第三控制信号S3的控制下将所述第二复位电压传递至所述发光模块425。在本实施例中,所述第二复位模块422包括第七薄膜晶体管T7,所述第七薄膜晶体管T7的栅极接收第三控制信号S3,源极接收第二复位电压,漏极与所述发光模块425连接,其中第七薄膜晶体管T7在所述第三控制信号S3的控制下将所述第二复位电压传递至所述发光模块425。第三控制信号S3为scan[n]信号。所述第二复位电压为VI,本实施例中,所述第二复位电压与所述第一复位电压相同。当然在其他部分实施例中,所述第二复位电压可以与所述第一复位电压不同。
[0055] 所述写入模块424的控制端接收一第四控制信号S4,所述写入模块424的输入端与一数据信号端连接并且接收来自所述数据信号端的数据信号,所述写入模块424的输出端与所述补偿模块423连接,所述写入模块424在所述第四控制信号S4的控制下将所述数据信号传递至所述补偿模块423。在本实施例中,所述写入模块424包括:第三薄膜晶体管T3,所述第三薄膜晶体管T3的栅极接收第四控制信号S4,源极连接数据信号端,漏极连接所述补偿模块423,其中,所述第三薄膜晶体管T3在所述第四控制信号S4的控制下将所述数据信号端的数据信号传递至所述补偿模块423。第四控制信号S4为scan[n]信号。
[0056] 所述补偿模块423接收一第五控制信号S5,并且分别与所述第一复位模块421、所述写入模块424和所述发光模块425连接,所述补偿模块423在所述第五控制信号S5的控制下进行阈值电压补偿。所述第五控制信号S5为scan[n]信号。在本实施例中,所述补偿模块423包括第一薄膜晶体管T1、第二薄膜晶体管T2和存储电容Cst;所述第一薄膜晶体管T1的栅极分别与所述第一复位模块421的第四薄膜晶体管T4的漏极、所述存储电容Cst的一端以及所述第二薄膜晶体管T2的漏极连接,源极分别与所述发光模块425的第六薄膜晶体管T6的源极和所述写入模块424的第三薄膜晶体管T3的漏极连接,漏极分别与所述发光模块425的第五薄膜晶体管T5的漏极和所述第二薄膜晶体管T2的源极连接;第二薄膜晶体管T2的栅极接收第五控制信号S5;所述存储电容Cst的另一端连接至第一电压端。
[0057] 所述发光模块425的一端与一第二电压端连接并且接收来自所述第二电压端的第二电压VSS,所述发光模块425的另外两端均与所述补偿模块423相连,所述发光模块425的发光控制端与所述移位寄存电路410的信号输出端相连,所述发光模块425根据接收到所述第一控制信号S1中的调整时间信号的脉宽变化而相应地改变导通时长,进而调整对应GOA单元中的发光元件的发光时长。在本实施例中,所述发光模块425包括:第五薄膜晶体管T5、第六薄膜晶体管T6和发光元件OLED;所述第六薄膜晶体管T6的栅极连接至所述发光控制端,漏极接收来自第一电压端的第一电压VDD,源极连接至所述补偿模块423的第一薄膜晶体管T1的源极;所述第五薄膜晶体管T5的栅极连接至所述发光控制端,漏极连接至所述补偿模块423的第一薄膜晶体管T1的漏极,源极分别与所述发光元件OLED的阳极和第二复位模块422的第七薄膜晶体管T7的漏极连接;所述发光元件OLED的阴极连接至第二电压端。第一电压为电源电压VDD。
[0058] 在本实施例中,所述第一薄膜晶体管T1、所述第二薄膜晶体管T2、所述第三薄膜晶体管T3、所述第四薄膜晶体管T4、所述第五薄膜晶体管T5、所述第六薄膜晶体管T6和所述第七薄膜晶体管T7均为P型薄膜晶体管。因此,当这些薄膜晶体管的控制信号置为低电平时,相应的薄膜晶体管导通。当然,在实际电路设计时,本发明具体实施例中的所用薄膜晶体管还可以采用N型薄膜晶体管或者N型薄膜晶体管与P型薄膜晶体管的混合方式,并且所用薄膜晶体管的源极和漏极根据薄膜晶体管的类型及控制信号的不同,其功能可以互换,在此不再具体详述。
[0059] 另外,在本实施例中,所述第一复位电压、所述第二复位电压和所述第二电压为低电压,所述第一电压为高电压。其中,第一电压是指下文所述的电源电压VDD,第二电压是指公共接地端电压VSS。
[0060] 参阅图8,图8是本发明一实施例中的显示装置示意图。根据本发明的另一方面,提供一种显示装置。在本实施例中,所述显示装置为AMOLED显示装置。所述显示装置包括设置于一显示面板810内的多个GOA单元811(即指像素单元)。多个GOA单元811呈阵列排布。每一所述GOA单元811包括上述的像素驱动电路及对应的发光元件,每一所述GOA单元811的像素驱动电路与提供电源电压VDD的电源走线814相连。所述显示装置还包括用于提供数据信号的数据驱动器812和用于提供扫描信号和控制信号的扫描驱动器813。每一所述GOA单元811通过扫描线与扫描驱动器813相连,且通过数据线与数据驱动器812相连。其中扫描驱动器813产生扫描信号(如图8中的S1,S2,S3…)和控制信号(如图8中的EM1,EM2,EM3…,包括如上文所述的第一控制信号S1)分别通过扫描线和控制线顺序地提供给GOA单元811,数据驱动器812产生于外部提供的图像数据相对应的数据信号,并且将数据信号通过数据线提供给GOA单元811。
[0061] 所述显示装置的点亮需要VDD和VSS两个电源电压,这两个电源电压可以由电源芯片(图中未示)(Power IC)提供。当显示装置点亮工作时,靠近电源输入侧的GOA单元811与远离电源输入侧的GOA单元811虽然是被施加同一电源电压VDD,但是由于电源走线的阻抗存在,导致实际到达每行GOA单元811的电源电压VDD是不同的,其中靠近电源电压的供电位置区域的电源电压Vdd1比远离电源电压的供电位置区域的电源电压Vdd2要高,这种现象称为电阻压降。例如,当电源芯片位于显示装置的下端时,显示装置的下端比较靠近电源电压VDD,显示装置的上端比较远离电源电压,从而容易出现现有显示装置的上端暗下端亮的状况。
[0062] 为了解决现有显示装置的上端暗下端亮的状况,本发明通过所述调整电压模块411来对所述移位寄存电路410所产生的第一控制信号S1中的调整时间信号在一预设时间段内进行脉宽调制,所述像素补偿电路420中的发光控制端根据接收到所述第一控制信号中的调整时间信号的脉宽变化而相应地改变所述像素补偿电路420的发光模块425的导通时长,进而调整对应GOA单元811中的发光元件的发光时长。也就是说,当调整时间信号的时间越长,发光控制信号为高电平的时间越长。当调整时间信号的时间越短,发光控制信号为高电平的时间越短。藉此可以相应地改变所述像素补偿电路420的发光模块425的导通时长,以及调整对应GOA单元811中的发光元件的发光时长。当发光控制信号为高电平的时间越长,发光模块425的导通时间越短,于是对应GOA单元811中的发光元件的发光时间越短,进而亮度显得越暗。当发光控制信号为高电平的时间越短,发光模块425的导通时间越长,于是对应GOA单元811中的发光元件的发光时间越长,进而亮度显得越亮。
[0063] 如上文所述,本发明所述调整时间信号为一脉冲信号,其右端与blanking区域的左端对齐,使能信号低电平在blanking区域中,并且下降沿与blanking区域的左端对齐。在blanking区域中,使能信号为使能状态,将调整时间信号强制置为低电平,因而实现插入的调整时间信号的高电平脉冲逐渐变窄,从而能够抑制显示装置的显示面板下端发光亮度,抵消电阻压降导致显示面板下端亮度高于上端的影响,从而提高显示面板的均匀性。
[0064] 参阅图9,图9为像素驱动电路的驱动方法的步骤流程图。本发明还提供一种采用上述像素驱动电路的驱动方法。所述像素驱动电路的具体结构如上文所述,在此不再赘述。
[0065] 所述驱动方法包括以下步骤:
[0066] 步骤S910:在复位阶段,将第二控制信号设置为低电平,以使第四薄膜晶体管导通,所述第四薄膜晶体管将第一复位电压传送至所述第一薄膜晶体管的栅极,以使所述第一薄膜晶体管的栅极电压复位为第一复位电压。
[0067] 在本实施例中,所述第四薄膜晶体管为P型薄膜晶体管,故低电平导通。
[0068] 步骤S920:在数据写入阶段,将第四控制信号设置为低电平,以使第三薄膜晶体管导通,所述第三薄膜晶体管将数据电压端所接收的数据电压传递至所述补偿模块423的第一薄膜晶体管的源极。
[0069] 在本实施例中,所述第三薄膜晶体管为P型薄膜晶体管,故低电平导通。
[0070] 步骤S930:在阈值电压补偿阶段,将第五控制信号设置为低电平,且第一控制信号为高电平,所述第一薄膜晶体管导通,所述数据电压对第一薄膜晶体管的栅极进行充电,直至所述第一薄膜晶体管的栅极电位充电至所述数据电压与所述第一薄膜晶体管的阈值电压之差。
[0071] 在本实施例中,所述第一薄膜晶体管为P型薄膜晶体管,故低电平导通。
[0072] 在步骤S930中,将第三控制信号设置为低电平,所述第七薄膜晶体管导通,以将所述第二复位电压传递至发光模块425。所述第七薄膜晶体管为P型薄膜晶体管。
[0073] 步骤S940:在发光阶段,将发光控制端的第一控制信号设置为低电平,第六薄膜晶体管和第五薄膜晶体管导通,发光元件发光;其中,在步骤S940中,进一步包括:通过一调整电压模块411对移位寄存电路410所产生的第一控制信号中的调整时间信号在一预设时间段内进行脉宽调制,以使所述像素补偿电路420的发光时长随脉宽调制而变化,其中所述预设时间段为从一帧画面的所有数据信号写入结束后至下一帧画面的控制信号开始之前的时间段。
[0074] 所述第五薄膜晶体管和第六薄膜晶体管为P型薄膜晶体管。
[0075] 以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。