一种阵列基板、其驱动方法、显示面板及显示装置转让专利

申请号 : CN201910230944.0

文献号 : CN109739058B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 王雨陈茂冬孙莹许育民

申请人 : 厦门天马微电子有限公司

摘要 :

本发明公开了一种阵列基板、其驱动方法、显示面板及显示装置,通过变更挖孔区域周边数据线的布线方式,将位于挖孔区域周边的数据线分为第一数据线和第二数据线,第一数据线变更为L型的布线方式,即第一数据线分为沿着第二方向延伸的第一分部和沿着第一方向延伸的第二分部,同时为了避免第一数据线的第二分部和第二数据线之间相互交叉引起信号干扰,将沿着第二方向延伸的第二数据线在第二分部处截止,与第二分部形成一定的间距,以避免数据信号之间相互串扰的问题。上述变更挖孔区域周边的数据线布线方式,可以避免在挖孔区域的边框处设置间隔较小的信号线,因此可以减少充电过程中产生的较为严重的耦合问题,避免在重载画面下出现色偏问题。

权利要求 :

1.一种阵列基板,其特征在于,包括:基底,及设置在所述基底上的多条第一数据线、多条第二数据线及挖孔区域;

所述第一数据线和所述第二数据线位于所述挖孔区域的周边,所述第一数据线包括沿着第二方向延伸的第一分部和沿着第一方向延伸的第二分部,所述第二数据线沿着第二方向延伸,且与所述第一数据线的第二分部之间具有一间距,所述第一分部和所述第二数据线位于不同像素列的间隙处,所述第二分部位于不同像素行的间隙处,其中,所述第二方向与所述第一方向垂直;

显示驱动电路,连接于所述第一数据线的第一分部、第二数据线,用以为所述第一数据线、所述第二数据线提供数据信号;

其中,所述阵列基板还包括设置在所述基底上的多条第一栅极线、多条第二栅极线、多条第三栅极线、第一扫描驱动电路、第二扫描驱动电路及第三扫描驱动电路,所述第一扫描驱动电路与所述第二扫描驱动电路设置在所述挖孔区域的两侧,所述第三扫描驱动电路设置在所述显示驱动电路的相对侧;

所述第一栅极线与所述第一扫描驱动电路的第一驱动单元电连接,且从所述第一扫描驱动电路沿第一方向延伸至所述挖孔区域;

所述第二栅极线与所述第二扫描驱动电路的第二驱动单元电连接,且从所述第二扫描驱动电路沿第一方向延伸至所述挖孔区域;

所述第三栅极线与所述第三扫描驱动电路的第三驱动单元电连接,所述第三栅极线沿着第二方向延伸至所述挖孔区域周边,所述第三栅极线与所述第一数据线的第一分部之间及所述第二数据线之间均具有一间距。

2.如权利要求1所述的阵列基板,其特征在于,所述第一栅极线与所述第二栅极线一一对应,一一对应的第一栅极线和第二栅极线位于相同的像素行的间隙处。

3.如权利要求1所述的阵列基板,其特征在于,部分所述第三栅极线与所述第一分部一一对应,一一对应的第三栅极线和第一分部位于相同的像素列的间隙处;

另一部分所述第三栅极线与所述第二数据线一一对应,一一对应的第三栅极线和第二数据线位于相同的像素列的间隙处。

4.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括设置在所述基底上的多条第四栅极线;

所述第四栅极线与所述第二扫描驱动电路的第四驱动单元和/或所述第一扫描驱动电路的第五驱动单元电连接,所述第四栅极线沿着第一方向延伸,所述第四栅极线与所述第三栅极线之间互不交叉,且与所述第一数据线的第二分部之间具有一间距。

5.如权利要求4所述的阵列基板,其特征在于,所述第四栅极线与所述第二分部一一对应,一一对应的第四栅极线和第二分部位于相同的像素行的间隙处。

6.如权利要求4所述的阵列基板,其特征在于,所述阵列基板还包括设置在基底上的多条第五栅极线,所述多条第五栅极线沿第一方向从所述第一扫描驱动电路延伸至所述第二扫描驱动电路,所述多条第五栅极线包括相邻设置的第五奇数行栅极线和第五偶数行栅极线;

所述第一扫描驱动电路的第六驱动单元连接所述第五奇数行栅极线,所述第二扫描驱动电路的第七驱动单元连接所述第五偶数行栅极线。

7.如权利要求6所述的阵列基板,其特征在于,所述阵列基板还包括设置在基底上的多条第三数据线,所述第三数据线与所述显示驱动电路电连接,所述第三数据线沿着第二方向延伸至所述第三扫描驱动电路所在侧。

8.如权利要求7所述的阵列基板,其特征在于,所述第一栅极线、所述第二栅极线、所述第四栅极线、所述第五栅极线和所述第一数据线的第二分部均位于第一金属膜层;所述第三数据线、所述第二数据线、所述第一数据线的第一分部和所述第三栅极线均位于第二金属膜层。

9.一种显示面板,其特征在于,包括:如权利要求1‑8任一项所述的阵列基板。

10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。

11.一种如权利要求1‑8任一项所述的阵列基板的驱动方法,其特征在于,包括:显示驱动电路为所述第一数据线先加载数据信号,在所述第一数据线的第二分部连接的像素完成数据信号加载后,同时为第一数据线和第二数据线加载数据信号。

12.如权利要求11所述的驱动方法,其特征在于,还包括:依次控制第三驱动单元对第三栅极线加载开启信号、控制第四驱动单元和/或第五驱动单元对第四栅极线加载开启信号、同时控制第一驱动单元对第一栅极线加载开启信号和控制第二驱动单元对第二栅极线加载开启信号、控制第六驱动单元和第七驱动单元对第五栅极线逐行加载开启信号。

说明书 :

一种阵列基板、其驱动方法、显示面板及显示装置

[0001] 相关申请的交叉引用
[0002] 本申请要求在2018年06月29日提交中国专利局、申请号为201810711945.2、发明名称为“一种阵列基板、其驱动方法、显示面板及显示装置”的中国专利申请的优先权,其全
部内容通过引用结合在本申请中。

技术领域

[0003] 本发明涉及显示技术领域,尤指一种阵列基板、其驱动方法、显示面板及显示装置。

背景技术

[0004] 目前,全面屏设计的显示面板越来越深得消费者的欢迎,全面屏是采用四周超窄边框设计,再结合在显示区域挖孔放置摄像头设计的面板架构,全面屏是面板显示屏占比
最高的面板构架。
[0005] 在放置摄像头等装置的挖孔区域,挖孔区域也可以称为开口区域,由于不作为显示区域,则周围的显示区域的信号线需要绕过挖孔区域进行布线,导致挖孔区域附近的信
号线之间距离(space)较小,会使充电过程中产生较为严重的耦合(Coupling)问题,在重载
画面下出现色偏问题。

发明内容

[0006] 本发明实施例提供一种阵列基板、其驱动方法、显示面板及显示装置,用以解决现有技术中存在的挖孔区域出现色偏的问题。
[0007] 本发明实施例提供了一种阵列基板,包括:基底,及设置在所述基底上的多条第一数据线、多条第二数据线及挖孔区域;
[0008] 所述第一数据线和所述第二数据线位于所述挖孔区域的周边,所述第一数据线包括沿着第二方向延伸的第一分部和沿着第一方向延伸的第二分部,所述第二数据线沿着第
二方向延伸,且与所述第一数据线的第二分部之间具有一间距,所述第一分部和所述第二
数据线位于不同像素列的间隙处,所述第二分部位于不同像素行的间隙处,其中,所述第二
方向与所述第一方向垂直;
[0009] 显示驱动电路,连接于所述第一数据线的第一分部、第二数据线,用以为所述第一数据线、所述第二数据线提供数据信号。
[0010] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板还包括设置在所述基底上的多条第一栅极线、多条第二栅极线、第一扫描驱动电路及第
二扫描驱动电路,所述第一扫描驱动电路与所述第二扫描驱动电路设置在所述挖孔区域的
两侧;
[0011] 所述第一栅极线与所述第一扫描驱动电路的第一驱动单元电连接,且从所述第一扫描驱动电路沿第一方向延伸至所述挖孔区域;
[0012] 所述第二栅极线与所述第二扫描驱动电路的第二驱动单元电连接,且从所述第二扫描驱动电路沿第一方向延伸至所述挖孔区域。
[0013] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一栅极线与所述第二栅极线一一对应,一一对应的第一栅极线和第二栅极线位于相同的像素行
的间隙处。
[0014] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板还包括设置在所述基底上的多条第三栅极线、第三扫描驱动电路;
[0015] 所述第三扫描驱动电路设置在所述显示驱动电路的相对侧;
[0016] 所述第三栅极线与所述第三扫描驱动电路的第三驱动单元电连接,所述第三栅极线沿着第二方向延伸至所述挖孔区域周边,所述第三栅极线与所述第一数据线的第一分部
之间及所述第二数据线之间均具有一间距。
[0017] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,部分所述第三栅极线与所述第一分部一一对应,一一对应的第三栅极线和第一分部位于相同的像素列
的间隙处;
[0018] 另一部分所述第三栅极线与所述第二数据线一一对应,一一对应的第三栅极线和第二数据线位于相同的像素列的间隙处。
[0019] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板还包括设置在所述基底上的多条第四栅极线;
[0020] 所述第四栅极线与所述第二扫描驱动电路的第四驱动单元和/或第一扫描驱动电路的第五驱动单元电连接,所述第四栅极线沿着第一方向延伸,所述第四栅极线与所述第
三栅极线之间互不交叉,且与所述第一数据线的第二分部之间具有一间距。
[0021] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第四栅极线与所述第二分部一一对应,一一对应的第四栅极线和第二分部位于相同的像素行的间
隙处。
[0022] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板还包括设置在基底上的多条第五栅极线,所述多条第五栅极线沿第一方向从所述第一扫
描驱动电路延伸至所述第二扫描驱动电路,所述多条第五栅极线包括相邻设置的第五奇数
行栅极线和第五偶数行栅极线;
[0023] 所述第一扫描驱动电路的第六驱动单元连接所述第五奇数行栅极线,所述第二扫描驱动电路的第七驱动单元连接所述第五偶数行栅极线。
[0024] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述阵列基板还包括设置在基底上的多条第三数据线,所述第三数据线与所述显示驱动电路电连接,
所述第三数据线沿着第二方向延伸至所述第三扫描驱动电路所在侧。
[0025] 在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述第一栅极线、所述第二栅极线、所述第四栅极线、所述第五栅极线和所述第一数据线的第二分部均
位于第一金属膜层;所述第三数据线、所述第二数据线、所述第一数据线的第一分部和所述
第三栅极线均位于第二金属膜层。
[0026] 另一方面,本发明实施例还提供了一种显示面板,包括:本发明实施例提供的上述阵列基板。
[0027] 另一方面,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述显示面板。
[0028] 另一方面,本发明实施例还提供了一种本发明实施例提供的上述阵列基板的驱动方法,包括:
[0029] 显示驱动电路为所述第一数据线先加载数据信号,在所述第一数据线的第二分部连接的像素完成数据信号加载后,同时为第一数据线和第二数据线加载数据信号。
[0030] 在一种可能的实现方式中,在本发明实施例提供的上述驱动方法中,还包括:
[0031] 依次控制第三驱动单元对第三栅极线加载开启信号、控制第四驱动单元和/或第五驱动单元对第四栅极线加载开启信号、同时控制第一驱动单元对第一栅极线加载开启信
号和控制第二驱动单元对第二栅极线加载开启信号、控制第六驱动单元和第七驱动单元对
第五栅极线逐行加载开启信号。
[0032] 本发明有益效果如下:
[0033] 本发明实施例提供的一种阵列基板、其驱动方法、显示面板及显示装置,通过变更挖孔区域周边数据线的布线方式,即将位于挖孔区域周边的数据线分为第一数据线和第二
数据线,第一数据线的布线方式变更为L型的布线方式,即第一数据线分为沿着第二方向延
伸的第一分部和沿着第一方向延伸的第二分部,同时为了避免第一数据线的第二分部和第
二数据线之间相互交叉引起信号干扰,将沿着第二方向延伸的第二数据线在第二分部处截
止,与第二分部形成一定的间距,以避免数据信号之间相互串扰的问题。上述变更挖孔区域
周边的数据线布线方式,沿着第一方向延伸的第一分部和第二数据线位于不同像素列的间
隙处,可以保证相邻的第一分部、相邻的第二数据线之间的间距大致相同,均等于一个像素
的宽度,沿着第二方向延伸的第二分部位于不同像素行的间隙处,可以保证相邻的第二分
部之间的间距大致相同,均等于一个像素的长度,可以避免在挖孔区域的边框处设置间隔
较小的信号线,因此可以减少充电过程中产生的较为严重的耦合问题,避免在重载画面下
出现色偏问题。

附图说明

[0034] 图1为本发明实施例提供的阵列基板的一种示意图;
[0035] 图2为本发明实施例提供的阵列基板的另一种示意图;
[0036] 图3为本发明实施例提供的阵列基板的另一种示意图;
[0037] 图4为本发明实施例提供的阵列基板的另一种示意图;
[0038] 图5为本发明实施例提供的阵列基板的另一种示意图;
[0039] 图6为本发明实施例提供的阵列基板的另一种示意图;
[0040] 图7为本发明实施例提供的阵列基板的另一种示意图;
[0041] 图8为本发明实施例提供的阵列基板的另一种示意图;
[0042] 图9为本发明实施例提供的第一数据线中第二分部和第一分部之间连接的示意图;
[0043] 图10为本发明实施例提供的显示面板的示意图;
[0044] 图11为本发明实施例提供的显示装置的示意图;
[0045] 图12为本发明实施例提供的阵列基板的驱动方法时序示意图。

具体实施方式

[0046] 对现有技术中存在的挖孔区域出现色偏的问题,本发明实施例提供了一种阵列基板、其驱动方法、显示面板及显示装置。为了使本发明的目的,技术方案和优点更加清楚,下
面结合附图,对本发明实施例提供的阵列基板、其驱动方法、显示面板及显示装置的具体实
施方式进行详细地说明。应当理解,下面所描述的优选实施例仅用于说明和解释本发明,并
不用于限定本发明。并且在不冲突的情况下,本申请中的实施例及实施例中的特征可以相
互组合。
[0047] 附图中各部件的形状和大小不反应真实比例,目的只是示意说明本发明内容。
[0048] 本发明实施例提供了一种阵列基板,如图1至图4所示,包括:基底100,基底也可称为衬底或基板,及设置在基底100上的多条第一数据线110、多条第二数据线120及挖孔区域
A;
[0049] 第一数据线110和第二数据线120位于挖孔区域A的周边,第一数据线110包括沿着第二方向b延伸的第一分部111和沿着第一方向a延伸的第二分部112,第二数据线120沿着
第二方向b延伸,且与第一数据线110的第二分部112之间具有一间距,第一分部111和第二
数据线120位于不同像素列的间隙处,第二分部112位于不同像素行的间隙处,其中,第二方
向b与第一方向a垂直;在附图中采用阵列排布的多个矩形表示像素;
[0050] 显示驱动电路200,显示驱动电路也可以称为数据驱动电路,连接于第一数据线110的第一分部111、第二数据线120,用以为第一数据线110、第二数据线120提供数据信号。
[0051] 具体地,在本发明实施例提供的上述阵列基板中,为了实现全面屏设计,将挖孔区域A设置在显示区域的内部,即显示区域包围挖孔区域A。挖孔区域A可以位于显示区域内的
任意位置,例如图1和图2所示,挖孔区域A可以位于显示区域内的左上方,也可以如图3所示
位于右上方,或可以如图4所示位于中间区域,在此不做限定。并且,挖孔区域A的数量可以
为一个,也可以根据实际需要设置多个,在此不做限定。挖孔区域A的形状也不进行限定,可
以为圆形、椭圆形、方形等形状,具体根据需要进行设计,本发明中以挖孔区域A为圆形进行
举例说明。
[0052] 具体地,在本发明实施例提供的上述显示面板中,挖孔区域A作为非显示区域不进行显示,在挖孔区域A一般分为两部分,一部分为中心的透明区域,透明区域可以为盲孔即
无遮挡图案但存在透明介质例如基底,透明区域也可以为真实挖孔即膜材全部被挖掉,可
以使显示面板后面放置的摄像头透光,另一部分为包围透过区域的边框。由于挖孔区域A的
存在,需要周围显示区域的信号线需要绕过挖孔区域A进行布线,即在挖孔区域A的边框一
般设置金属膜层。为了尽量增大挖孔区域A的透明区域所占比例,应尽量减少挖孔区域A的
边框,即实现挖孔区域A的窄边框设计,则可以将布置信号线的金属膜层设置为多层,以利
用竖直方向的空间减小平面方向的空间占用,这会导致挖孔区域A附近的信号线之间距离
(space)较小,会使充电过程中产生较为严重的耦合(Coupling)问题,在重载画面下出现色
偏问题。
[0053] 本发明实施例提供的上述阵列基板,通过变更挖孔区域A周边数据线的布线方式,即将位于挖孔区域A周边的数据线分为第一数据线110和第二数据线120,第一数据线110的
布线方式变更为L型的布线方式,即第一数据线110分为沿着第二方向b延伸的第一分部111
和沿着第一方向a延伸的第二分部112,同时为了避免第一数据线110的第二分部112和第二
数据线120之间相互交叉引起信号干扰,将沿着第二方向b延伸的第二数据线120在第二分
部112处截止,与第二分部112形成一定的间距,以避免数据信号之间相互串扰的问题。上述
变更挖孔区域A周边的数据线布线方式,沿着第一方向a延伸的第一分部111和第二数据线
120位于不同像素列的间隙处,可以保证相邻的第一分部111、相邻的第二数据线120之间的
间距大致相同,均等于一个像素的宽度,沿着第二方向b延伸的第二分部112位于不同像素
行的间隙处,可以保证相邻的第二分部112之间的间距大致相同,均等于一个像素的长度,
可以避免在挖孔区域A的边框处设置间隔较小的信号线,因此可以减少充电过程中产生的
较为严重的耦合问题,避免在重载画面下出现色偏问题。
[0054] 具体地,在图1中挖孔区域A位于显示区域内的左上方,第一数据线110的第一分部111可以设置在挖孔区域A的右侧,第一数据线110的第二分部112的左侧端部浮空。在图2中
挖孔区域A位于显示区域内的左上方,第一数据线110的第一分部111可以设置在挖孔区域A
的左侧,第一数据线110的第二分部112的右侧端部浮空。在图3中挖孔区域A位于显示区域
内的右上方,第一数据线110的第一分部111可以设置在挖孔区域A的右侧,第一数据线110
的第二分部112的左侧端部浮空。在图4中挖孔区域A位于显示区域内的中上方,第一数据线
110的第一分部111可以设置在挖孔区域A的右侧,第一数据线110的第二分部112的左侧端
部浮空。以上图1至图4仅是举例说明在挖孔区域A位于不同位置时,第一数据线110的具体
设置方式,在实际应用时不限于上述四种方式。
[0055] 并且,在本发明实施例提供的上述阵列基板中,第一数据线110的第一分部111和第二数据线120的一端在同一侧,因此,可以通过连接第一数据线110的第一分部111和第二
数据线120的显示驱动电路200为第一数据线110和第二数据线120提供数据信号,以实现正
常显示。
[0056] 值得注意的是,在本发明实施例提供的上述阵列基板中,位于挖孔区域A周边的数据线指的是只要数据线部分(包括端点)邻近挖孔区域A即可,挖孔区域A周边的数据线可以
不完全包围挖孔区域A,也可以完全包围挖孔区域A,在此不做限定。
[0057] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,阵列基板还可以包括设置在基底100上的多条第一栅极线310、多条第二栅极线320、第一扫描驱动电路
410及第二扫描驱动电路420,扫描驱动电路也可称为栅极驱动电路,第一扫描驱动电路410
与第二扫描驱动电路420设置在挖孔区域A的两侧;
[0058] 第一栅极线310与第一扫描驱动电路410的第一驱动单元411电连接,且从第一扫描驱动电路410沿第一方向a延伸至挖孔区域A;
[0059] 第二栅极线320与第二扫描驱动电路420的第二驱动单元421电连接,且从第二扫描驱动电路420沿第一方向a延伸至挖孔区域A。
[0060] 具体地,在本发明实施例提供的上述阵列基板中,将现有的从挖孔区域A两侧绕过的栅极线进行变更,在挖孔区域A处截断,形成分布在挖孔区域A两侧的第一栅极线310和第
二栅极线320,可以保证在挖孔区域A处不会出现栅极线之间距离过小而产生的耦合问题,
可以避免出现色偏现象。
[0061] 并且,相对于挖孔区域A,采用与第一栅极线310位于同一侧的第一扫描驱动电路410的第一驱动单元411为第一栅极线310提供开启信号,采用与第二栅极线320位于同一侧
的第二扫描驱动电路420的第二驱动单元421为第二栅极线320提供开启信号,可以保证第
一栅极线310和第二栅极线320的正常工作。由于第一栅极线310和第二栅极线320仅在一侧
进行驱动方式,因此可以第一栅极线310和第二栅极线320采用单边驱动。
[0062] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,第一栅极线310与第二栅极线320一一对应,即两者数量相同,一一对应的第一栅极线310和第二栅极线
320位于相同的像素行的间隙处,即一一对应的第一栅极线310和第二栅极线320分别同一
像素行的间隙处的挖孔区域A的两侧。
[0063] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,阵列基板还可以包括设置在基底100上的多条第三栅极线330、第三扫描驱动电路430;
[0064] 第三扫描驱动电路430设置在显示驱动电路200的相对侧;
[0065] 第三栅极线330与第三扫描驱动电路430的第三驱动单元431电连接,第三栅极线330沿着第二方向b延伸至挖孔区域A周边,第三栅极线330与第一数据线110的第一分部111
之间及第二数据线120之间均具有一间距。
[0066] 具体地,在本发明实施例提供的上述阵列基板中,由于第一数据线110的第二分部112沿着第一方向a延伸,占用了该区域的像素之间横向间隙,因此需要将该区域中原本沿
着第一方向a延伸的栅极线变更布线方式,变更为沿着第二方向b延伸的第三栅极线330,即
第三栅极线330占用该区域的像素之间纵向间隙。第三栅极线330仅延伸至挖孔区域A周边,
并在与第一数据线110的第一分部111和第二数据线120具有一定间距的位置处截止,可以
保证在挖孔区域A处不会出现栅极线之间距离过小而产生的耦合问题,也不会出现数据线
与栅极线之间产生较大耦合电容的问题,可以避免出现色偏现象。
[0067] 并且,由于变更了第三栅极线330的延伸方向,因此,需要变更为其提供开启信号的扫描驱动电路的位置,将为第三栅极线330提供开启信号的第三扫描驱动电路430的第三
驱动单元431设置在显示驱动电路200的相对侧,可以在保证第三栅极线330的正常工作。由
于第三栅极线330仅在一侧进行驱动方式,因此可以第三栅极线330采用单边驱动。
[0068] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,部分所述第三栅极线330与第一分部111一一对应,一一对应的第三栅极线330和第一分部111位于相同的
像素列的间隙处;
[0069] 另一部分第三栅极线330与第二数据线120一一对应,一一对应的第三栅极线330和第二数据线120位于相同的像素列的间隙处。
[0070] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,阵列基板还可以包括设置在基底100上的多条第四栅极线340;
[0071] 第四栅极线340与第二扫描驱动电路420的第四驱动单元422和/或第一扫描驱动电路410的第五驱动单元412电连接,第四栅极340线沿着第一方向a延伸,第四栅极线340与
第三栅极线330之间互不交叉,且与第一数据线110的第二分部112之间具有一间距。
[0072] 具体地,在本发明实施例提供的上述阵列基板中,由于第一数据线110的第二分部112沿着第一方向a延伸,占用了该区域的像素之间横向间隙,使得将该区域中原本沿着第
一方向a延伸的栅极线变更为沿着第二方向b延伸的第三栅极线330,即第三栅极线330占用
该区域的像素之间纵向间隙,为了保证与该区域横向相邻的区域中沿着第一方向a延伸的
第四栅极线340的正常工作,第四栅极线340需要与第一数据线110的第二分部112相互绝缘
设置,即两者之间存在一定的间距。
[0073] 并且,由于变更第三栅极线330的延伸方向,为了保证第四栅极线340与第一数据线110的第二分部112相互绝缘,需要第四栅极线340和第三栅极线330之间不会相互交叉,
即两者相互断开,这样需要为第四栅极线340单独设置为其提供开启信号的扫描驱动电路,
具体为如图5所示的第四栅极线340提供开启信号的第二扫描驱动电路420的第四驱动单元
422与第四栅极线340同侧设置,和/或,如图6至图8所示,为第四栅极线340提供开启信号的
第一扫描驱动电路410的第五驱动单元412与第四栅极线340同侧设置,可以在保证第四栅
极线340的正常工作。由于第四栅极线340仅在一侧进行驱动方式,因此可以第四栅极线340
采用单边驱动。
[0074] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,第四栅极线340与第二分部112一一对应,一一对应的第四栅极线340和第二分部112位于相同的像素行
的间隙处。
[0075] 可选地,在本发明实施例提供的上述阵列基板中,如图5至图8所示,阵列基板还可以包括设置在基底100上的多条第五栅极线350,多条第五栅极线350沿第一方向a从第一扫
描驱动电路410延伸至第二扫描驱动电路420,多条第五栅极线350包括相邻设置的第五奇
数行栅极线351和第五偶数行栅极线352。
[0076] 第一扫描驱动电路410的第六驱动单元413连接第五奇数行栅极线351,第二扫描驱动电路420的第七驱动单元423连接第五偶数行栅极线352。
[0077] 具体地,在本发明实施例提供的上述阵列基板中,第五栅极线350设置在挖孔区域A与显示驱动电路200之间的区域,第五栅极线350沿第一方向a从第一扫描驱动电路410延
伸至第二扫描驱动电路420,可以连接第一扫描驱动电路410和第二扫描驱动电路420中的
驱动单元。为了配合第一栅极线310、第二栅极线320、第三栅极线330和第四栅极线340的单
边驱动,第五栅极线350也可以采用单边驱动。第五奇数行栅极线351和第五偶数行栅极线
352交替设置,并且,第五奇数行栅极线351和第五偶数行栅极线352可以分别连接第一扫描
驱动电路410和第二扫描驱动电路420中的驱动单元,以实现单边交叉驱动。单边驱动的方
式不限于上述单边交叉驱动的方式,还可以采用其他方式,例如将第五栅极线350直接分为
两种第五栅极线,之后分别于第一扫描驱动电路410和第二扫描驱动电路420中的驱动单元
连接,或者,第五栅极线350可以仅与第一扫描驱动电路410或第二扫描驱动电路420中的驱
动单元连接,在此不做限定。
[0078] 可选地,在本发明实施例提供的上述阵列基板中,如图1至图4所示,阵列基板还可以包括设置在基底100上的多条第三数据线130,第三数据线130与显示驱动电路200电连
接,第三数据线130沿着第二方向b延伸至第三扫描驱动电路430所在侧。
[0079] 具体地,在本发明实施例提供的上述阵列基板中,第三数据线130的所在区域未设置挖孔区域A,因此,第三数据线130可以贯穿阵列基板的竖直方向,与显示驱动电路200电
连接以获取数据信号。
[0080] 可选地,在本发明实施例提供的上述阵列基板中,第一栅极线310、第二栅极线320、第四栅极线340、第五栅极线350和第一数据线110的第二分部112可以均位于第一金属
膜层;第三数据线130、第二数据线120、第一数据线110的第一分部111和第三栅极线330可
以均位于第二金属膜层。
[0081] 具体地,在本发明实施例提供的上述阵列基板中,将全部沿着第一方向a延伸的信号线设置在同一膜层即第一金属膜层,将全部沿着第二方向b延伸的信号线设置在同一膜
层即第二金属膜层,使得每个金属膜层中的信号线方向大致相同,可以方便工艺制作。
[0082] 具体地,如图9所示,属于同一第一数据线110的位于第一金属膜层的第二分部112和位于第二金属膜层的第一分部111之间可以通过层间过孔电连接,以保证数据信号的正
常传输。图9仅是示意说明第一数据线110在第二分部112和第一分部111之间的连接方式,
并不限定第一金属膜层和第二金属膜层的上下层级位置关系,第一金属膜层可以位于第二
金属膜层之上,也可以位于第二金属膜层之下,在此不做限定。
[0083] 或者,可选地,在本发明实施例提供的上述阵列基板中,第一栅极线310、第二栅极线320、第三栅极线330、第四栅极线340、第五栅极线350也可以均位于第一金属膜层,即全
部栅极线均位于同一膜层;第一数据线110、第二数据线120、第三数据线130可以均位于第
二金属膜层,即全部数据线均位于同一膜层,可以方便每层金属膜层的布线设计。
[0084] 基于同一发明构思,本发明实施例还提供了一种显示面板,如图10所示,包括:本发明实施例提供的上述阵列基板,一般还会包括与阵列基板相对设置的对向基板。该显示
面板可以为:液晶显示面板、电致发光显示面板等任何具有阵列基板的产品或部件。对于该
显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不
做赘述,也不应作为对本发明的限制。该显示面板的实施可以参见上述阵列基板的实施例,
重复之处不再赘述。
[0085] 基于同一发明构思,本发明实施例还提供了一种显示装置,如图11所示,包括本发明实施例提供的上述显示面板。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记
本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不
可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为
对本发明的限制。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
[0086] 基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述阵列基板的驱动方法,如图12所示,包括:
[0087] 显示驱动电路200为第一数据线110先加载数据信号,在第一数据线110的第二分部112连接的像素完成数据信号加载后,同时为第一数据线110和第二数据线120加载数据
信号。
[0088] 可选地,在本发明实施例提供的上述驱动方法中,如图12所示,还可以包括:
[0089] 依次控制第三驱动单元431对第三栅极线330加载开启信号、控制第四驱动单元422和/或第五驱动单元412对第四栅极线340加载开启信号、同时控制第一驱动单元411对
第一栅极线310加载开启信号和控制第二驱动单元421对第二栅极线320加载开启信号、控
制第六驱动单元413和第七驱动单元423对第五栅极线350逐行加载开启信号。
[0090] 本发明实施例提供的上述阵列基板、其驱动方法、显示面板及显示装置,通过变更挖孔区域周边数据线的布线方式,即将位于挖孔区域周边的数据线分为第一数据线和第二
数据线,第一数据线的布线方式变更为L型的布线方式,即第一数据线分为沿着第二方向延
伸的第一分部和沿着第一方向延伸的第二分部,同时为了避免第一数据线的第二分部和第
二数据线之间相互交叉引起信号干扰,将沿着第二方向延伸的第二数据线在第二分部处截
止,与第二分部形成一定的间距,以避免数据信号之间相互串扰的问题。上述变更挖孔区域
周边的数据线布线方式,沿着第一方向延伸的第一分部和第二数据线位于不同像素列的间
隙处,可以保证相邻的第一分部、相邻的第二数据线之间的间距大致相同,均等于一个像素
的宽度,沿着第二方向延伸的第二分部位于不同像素行的间隙处,可以保证相邻的第二分
部之间的间距大致相同,均等于一个像素的长度,可以避免在挖孔区域的边框处设置间隔
较小的信号线,因此可以减少充电过程中产生的较为严重的耦合问题,避免在重载画面下
出现色偏问题。
[0091] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围
之内,则本发明也意图包含这些改动和变型在内。