像素电路、驱动方法及显示装置转让专利

申请号 : CN201910937148.0

文献号 : CN110556076B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 翁祖伟黄宇鹏许炜泽吴汉

申请人 : 福州京东方光电科技有限公司京东方科技集团股份有限公司

摘要 :

本发明公开了一种像素电路、驱动方法及显示装置,包括:信号输入模块、数据输入模块、发光控制模块、补偿模块、电容模块,驱动晶体管和发光器件。通过上述模块与元件的相互配合,可以对驱动晶体管的阈值电压进行补偿,使得驱动发光器件L发光的驱动电流不受驱动晶体管的阈值电压影响,改善由于阈值电压不均匀导致的发光亮度不均的问题。并且,还可以对第一电源端的电压进行补偿,使得驱动电流不受第一电源端的电压影响,可以改善由于第一电源端的IR Drop导致的发光亮度不均的问题。而且,还可以增大数据电压的范围,降低对生成数据电压的驱动电路的电压精度要求,从而大幅改善了显示效果。

权利要求 :

1.一种像素电路,其特征在于,包括:信号输入模块、数据输入模块、发光控制模块、补偿模块、电容模块,驱动晶体管和发光器件;其中,所述信号输入模块用于在第一扫描信号端的信号控制下将参考电压信号端的信号提供给所述驱动晶体管的栅极;

所述数据输入模块用于在第二扫描信号端的信号控制下将数据信号端的信号提供给中间节点;

所述补偿模块用于在第一控制信号端的信号的控制下,将所述驱动晶体管的栅极与所述中间节点导通;

所述电容模块用于根据第二控制信号端的信号调整所述驱动晶体管的第二极的电位,并根据所述驱动晶体管的第二极的电位调整中间节点的电位;

所述发光控制模块用于在发光控制信号端的信号的控制下,将发光器件的第一端与驱动晶体管的第二极导通,以驱动发光器件发光;

所述驱动晶体管的第一极与第一电源端电连接;

所述发光器件的第二端与第二电源端电连接。

2.如权利要求1所述的像素电路,其特征在于,所述信号输入模块包括第一开关晶体管,所述第一开关晶体管的第一端与所述参考电压信号端电连接,所述第一开关晶体管的控制端与所述第一扫描信号端电连接,所述第一开关晶体管的第二端与所述驱动晶体管的栅极电连接。

3.如权利要求1所述的像素电路,其特征在于,所述数据输入模块包括第二开关晶体管,所述第二开关晶体管的第一端与所述数据信号端电连接,所述第二开关晶体管的控制端与所述第二扫描信号端电连接,所述第二开关晶体管的第二端与所述中间节点电连接。

4.如权利要求1所述的像素电路,其特征在于,所述补偿模块包括第三开关晶体管,所述第三开关晶体管的第一端与所述驱动晶体管的栅极电连接,所述第三开关晶体管的控制端与所述第一控制信号端电连接,所述第三开关晶体管的第二端与所述中间节点电连接。

5.如权利要求1所述的像素电路,其特征在于,所述发光控制模块包括第四开关晶体管,所述第四开关晶体管的第一端与所述驱动晶体管的第二极电连接,所述第四开关晶体管的控制端与所述发光控制信号端电连接,所述第四开关晶体管的第二端与所述发光器件的第一端电连接。

6.如权利要求1所述的像素电路,其特征在于,所述电容模块包括第一电容和第二电容,其中:所述第一电容的第一端与所述中间节点电连接,所述第一电容的第二端与所述驱动晶体管的第二极电连接;

所述第二电容的第一端与所述驱动晶体管的第二极电连接,所述第二电容的第二端与所述第二控制信号端电连接。

7.如权利要求1-6任一项所述的像素电路,其特征在于,所述第一扫描信号端与所述第二扫描信号端为同一端,和/或,所述第一控制信号端与所述发光控制信号端为同一端。

8.如权利要求7所述的像素电路,其特征在于,所述参考电压信号端的信号的电压小于所述数据信号端的信号的电压,且所述参考电压信号端的信号的电压与所述发光器件发光时所述发光器件的第一端的电压之差大于所述驱动晶体管的阈值电压。

9.一种显示装置,其特征在于,包括如权利要求1-8任一项所述的像素电路。

10.一种如权利要求1-8任一项所述的像素电路的驱动方法,其特征在于,包括:数据输入阶段,对第一扫描信号端加载第一电平的信号,对第二扫描信号端加载第一电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第一电位信号;

补偿阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第二电位信号;

发光阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第一电平的信号,对发光控制信号端加载第一电平的信号,对第二控制信号端加载第二电位信号。

说明书 :

像素电路、驱动方法及显示装置

技术领域

[0001] 本发明涉及显示技术领域,尤指一种像素电路、驱动方法及显示装置。

背景技术

[0002] 有机发光二极管(Organic Light Emitting Diode,OLED)面板具有可弯曲,对比度高,功耗低等特点,受到了广泛关注。其中,像素电路是OLED面板核心技术内容,具有重要研究意义。一般,OLED面板中的OLED是由像素电路中的驱动晶体管产生的电流进行驱动发光的。然而,由于工艺的限制和使用时间的增加,驱动晶体管的阈值电压Vth会发生不同程度的漂移,从而使得OLED面板产生OLED发光亮度不均匀的问题。并且,由于OLED面板中IR Drop(压降)的存在,也会使得OLED面板产生OLED发光亮度不均匀的问题。

发明内容

[0003] 本发明实施例提供了一种像素电路、驱动方法及显示装置,用于改善显示装置中发光亮度不均匀的问题,并改善对于驱动电路输出的数据电压精度要求较高的问题。
[0004] 本发明实施例提供的一种像素电路,包括:信号输入模块、数据输入模块、发光控制模块、补偿模块、电容模块,驱动晶体管和发光器件;其中,
[0005] 所述信号输入模块用于在第一扫描信号端的信号控制下将参考电压信号端的信号提供给所述驱动晶体管的栅极;
[0006] 所述数据输入模块用于在第二扫描信号端的信号控制下将数据信号端的信号提供给中间节点;
[0007] 所述补偿模块用于在第一控制信号端的信号的控制下,将所述驱动晶体管的栅极与所述中间节点导通;
[0008] 所述电容模块用于根据第二控制信号端的信号调整所述驱动晶体管的第二极的电位,并根据所述驱动晶体管的第二极的电位调整中间节点的电位;
[0009] 所述发光控制模块用于在发光控制信号端的信号的控制下,将发光器件的第一端与驱动晶体管的第二极导通,以驱动发光器件发光;
[0010] 所述驱动晶体管的第一极与第一电源端电连接。
[0011] 可选地,所述信号输入模块包括第一开关晶体管,所述第一开关晶体管的第一端与所述参考电压信号端电连接,所述第一开关晶体管的控制端与所述第一扫描信号端电连接,所述第一开关晶体管的第二端与所述驱动晶体管的栅极电连接。
[0012] 可选地,所述数据输入模块包括第二开关晶体管,所述第二开关晶体管的第一端与所述数据信号端电连接,所述第二开关晶体管的控制端与所述第二扫描信号端电连接,所述第二开关晶体管的第二端与所述中间节点电连接。
[0013] 可选地,所述补偿模块包括第三开关晶体管,所述第三开关晶体管的第一端与所述驱动晶体管的栅极电连接,所述第三开关晶体管的控制端与所述第一控制信号端电连接,所述第三开关晶体管的第二端与所述中间节点电连接。
[0014] 可选地,所述发光控制模块包括第四开关晶体管,所述第四开关晶体管的第一端与所述驱动晶体管的第二极电连接,所述第四开关晶体管的控制端与所述发光控制信号端电连接,所述第四开关晶体管的第二端与所述发光器件的第一端电连接。
[0015] 可选地,所述电容模块包括第一电容和第二电容,其中:
[0016] 所述第一电容的第一端与所述中间节点电连接,所述第一电容的第二端与所述驱动晶体管的第二极电连接;
[0017] 所述第二电容的第一端与所述驱动晶体管的第二极电连接,所述第二电容的第二端与所述第二控制信号端电连接。
[0018] 可选地,所述第一扫描信号端与所述第二扫描信号端为同一端,和/或,所述第一控制信号端与所述发光控制信号端为同一端。
[0019] 可选地,所述参考电压信号端的信号的电压小于所述数据信号端的信号的电压,且所述参考电压信号端的信号的电压与所述发光器件发光时所述发光器件的第一端的电压之差大于所述驱动晶体管的阈值电压。
[0020] 相应地,本发明实施例还提供了一种显示装置,包括本发明实施例提供的上述任一种像素电路。
[0021] 相应地,本发明实施例还提供了一种上述像素电路的驱动方法,包括:
[0022] 数据输入阶段,对第一扫描信号端加载第一电平的信号,对第二扫描信号端加载第一电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第一电位信号;
[0023] 补偿阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第二电位信号;
[0024] 发光阶段,对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第一电平的信号,对发光控制信号端加载第一电平的信号,对第二控制信号端加载第二电位信号。
[0025] 本发明有益效果如下:
[0026] 本发明实施例提供的像素电路、驱动方法及显示装置,包括:信号输入模块、数据输入模块、发光控制模块、补偿模块、电容模块,驱动晶体管和发光器件;其中,信号输入模块可以在第一扫描信号端的信号控制下将参考电压信号端的信号提供给驱动晶体管的栅极;数据输入模块可以在第二扫描信号端的信号控制下将数据信号端的信号提供给中间节点;补偿模块可以在第一控制信号端的信号的控制下,将驱动晶体管的栅极与中间节点导通;电容模块可以根据第二控制信号端的信号调整驱动晶体管的第二极的电位,并根据驱动晶体管的第二极的电位调整中间节点的电位;发光控制模块可以在发光控制信号端的信号的控制下,将发光器件的第一端与驱动晶体管的第二极导通,以驱动发光器件发光;驱动晶体管的第一极与第一电源端电连接。通过上述模块与元件的相互配合,可以对驱动晶体管的阈值电压进行补偿,使得驱动发光器件L发光的驱动电流不受驱动晶体管的阈值电压影响,改善由于阈值电压不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,可以对第一电源端的电压进行补偿,使得驱动电流不受第一电源端的电压影响,可以改善由于第一电源端的IR Drop导致的发光亮度不均的问题。而且,通过上述模块与元件的相互配合,还可以增大数据电压的范围,降低对生成数据电压的驱动电路的电压精度要求,从而大幅改善了显示效果。

附图说明

[0027] 图1为本发明实施例提供的一种像素电路的结构示意图;
[0028] 图2为本发明实施例提供的又一种像素电路的结构示意图;
[0029] 图3为本发明实施例提供的一种像素电路的具体电路结构示意图;
[0030] 图4为本发明实施例提供的又一种像素电路的具体电路结构示意图;
[0031] 图5为图3所示的像素电路的信号时序图;
[0032] 图6为图4所示的像素电路的信号时序图;
[0033] 图7为本发明实施例提供的驱动方法的流程图。

具体实施方式

[0034] 为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0035] 除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。
[0036] 需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。
[0037] 本发明实施例提供的一种像素电路,如图1所示,包括:信号输入模块10、数据输入模块20、发光控制模块50、补偿模块30、电容模块40,驱动晶体管DTFT和发光器件L;其中,[0038] 信号输入模块10用于在第一扫描信号端Scan1的信号控制下将参考电压信号端Vref的信号提供给驱动晶体管DTFT的栅极;
[0039] 数据输入模块20用于在第二扫描信号端Scan2的信号控制下将数据信号端Data的信号提供给中间节点A;
[0040] 补偿模块30用于在第一控制信号端S1的信号的控制下,将驱动晶体管DTFT的栅极与中间节点A导通;
[0041] 电容模块40用于根据第二控制信号端S2的信号调整驱动晶体管DTFT的第二极的电位,并根据驱动晶体管DTFT的第二极的电位调整中间节点A的电位;
[0042] 发光控制模块50用于在发光控制信号端EM的信号的控制下,将发光器件L的第一端与驱动晶体管DTFT的第二极导通,以驱动发光器件L发光;
[0043] 驱动晶体管DTFT的第一极与第一电源端ELVDD电连接。
[0044] 本发明实施例提供的像素电路,通过上述模块与元件的相互配合,可以对驱动晶体管DTFT的阈值电压Vth进行补偿,使得驱动发光器件L发光的驱动电流不受驱动晶体管DTFT的阈值电压Vth影响,改善由于阈值电压Vth不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,可以对第一电源端ELVDD的电压进行补偿,使得驱动电流不受第一电源端ELVDD的IR Drop的影响,可以改善由于第一电源端ELVDD的IR Drop导致的发光亮度不均的问题。而且,还可以改善对数据输入端的数据电压精度要求较高的问题。
[0045] 在具体实施时,在本发明实施例提供的像素电路中,如图2所示,第一扫描信号端Scan1与第二扫描信号端Scan2可以为同一端。这样可以降低信号端的数量,降低复杂度,减小信号线的占用空间。
[0046] 在具体实施时,在本发明实施例提供的像素电路中,如图2所示,第一控制信号端S1与发光控制信号端EM可以为同一端。这样可以降低信号端的数量,降低复杂度,减小信号线的占用空间。
[0047] 在具体实施时,在本发明实施例提供的像素电路中,如图1与图2所示,驱动晶体管DTFT可以为N型晶体管,对于驱动晶体管DTFT为P型晶体管的情况,设计原理与本发明相同,也属于本发明保护的范围。
[0048] 在具体实施时,在本发明实施例提供的像素电路中,发光器件L的第一端与发光控制模块50电连接,发光器件L的第二端与第二电源端ELVSS电连接。并且,在具体实施时,发光器件L可以为:有机发光二极管(Organic Light Emitting Diode,OLED)、量子点发光二极管(Quantum Dot Light Emitting Diodes,QLED)中的至少一种。例如,发光器件L为OLED时,OLED的正极为发光器件L的第一端,负极为发光器件L的第二端。
[0049] 在具体实施时,在本发明实施例提供的像素电路中,如图3所示,信号输入模块10包括第一开关晶体管M1,第一开关晶体管M1的第一端与参考电压信号端Vref电连接,第一开关晶体管M1的控制端与第一扫描信号端Scan1电连接,第一开关晶体管M1的第二端与驱动晶体管DTFT的栅极电连接。
[0050] 在具体实施时,第一开关晶体管M1在第一扫描信号端Scan1的控制下处于导通状态时,可以将参考电压信号端Vref的信号VREF提供给驱动晶体管DTFT的栅极。
[0051] 在具体实施时,在本发明实施例提供的像素电路中,如图3所示,数据输入模块20包括第二开关晶体管M2,第二开关晶体管M2的第一端与数据信号端Data电连接,第二开关晶体管M2的控制端与第二扫描信号端Scan2电连接,第二开关晶体管M2的第二端与中间节点A电连接。
[0052] 在具体实施时,第二开关晶体管M2在第二扫描信号端Scan2的控制下处于导通状态时,可以将数据信号端Data的信号Vdata提供给中间节点A。
[0053] 在具体实施时,在本发明实施例提供的像素电路中,如图3所示,补偿模块30包括第三开关晶体管M3,第三开关晶体管M3的第一端与驱动晶体管DTFT的栅极电连接,第三开关晶体管M3的控制端与第一控制信号端S1电连接,第三开关晶体管M3的第二端与中间节点A电连接。
[0054] 在具体实施时,第三开关晶体管M3在第一控制信号端S1的控制下处于导通状态时,可以将驱动晶体管DTFT的栅极与中间节点A导通。
[0055] 在具体实施时,在本发明实施例提供的像素电路中,如图3所示,发光控制模块50包括第四开关晶体管M4,第四开关晶体管M4的第一端与驱动晶体管DTFT的第二极电连接,第四开关晶体管M4的控制端与发光控制信号端EM电连接,第四开关晶体管M4的第二端与发光器件L的第一端电连接。
[0056] 在具体实施时,第四开关晶体管M4在发光控制信号端EM的控制下将发光器件L的第一端与驱动晶体管DTFT的第二端导通,以驱动发光器件L发光。
[0057] 在具体实施时,在本发明实施例提供的像素电路中,如图3所示,电容模块40包括第一电容C1和第二电容C2,其中:
[0058] 第一电容C1的第一端与中间节点A电连接,第一电容C1的第二端与驱动晶体管DTFT的第二极电连接;
[0059] 第二电容C2的第一端与驱动晶体管DTFT的第二极电连接,第二电容C2的第二端与第二控制信号端S2电连接。
[0060] 在具体实施时,第一电容C1与第二电容C2保持电荷守恒,当第二控制信号端S2的信号发生变化时,第二电容C2根据第二控制信号端S2的信号调整驱动晶体管DTFT的第二极的电位;当驱动晶体管DTFT的第二极的电位发生变化时,第一电容C1根据驱动晶体管DTFT的第二极的电位调整中间节点A的电位。
[0061] 在具体实施时,在本发明实施例提供的像素电路中,如图4所示,第一扫描信号端Scan1与第二扫描信号端Scan2可以为同一端。这样可以降低信号端的数量,降低复杂度,减小信号线的占用空间。
[0062] 在具体实施时,在本发明实施例提供的像素电路中,如图4所示,第一控制信号端S1与发光控制信号端EM可以为同一端。这样可以降低信号端的数量,降低复杂度,减小信号线的占用空间。
[0063] 在具体实施时,在本发明实施例提供的像素电路中,参考电压信号端Vref的信号电压VREF小于数据信号端Data的信号电压Vdata,且参考电压信号端Vref的信号电压VREF与发光器件L发光时第一极的电压Vanode之差大于驱动晶体管DTFT的阈值电压Vth。也即:VREFVth。当然,上述电压的具体电压值可以根据实际应用环境来设计确定,在此不作限定。
[0064] 以上仅是举例说明本发明实施例提供的像素电路中各模块的具体结构,在具体实施时,上述各模块的具体结构不限于本发明实施例提供的上述结构,还可以是本领域技术人员可知的其他结构,在此不作限定。
[0065] 具体地,为了制作工艺统一,本发明实施例提供的像素电路中,如图3与图4所示,所有开关晶体管可以均为N型晶体管。当然,所有开关晶体管也可以均为P型晶体管,在此不作限定。
[0066] 具体地,在本发明实施例提供的像素电路中,P型晶体管在低电平信号作用下导通,在高电平信号作用下截止;N型晶体管在高电平信号作用下导通,在低电平信号作用下截止。
[0067] 具体地,在本发明实施例提供的像素电路中,上述各开关晶体管可以是薄膜晶体管(TFT,Thin Film Transistor),也可以是金属氧化物半导体场效应管(MOS,Metal Oxide Scmiconductor),在此不作限定。并且根据上述各开关晶体管的类型不同以及各开关晶体管的栅极的信号的不同,将各开关晶体管的控制端作为栅极,并可以将上述开关晶体管的第一端作为源极,第二端作为漏极,或者将开关晶体管的第一端作为漏极,第二端作为源极,在此不作具体区分。
[0068] 下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。
[0069] 下面结合电路时序图对本发明实施例提供的像素电路的工作过程作以描述。下述描述中以1表示高电位,0表示低电位。需要说明的是,1和0是逻辑电位,其仅是为了更好的解释本发明实施例的具体工作过程,而不是具体的电压值。
[0070] 实施例一、
[0071] 下面以图3所示的像素电路为例,结合图5所示的电路信号时序图对本发明实施例提供的上述像素电路的工作过程作以描述。具体地,选取如图5所示的输入时序图中的数据输入阶段t1、补偿阶段t2、发光阶段t3三个阶段。设驱动晶体管DTFT的第二极电位为Vs。
[0072] 在数据输入阶段t1,Scan1=1,Scan2=1,S1=0,EM=0,S2=1。
[0073] 由于Scan1=1,第一开关晶体管M1导通;由于Scan2=1,第二开关晶体管M2导通;由于S1=0,第三开关晶体管M3截止;由于EM=0,第四开关晶体管M4截止;由于S2=1,此时S2的电压为VGH,则第二电容C2的第二端的电压为VGH。
[0074] 因此,参考电压信号端Vref的信号的电压VREF经第一开关晶体管M1传输至驱动晶体管DTFT的栅极,驱动晶体管DTFT的第二极仍保留上一帧发光器件L发光时发光器件L的第一端的电位Vanode,Vs=Vanode。由于VREF>Vanode+Vth,因此驱动晶体管DTFT的栅极与第二极电压差为:Vgs=Vg-Vanode=VREF-Vanode,驱动晶体管DTFT导通。直到驱动晶体管DTFT的第二极电位为VREF-Vth,驱动晶体管DTFT的栅极与第二极电压差为Vth,驱动晶体管DTFT截止。数据信号端Data的信号的电压Vdata经第二开关晶体管M2写入中间节点A,则中间节点A的电压为数据信号端Data的信号的电压Vdata。
[0075] 在补偿阶段t2,Scan1=0,Scan2=0,S1=0,EM=0,S2=0。
[0076] 由于Scan1=0,第一开关晶体管M1截止;由于Scan2=0,第二开关晶体管M2截止;由于S1=0,第三开关晶体管M3截止;由于EM=0,第四开关晶体管M4截止;由于S2=0,此时S2的电压为VGL,则第二电容C2的第二端的电压由VGH变为VGL。
[0077] 中间节点A电位为VREF,在补偿阶段t2开始时驱动晶体管DTFT的第二极电位VREF-Vth,由于第一电容C1和第二电容C2电荷守恒,因此第二电容C2根据第二控制信号端S2的信号变化调整驱动晶体管DTFT的第二极电位Vs。具体地,根据电荷守恒可得:
[0078] C1(VREF-Vth-Vdata)+C2(VREF-Vth-VGH)=C1(Vs-Vdata)+C2(Vs-VGL),此时驱动晶体管DTFT的第二极电位Vs=VREF-Vth-[C2/(C1+C2)](VGH-VGL)。
[0079] 在发光阶段t3,Scan1=0,Scan2=0,S1=1,EM=1,S2=0。
[0080] 由于Scan1=0,第一开关晶体管M1截止;由于Scan2=0,第二开关晶体管M2截止;由于S1=1,第三开关晶体管M3导通;由于EM=1,第四开关晶体管M4导通;由于S2=0,S2的电压保持为VGL,第二电容C2的第二端电位不变。
[0081] 由于第四开关晶体管M4导通,发光器件L第一端的电位改变了驱动晶体管DTFT的第二极的电位,此时驱动晶体管DTFT的第二极的电位Vs=Voled。
[0082] 在发光阶段t3开始时驱动晶体管DTFT的第二极电位VREF-Vth-[C2/(C1+C2)](VGH-VGL),在发光阶段t3开始时中间节点A电位为Vdata,由于第一电容C1电荷守恒,因此第一电容根据驱动晶体管DTFT的第二极电位的变化调整中间节点A的电位:此时中间节点A的电位为:Vdata-VREF+Vth+[C2/(C1+C2)](VGH-VGL)+Voled。
[0083] 由于第三开关晶体管M3导通,中间节点A的电位传输至驱动晶体管DTFT的栅极,因此,驱动晶体管DTFT的栅极与第二极电压差为:
[0084] Vgs=Vdata-VREF+Vth+[C2/(C1+C2)](VGH-VGL)。
[0085] 驱动电流I公式:
[0086] I=K(Vgs-Vth)2=K{Vdata-VREF+[C2/(C1+C2)](VGH-VGL)}2。
[0087] 其中, μn代表驱动晶体管DTFT的迁移率,Cox为单位面积栅氧化层电容, 为驱动晶体管DTFT的宽长比,相同结构中这些数值相对稳定,可以算作常量。
[0088] 由上式可以看出,此时驱动晶体管DTFT的输出的驱动电流I已经不受驱动晶体管DTFT的阈值电压Vth与第一电压源ELVDD的压降的影响,因此改善了驱动晶体管DTFT由于工艺制程及长时间的操作造成阈值电压漂移以及第一电压源ELVDD的压降的问题,从而提高显示效果。
[0089] 由于参考电压信号端Vref的信号仅用于向驱动晶体管的栅极加载电压VREF,因此当第一开关晶体管M1导通时,通过第一开关晶体管M1的电流可以视为0,因此参考电压信号端Vref的信号的压降很小,可以忽略。
[0090] 并且,当数据信号端Data的电压为Vdata,实际数据电压为Vdata+[C2/(C1+C2)](VGH-VGL),也即可以通过调整[C2/(C1+C2)](VGH-VGL)的大小来调整实际数据电压的大小,因此,增大了数据电压的范围,降低了对生成数据电压的驱动电路的电压精度要求。
[0091] 实施例二、
[0092] 下面以图4所示的像素电路为例,结合图6所示的电路信号时序图对本发明实施例提供的上述像素电路的工作过程作以描述。具体地,选取如图6所示的电路信号时序图中的数据输入阶段t1、补偿阶段t2、发光阶段t3三个阶段。
[0093] 在数据输入阶段t1,Scan1=1,S1=0,S2=1。
[0094] 本阶段的工作过程可以与实施例一中t1阶段的工作过程基本相同,在此不作赘述。
[0095] 在补偿阶段t2,Scan1=0,S1=0,S2=0。
[0096] 本阶段的工作过程可以与实施例一中t2阶段的工作过程基本相同,在此不作赘述。
[0097] 在发光阶段t3,Scan1=0,S1=1,S2=0。
[0098] 本阶段的工作过程可以与实施例一中t3阶段的工作过程基本相同,在此不作赘述。
[0099] 基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述像素电路的驱动方法,如图7所示,包括:数据输入阶段、补偿阶段、发光阶段;其中,[0100] S701、对第一扫描信号端加载第一电平的信号,对第二扫描信号端加载第一电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第一电位信号;
[0101] S702、对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第二电平的信号,对发光控制信号端加载第二电平的信号,对第二控制信号端加载第二电位信号;
[0102] S703、对第一扫描信号端加载第二电平的信号,对第二扫描信号端加载第二电平的信号,对第一控制信号端加载第一电平的信号,对发光控制信号端加载第一电平的信号,对第二控制信号端加载第二电位信号。
[0103] 本发明实施例提供的上述驱动方法,可以通过简单的时序,即可实现对驱动晶体管的阈值电压和第一电源端的IR-Drop的补偿,并且,可以通过设置第一电位信号和第二电位信号,增大数据电压的范围。
[0104] 基于同一发明构思,本发明实施例还提供了一种显示装置,该显示装置包括上述像素电路。该显示装置的实施可以参见上述像素电路的实施例,重复之处不再赘述。
[0105] 在具体实施时,显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
[0106] 本发明实施例提供的像素电路、驱动方法及显示装置,包括:信号输入模块、数据输入模块、发光控制模块、补偿模块、电容模块,驱动晶体管和发光器件;其中,信号输入模块可以在第一扫描信号端的信号控制下将参考电压信号端的信号提供给驱动晶体管的栅极;数据输入模块可以在第二扫描信号端的信号控制下将数据信号端的信号提供给中间节点;补偿模块可以在第一控制信号端的信号的控制下,将驱动晶体管的栅极与中间节点A导通;电容模块可以根据第二控制信号端的信号调整驱动晶体管的第二极的电位,并根据驱动晶体管的第二极的电位调整中间节点A的电位;发光控制模块可以在发光控制信号端的信号的控制下,将发光器件的第一端与驱动晶体管的第二极导通,以驱动发光器件发光;驱动晶体管的第一极与第一电源端电连接。通过上述模块与元件的相互配合,可以对驱动晶体管的阈值电压进行补偿,使得驱动发光器件L发光的驱动电流不受驱动晶体管的阈值电压影响,改善由于阈值电压不均匀导致的发光亮度不均的问题。并且,通过上述模块与元件的相互配合,可以对第一电源端的电压进行补偿,使得驱动电流不受第一电源端的电压影响,可以改善由于第一电源端的IR Drop导致的发光亮度不均的问题。而且,通过上述模块与元件的相互配合,还可以增大数据电压的范围,降低对生成数据电压的驱动电路的电压精度要求,从而大幅改善了显示效果。
[0107] 显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。