双回路低压差调节器系统转让专利

申请号 : CN201910777085.7

文献号 : CN110858086A

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 埃里克·奥列曼阿方斯·利特耶斯伊布拉辛·詹丹

申请人 : 恩智浦有限公司

摘要 :

提供了一种低压差(LDO)调节器系统。所述LDO调节器系统包括第一放大器电路、第二放大器电路和开关电路。所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出。所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入并且被配置成在第一输出处提供预定电压。所述开关电路耦合在所述第二放大器电路的所述第一输出与所述第一放大器电路的第二输入之间并且被配置成基于控制信号在从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入的第一反馈路径中引起开路。

权利要求 :

1.一种LDO调节器系统,其特征在于,所述系统包括:

第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;

第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路耦合在所述第二放大器电路的所述第一输出与所述第一放大器电路的第二输入之间,所述开关电路被配置成基于控制信号在从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入的第一反馈路径中引起开路。

2.根据权利要求1所述的系统,其特征在于,所述第二放大器电路的所述第一输出直接耦合到所述第二放大器电路的第二输入,从而形成第二反馈路径。

3.根据权利要求1所述的系统,其特征在于,所述系统进一步包括耦合在所述第一放大器电路的所述第二输入处的电容器。

4.根据权利要求1所述的系统,其特征在于,所述系统进一步包括耦合到所述第二放大器电路的所述第一输出的负载电路,所述负载电路被配置成当所述负载电路活跃时提供第一活跃指示信号。

5.根据权利要求4所述的系统,其特征在于,所述负载电路包括电容式数模转换器(DAC)。

6.根据权利要求4所述的系统,其特征在于,所述第二放大器电路进一步包括检测电路,所述检测电路被配置成当所述第二放大器电路拉出至少预定量的电流时,在第二输出处提供第二活跃指示信号。

7.根据权利要求6所述的系统,其特征在于,所述开关电路被配置成当在第一输出处提供所述预定电压时,使所述第一反馈路径从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入具有连续性。

8.根据权利要求6所述的系统,其特征在于,所述系统进一步包括控制电路,所述控制电路被耦合以向所述开关电路提供所述控制信号,所述控制电路被耦合以接收所述第一活跃指示信号和所述第二活跃指示信号。

9.一种LDO调节器系统,其特征在于,所述系统包括:

第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;

第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路被耦合以接收控制信号,所述开关电路被配置成当所述控制信号处于第一状态时完成从所述第二放大器电路的所述第一输出到所述第一放大器电路的第二输入的第一反馈路径,并且当所述控制信号处于第二状态时在所述第一反馈路径中形成开路。

10.一种LDO调节器系统,其特征在于,所述系统包括:

慢回路放大器电路,所述慢回路放大器电路具有被耦合以接收参考电压的第一输入以及输出;

快回路放大器电路,所述快回路放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述快回路放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路被配置成当所述快回路放大器电路未拉出至少预定量的电流时,完成从所述快回路放大器电路的所述第一输出到所述慢回路放大器电路的第二输入的第一反馈回路。

说明书 :

双回路低压差调节器系统

技术领域

[0001] 本公开总体上涉及电子电路,并且更具体地说,涉及双回路低压差(LDO)调节器系统。

背景技术

[0002] 如今,许多微控制器和片上系统(SoC)装置结合了电压调节器。此类电压调节器通常用于向如定制开关逻辑、存储器、模拟电路等负载电路提供稳定的电压。这些负载电路可能汲取大量峰值电流,并影响所述调节器提供的电压的响应和准确度。因此,需要在供应峰值电流时改善电压响应和准确度的电压调节器系统。

发明内容

[0003] 根据本发明的第一方面,提供一种LDO调节器系统,所述系统包括:
[0004] 第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;
[0005] 第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及[0006] 开关电路,所述开关电路耦合在所述第二放大器电路的所述第一输出与所述第一放大器电路的第二输入之间,所述开关电路被配置成基于控制信号在从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入的第一反馈路径中引起开路。
[0007] 在一个或多个实施例中,所述第二放大器电路的所述第一输出直接耦合到所述第二放大器电路的第二输入,从而形成第二反馈路径。
[0008] 在一个或多个实施例中,所述系统进一步包括耦合在所述第一放大器电路的所述第二输入处的电容器。
[0009] 在一个或多个实施例中,所述系统进一步包括耦合到所述第二放大器电路的所述第一输出的负载电路,所述负载电路被配置成当所述负载电路活跃时提供第一活跃指示信号。
[0010] 在一个或多个实施例中,所述负载电路包括电容式数模转换器(DAC)。
[0011] 在一个或多个实施例中,所述第二放大器电路进一步包括检测电路,所述检测电路被配置成当所述第二放大器电路拉出至少预定量的电流时,在第二输出处提供第二活跃指示信号。
[0012] 在一个或多个实施例中,所述开关电路被配置成当在第一输出处提供所述预定电压时,使所述第一反馈路径从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入具有连续性。
[0013] 在一个或多个实施例中,所述系统进一步包括控制电路,所述控制电路被耦合以向所述开关电路提供所述控制信号,所述控制电路被耦合以接收所述第一活跃指示信号和所述第二活跃指示信号。
[0014] 在一个或多个实施例中,所述开关电路包括被耦合以接收所述控制信号的P沟道晶体管。
[0015] 根据本发明的第二方面,提供一种LDO调节器系统,所述系统包括:
[0016] 第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;
[0017] 第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及[0018] 开关电路,所述开关电路被耦合以接收控制信号,所述开关电路被配置成当所述控制信号处于第一状态时完成从所述第二放大器电路的所述第一输出到所述第一放大器电路的第二输入的第一反馈路径,并且当所述控制信号处于第二状态时在所述第一反馈路径中形成开路。
[0019] 在一个或多个实施例中,所述系统进一步包括耦合在所述第一放大器电路的所述第二输入处的电容器。
[0020] 在一个或多个实施例中,所述第二放大器电路的所述第一输出直接耦合到所述第二放大器电路的第二输入,从而形成第二反馈路径。
[0021] 在一个或多个实施例中,所述系统进一步包括耦合到所述第二放大器电路的所述第一输出的负载电路,所述负载电路被配置成当所述负载电路活跃时提供活跃指示信号。
[0022] 在一个或多个实施例中,所述负载电路包括电容式数模转换器(DAC)。
[0023] 在一个或多个实施例中,所述第二放大器电路进一步包括检测电路,所述检测电路被配置成当所述第二放大器电路拉出的电流量超过预定阈值时,在第二输出处提供活跃指示信号。
[0024] 在一个或多个实施例中,所述系统进一步包括控制电路,所述控制电路被耦合以向所述开关电路提供所述控制信号。
[0025] 根据本发明的第三方面,提供一种LDO调节器系统,所述系统包括:
[0026] 慢回路放大器电路,所述慢回路放大器电路具有被耦合以接收参考电压的第一输入以及输出;
[0027] 快回路放大器电路,所述快回路放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述快回路放大器电路被配置成在第一输出处提供预定电压;以及[0028] 开关电路,所述开关电路被配置成当所述快回路放大器电路未拉出至少预定量的电流时,完成从所述快回路放大器电路的所述第一输出到所述慢回路放大器电路的第二输入的第一反馈回路。
[0029] 在一个或多个实施例中,所述系统进一步包括耦合在所述慢回路放大器电路的所述第二输入处的电容器。
[0030] 在一个或多个实施例中,所述快回路放大器电路的所述第一输出直接耦合到所述快回路放大器电路的第二输入,从而形成第二反馈路径。
[0031] 在一个或多个实施例中,所述系统进一步包括耦合到所述快回路放大器电路的所述第一输出的负载电路,所述负载电路被表征为电容式数模转换器(DAC)。
[0032] 本发明的这些和其它方面将根据下文中所描述的实施例显而易见,且参考这些实施例予以阐明。

附图说明

[0033] 本发明是通过举例进行说明的并且不受附图限制,在附图中,类似的附图标记表示类似的要素。附图中的要素是为了简单和清楚起见而示出的并且不一定按比例绘制。
[0034] 图1以简化框图的形式示出了根据实施例的示例双回路低压差(LDO)调节器系统。
[0035] 图2以简化示意图的形式示出了根据实施例的图1的第一放大器级102的示例实施方案。
[0036] 图3以简化示意图的形式示出了根据实施例的图1的第二放大器级104的示例实施方案。
[0037] 图4以曲线图的形式示出了根据实施例的图1的双回路LDO系统的示例仿真结果和控制信号定时。

具体实施方式

[0038] 总体而言,提供了具有有条件地启用的反馈路径的双回路低压差(LDO)调节器系统。双回路LDO提供预定的输出电压,并且包括用于快速稳定输出电压的快回路和用于准确设置输出电压的慢回路。慢回路在反馈路径中结合了开关电路,当输出电压处于预定输出电压值的预定范围内时,所述开关电路被启用,从而允许在提供准确的输出电压的同时针对速度优化快回路。
[0039] 图1以简化框图的形式示出了根据实施例的示例双回路低压差(LDO)调节器系统100。系统100包括第一放大器级102和通过标记为VOUT的输出节点耦合到负载电路106的第二放大器级104的级联布置。逻辑控制电路108被耦合以接收来自第二放大器级104和负载电路106的输出控制信号CS1、CS2,并向耦合在第一放大器级102的输入处的开关电路110提供控制信号CSOUT。
[0040] 系统100的第一放大器级102被实施为运算放大器,所述运算放大器具有被耦合以接收标记为VREF的参考电压的非反相输入(+)、通过第一反馈路径116耦合到输出节点的反相输入(-)以及被耦合以在标记为V1的节点处向第二放大器级104提供输出电压信号V1的输出。第一反馈路径116包括耦合在从VOUT到运算放大器的反相输入的路径中的开关电路110。当控制信号CSOUT处于第一状态(例如,逻辑低电平)时,开关电路被配置成引起短路,从而提供连续的导电第一反馈路径116。当CSOUT处于第二状态(例如,逻辑高电平)时,开关电路被配置成断开,从而在第一反馈路径116中引起开路,并且禁止VOUT信号到达反相输入。电容器112耦合在反相输入处,以在第一反馈路径116断开时保持电压电平。第一反馈路径116与第一放大器级102一起形成特征为慢回路的第一回路。当启用时(例如,开关电路
110闭合),慢回路用于准确地将输出电压设定为预定的VOUT值。
[0041] 系统100的第二放大器级104被实施为包括活动检测电路的低DC增益、快速稳定放大器。第二放大器级104包括被耦合以接收输出电压信号V1的非反相输入(+)、通过第二反馈路径114耦合到输出节点的反相输入(-)、被耦合以在标记为VOUT的节点处向负载电路106提供经调节的输出电压VOUT的第一输出以及被耦合以向逻辑控制电路108提供控制信号CS1的第二输出。第二反馈路径114与第二运算放大器一起形成特征为快回路的第二回路。快回路用于使输出电压快速稳定到预定的VOUT值。CS1信号提供快回路活跃指示(例如,第二运算放大器拉出电流或灌入电流)。在一个实施例中,CS1信号提供第二放大器级104拉出或灌入的电流等于或大于预定阈值(例如,第二运算放大器的最大拉电流或灌电流值的约10%)的指示。例如,如果第二运算放大器的最大拉电流值为约1.0毫安,则当达到或超过约100微安的预定阈值时,CS1信号提供活跃指示。在其它实施例中,可以选择其它阈值。在一些实施例中,第二反馈路径114可以在第二放大器级104的电路系统中实施。
[0042] 系统100的负载电路106包括被耦合以接收经调节的电压VOUT的输入和被耦合以向逻辑控制电路108提供控制信号CS2的输出。CS2信号提供负载电路活跃指示(例如,负载电路切换/操作活动)。负载电路106可以包括需要具有准确稳定行为的经调节的电压(例如,VOUT)的任何开关电路系统(例如,数模转换器(DAC)电路、开关电容器电路)。在一个实施例中,系统100的负载电路106是逐次逼近寄存器(SAR)模数转换器(ADC)的电容式DAC。
[0043] 逻辑控制电路108包括被耦合以接收控制信号CS1的第一输入、被耦合以接收控制信号CS2的第二输入以及被耦合以向开关电路110提供控制信号CSOUT的输出。逻辑控制电路108可以包括一个或多个逻辑门(例如,或(OR)门)或组合逻辑。逻辑控制电路108被配置成基于输入控制信号CS1和CS2提供控制信号CSOUT。例如,当CS1和CS2信号两者不活跃时(例如,逻辑低电平),CSOUT信号处于第一状态(例如,逻辑低电平),从而使开关电路110闭合,从而完成从VOUT到第一放大器级102的反相输入(-)的传导路径(例如,第一反馈路径116)。当CS1或CS2信号活跃时(例如,逻辑高电平),控制信号CSOUT处于第二状态(例如,逻辑高电平),从而使开关电路断开,这在第一反馈路径116中导致开路。在一个实施例中,开关电路被实施为具有被耦合以接收CSOUT信号的控制电极的P沟道晶体管。在另一实施例中,开关电路可以被实施为传输门,所述传输门具有以并联布置连接的P沟道晶体管和N沟道晶体管。利用这种布置,P沟道晶体管和N沟道晶体管的控制电极被耦合以分别接收CSOUT信号和CSOUT信号的补码。在其它实施例中,开关电路110可以使用其它电路配置来实施。
[0044] 图2以简化示意图的形式示出了根据实施例的图1的第一放大器级102的示例实施方案。第一放大器级电路系统200包括被耦合以接收标记为VREF的参考电压的非反相输入、被耦合以接收标记为VOUT的反馈电压的反相输入(例如,当开关电路110闭合时)以及被耦合以提供标记为V1的输出电压的输出。在一个实施例中,第一放大器级电路系统200包括P沟道晶体管202-204、210-212;N沟道晶体管206-208、214-216;以及电流源218。
[0045] 晶体管202和204被配置成形成具有第一电流支路和第二电流支路的第一电流镜。晶体管202和204中的每一个晶体管的第一电流电极耦合到第一电压供应端(例如,VDD)。晶体管202的第二电流电极耦合到第一电流支路中的晶体管208的第一电流电极和控制电极,并且在标记为D的节点处耦合到晶体管216的控制电极。晶体管204的第二电流电极在标记为A的节点处耦合到晶体管202、204的控制电极并且耦合到第二电流支路中的晶体管206的第一电流电极。晶体管206的控制电极充当第一放大器级电路系统200的反相输入并被耦合以在开关电路110闭合时接收反馈电压VOUT。
[0046] 晶体管210和212被配置成形成具有第三电流支路和第四电流支路的第二电流镜。晶体管210和212中的每一个晶体管的第一电流电极耦合到第一电压供应端。晶体管210的第二电流电极在标记为V1的输出节点处耦合到第三电流支路中的晶体管216的第一电流电极。晶体管212的第二电流电极在标记为B的节点处耦合到晶体管210、212的控制电极并且耦合到第四电流支路中的晶体管214的第一电流电极。晶体管214的控制电极充当第一放大器级电路系统200的非反相输入并且被耦合以接收参考电压VREF。晶体管206和214中的每一个晶体管的第二电流电极在标记为C的节点处耦合到电流源218的第一端。晶体管208和
216中的每一个晶体管的第二电流电极和电流源218的第二端耦合到第二电压供应端(例如,VSS)。
[0047] 图3以简化示意图的形式示出了根据实施例的图1的第二放大器级104的示例实施方案。第二放大器级电路系统300包括放大器部分320和活动检测部分322。活动检测部分322被配置成当放大器部分320正在拉出或灌入电流时提供活跃指示信号(CS1)。在一个实施例中,第二放大器级电路系统300包括被耦合以接收由第一放大器级102生成的V1电压信号的非反相输入、被耦合以接收标记为VBIAS的偏置电压的偏置输入、被耦合以提供输出电压VOUT的第一输出以及被耦合以提供活动指示信号CS1的第二输出。在一个实施例中,第二放大器级电路系统300的放大器部分320包括P沟道晶体管302-304、308;N沟道晶体管306;
和电流源310。第二放大器级电路系统300的活动检测部分322包括P沟道晶体管312、电流源
314和缓冲电路316。
[0048] 在放大器部分320中,晶体管302和304被配置成形成具有第一电流支路和第二电流支路的电流镜。晶体管302和304中的每一个晶体管的第一电流电极耦合到第一电压供应端(例如,VDD)。晶体管304的第二电流电极在标为VOUT的输出节点处耦合到第一电流支路中的晶体管308的第一电流电极。晶体管302的第二电流电极在标记为AA的节点处耦合到晶体管302和304的控制电极,并且耦合到第二电流支路中的晶体管306的第一电流电极。晶体管306的控制电极被耦合以接收标记为VBIAS的偏置电压。在一个实施例中,在第二放大器级电路系统300中包括用于提供VBIAS电压的电路(未示出)。在其它实施例中,用于提供VBIAS电压的电路可以定位于第二放大器级电路系统300之外。晶体管308的控制电极充当第二放大器级电路系统300的非反相输入并且被耦合以接收V1电压信号。晶体管306和308中的每一个晶体管的第二电流电极在标记为BB的节点处耦合到电流源310的第一端。电流源310的第二端耦合到第二电压供应端(例如,VSS)。
[0049] 在活动检测部分322中,晶体管312的第一电流电极耦合到第一电压供应端,并且晶体管312的控制电极在节点AA处耦合到放大器部分。晶体管312的第二电流电极在标记为CC的节点处耦合到电流源314的第一端和缓冲电路316的输入。电流源314的第二端耦合到第二电压供应端。缓冲电路316的输出提供活动指示信号CS1。
[0050] 在图3描中绘的实施例中,反馈路径(例如,第二反馈路径114)基本上形成在第二放大器级电路系统300内。晶体管308的控制电极充当第二放大器级电路系统300的被耦合以接收V1电压信号的非反相输入(+),并且晶体管308的第一电流电极(例如,源极)充当被耦合以接收VOUT电压信号的反相输入(-),从而形成反馈路径。包括反馈路径的放大器部分320形成被表征为快回路的回路(例如,由图1的第二反馈路径114以及第二放大器级104形成的快回路)。快回路用于使输出电压快速稳定到预定的VOUT值。
[0051] CS1信号提供快回路活跃指示(例如,放大器部分320拉出或灌入电流)。在一个实施例中,CS1信号提供第二放大器级电路系统300的放大器部分320拉出或灌入的电流等于或大于预定阈值的指示。在一个实施例中,阈值为第二放大器级电路系统300的放大器部分320的最大拉电流或灌电流值的约10%。例如,如果放大器部分320的最大拉电流值为约1.0毫安,则当达到或超过约100微安的预定阈值时,CS1信号提供活跃指示(例如,逻辑高电平信号)。在其它实施例中,可以选择其它阈值。在一些实施例中,第二反馈路径114可以在第二放大器级电路系统300的电路系统内实施。
[0052] 图4以曲线图的形式示出了根据实施例的图1的双回路LDO系统100的示例仿真结果和控制信号定时。曲线图400包括控制信号定时402和对应的VOUT仿真响应404。控制信号定时402示出了在系统100正常操作期间具有相应波形406、408和410的控制信号CS1、CS2和CSOUT。VOUT仿真响应404在X轴上以纳秒(nS)示出时间值,并且在Y轴上以伏特示出电压值。VOUT仿真响应404包括描绘正常操作期间系统100的仿真结果的绘图412和414。在此例子中,绘图412示出了0.9伏的期望(例如,预定、编程)VOUT输出电压值,并且绘图414示出了负载电路106的周期性活动期间的VOUT电压响应。通过举例,在以下时间步骤中描绘了双回路LDO系统100的操作。
[0053] 在时间t1处,活动的操作循环开始。来自负载电路106的控制信号CS2转变为逻辑高电平,所述逻辑高电平指示负载电路106(例如,SAR ADC的电容式DAC)活跃。当活跃时,负载电路106开始汲取电流(例如,电容式DAC的采样和评估阶段的切换活动)。在活跃电流汲取的时间段期间(例如,从时间t1到时间t3),第二运算放大器104将电流拉出到负载电路106。当第二运算放大器104拉出的电流的量等于或大于预定阈值时,CS1信号转变为逻辑高电平(例如,在时间t1处),从而提供快回路活跃指示。在此例子中,CSOUT信号是CS1和CS2控制信号的逻辑“或”。因此,当CS1信号或CS2信号转变为逻辑高电平时,CSOUT信号转变为逻辑高电平(例如,在时间t1处)。当CSOUT信号处于逻辑高电平时,开关电路110断开,从而在反馈路径116中导致开路。在开关电路110断开的同时,耦合在反相输入第一放大器级102处的电容器112保持电压电平。因为由负载电路106汲取的电流量瞬时地大于由第二放大器级
104拉出的电流量,所以VOUT电压略微下降(例如,大约60毫伏)。
[0054] 在时间t2处,负载电路106变得不活跃(例如,完成电容式DAC的采样和评估阶段),并且CS2信号转变为逻辑低电平。当负载电路106变得不活跃时,VOUT电压开始朝着期望的VOUT电压值恢复。由于负载电路106的电容特性,在VOUT电压恢复时,电流继续由第二运算放大器104拉出。
[0055] 在时间t3处,随着在VOUT电压在期望的VOUT电压值附近(例如,VOUT处于期望的VOUT电压值的10%内)稳定,CS1信号转变为逻辑低电平,所述逻辑低电平指示第二放大器级104拉出的电流低于预定阈值。因此,CSOUT信号转变为逻辑低电平。当CSOUT信号处于逻辑低电平时,开关电路110闭合,从而完成从VOUT到第一放大器级的第二输入的反馈路径116,并且所得到的V1电压信号被提供给第二放大器级104,从而允许VOUT电压准确返回到期望的VOUT电压值。
[0056] 在时间t4处,下一个活跃的操作循环开始。控制信号CS1和CS2各自转变为逻辑高电平,所述逻辑高电平指示负载电路106是活跃的,并且第二放大器级104正在拉出电流。反过来,CSOUT转变为逻辑高电平,从而使开关电路110断开,这在反馈路径116中导致开路。循环如在时间t1至t3处所述那样继续。
[0057] 总体而言,提供了一种LDO调节器系统,所述系统包括:第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路耦合在所述第二放大器电路的所述第一输出与所述第一放大器电路的第二输入之间,所述开关电路被配置成基于控制信号在从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入的第一反馈路径中引起开路。所述第二放大器电路的所述第一输出可以直接耦合到所述第二放大器电路的第二输入,从而形成第二反馈路径。所述系统可以另外包括耦合在所述第一放大器电路的所述第二输入处的电容器。所述系统可以另外包括耦合到所述第二放大器电路的所述第一输出的负载电路,所述负载电路被配置成当所述负载电路活跃时提供第一活跃指示信号。所述负载电路可以包括电容式数模转换器(DAC)。所述第二放大器电路可以另外包括检测电路,所述检测电路被配置成当所述第二放大器电路拉出至少预定量的电流时,在第二输出处提供第二活跃指示信号。所述开关电路可以被配置成当在第一输出处提供所述预定电压时,使所述第一反馈路径从所述第二放大器电路的所述第一输出到所述第一放大器电路的所述第二输入具有连续性。所述系统可以另外包括控制电路,所述控制电路被耦合以向所述开关电路提供所述控制信号,所述控制电路被耦合以接收所述第一活跃指示信号和所述第二活跃指示信号。所述开关电路可以包括被耦合以接收所述控制信号的P沟道晶体管。
[0058] 在另一实施例中,提供了一种LDO调节器系统,所述系统包括:第一放大器电路,所述第一放大器电路具有被耦合以接收参考电压的第一输入以及输出;第二放大器电路,所述第二放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述第二放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路被耦合以接收控制信号,所述开关电路被配置成当所述控制信号处于第一状态时完成从所述第二放大器电路的所述第一输出到所述第一放大器电路的第二输入的第一反馈路径,并且当所述控制信号处于第二状态时在所述第一反馈路径中形成开路。所述系统可以另外包括耦合在所述第一放大器电路的所述第二输入处的电容器。所述第二放大器电路的所述第一输出可以直接耦合到所述第二放大器电路的第二输入,从而形成第二反馈路径。所述系统可以另外包括耦合到所述第二放大器电路的所述第一输出的负载电路,所述负载电路被配置成当所述负载电路活跃时提供活跃指示信号。所述负载电路可以包括电容式数模转换器(DAC)。所述第二放大器电路可以另外包括检测电路,所述检测电路被配置成当所述第二放大器电路拉出的电流量超过预定阈值时,在第二输出处提供活跃指示信号。所述系统可以另外包括控制电路,所述控制电路被耦合以向所述开关电路提供所述控制信号。
[0059] 在又另一实施例中,提供了一种LDO调节器系统,所述系统包括:慢回路放大器电路,所述慢回路放大器电路具有被耦合以接收参考电压的第一输入以及输出;快回路放大器电路,所述快回路放大器电路具有耦合到所述第一放大器的所述输出的第一输入,所述快回路放大器电路被配置成在第一输出处提供预定电压;以及开关电路,所述开关电路被配置成当所述快回路放大器电路未拉出至少预定量的电流时,完成从所述快回路放大器电路的所述第一输出到所述慢回路放大器电路的第二输入的第一反馈回路。所述系统可以另外包括耦合在所述慢回路放大器电路的所述第二输入处的电容器。所述快回路放大器电路的所述第一输出可以直接耦合到所述快回路放大器电路的第二输入,从而形成第二反馈回路。所述系统可以另外包括耦合到所述快回路放大器电路的所述第一输出的负载电路,所述负载电路的特征在于电容式数模转换器(DAC)。
[0060] 现在为止,应该理解的是,已经提供了一种具有有条件地启用的反馈路径的双回路LDO调节器系统。双回路LDO提供预定的输出电压,并且包括用于快速稳定输出电压的快回路和用于准确设置输出电压的慢回路。慢回路在反馈路径中结合了开关电路,当输出电压处于预定输出电压值的预定范围内时,所述开关电路被启用,从而允许在提供准确的输出电压的同时针对速度优化快回路。
[0061] 因为实施本发明的设备在很大程度上由本领域的技术人员已知的电子组件和电路构成,所以如上文所说明的,对电路细节的解释将不会超过认为必要的程度,以便于理解和认识本发明的基本概念并且以免混淆本发明的教导或将注意力转移到本发明的教导之外。
[0062] 尽管本文参考特定实施例描述了本发明,但是在不脱离如下面的权利要求中所阐述的本发明的范围的情况下,可以进行各种修改和改变。因此,说明书和附图应被视为具有说明性而非限制性意义,并且所有这种修改旨在包括在本发明的范围内。本文关于具体实施例描述的任何益处、优点或问题解决方案不旨在被解释为任何或所有权利要求的关键、必需或必要的特征或要素。
[0063] 如本文所用的术语“耦合”不旨在限于直接耦合或机械耦合。
[0064] 此外,如本文所用的术语“一个或一种(a或an)”被定义为一个或多于一个。而且,在权利要求中使用如“至少一个”和“一个或多个”等引入性短语不应被解释为暗示通过不定冠词“一个或一种(a或an)”引入的另一权利要求要素将包含这种所引入权利要求要素的任何特定权利要求限于仅包含一个这种要素的发明,甚至是在同一权利要求包括引入性短语“一个或多个”或“至少一个”以及如“一个或一种(a或an)”等不定冠词时也是如此。对于定冠词的使用也是如此。
[0065] 除非另有说明,否则如“第一”和“第二”等术语用于任意区分这种术语描述的要素。因此,这些术语不一定旨在指示这种要素的时间优先次序或其它优先次序。