GOA电路及显示面板转让专利

申请号 : CN202010266714.2

文献号 : CN111326097B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 陶健

申请人 : 武汉华星光电技术有限公司

摘要 :

本申请实施例提供了一种GOA电路及显示面板,该GOA电路在每一级GOA单元的上拉模块中增加第十晶体管T10、下拉模块中增加第十一晶体管T11,并将第十晶体管T1的漏极和第十一晶体管的漏极T11均与级传端CS(N)电性连接,并将级传端CS(N)信号作为下一级GOA单元的级传信号。由于相对于输出端G(N)信号而言,级传端CS(N)信号负载极小,因此虽然输出端G(N)信号有所失真,但是级传端CS(N)信号的输出波形基本没有失真,将级传端CS(N)信号替代输出端G(N)信号作为下一级GOA单元的级传信号,不会影响下一级GOA单元的第一节点Qb和上拉节点Qa的充电,提高了GOA电路级联的稳定性。

权利要求 :

1.一种GOA电路,其特征在于,包括级联的多个GOA单元,每一级所述GOA单元包括:正反扫描模块(100)、复位模块(200)、上拉模块(300)、下拉模块(400)、防漏电模块(500)、稳压模块(600)和信号控制模块(700);

所述正反扫描模块(100)包括第一晶体管(T1)和第二晶体管(T2),其中,所述第一晶体管(T1)的栅极接入上级GOA单元的级传端(CS(N‑1)),源极接入正向扫描信号(U2D),漏极电性连接第一节点(Qb);所述第二晶体管(T2)的栅极接入下级GOA单元的级传端(CS(N+1)),源极接入反向扫描信号(D2U),漏极电性连接第一节点(Qb);

所述复位模块(200)包括第七晶体管(T7),其中,所述第七晶体管(T7)的栅极和源极均接入复位信号(Reset),漏极电性连接第二节点(P);

所述上拉模块(300)包括第三晶体管(T3)和第十晶体管(T10),其中,所述第三晶体管(T3)和所述第十晶体管(T10)的栅极均电性连接上拉节点(Qa),所述第三晶体管(T3)和所述第十晶体管(T10)的源极均接入第N条时钟信号(CK(N)),所述第三晶体管(T3)的漏极电性连接输出端(G(N)),所述第十晶体管(T10)的漏极电性连接级传端(CS(N));

所述下拉模块(400)包括第四晶体管(T4)、第十一晶体管(T11)和第九晶体管(T9),其中,所述第四晶体管(T4)、所述第十一晶体管(T11)和所述第九晶体管(T9)的栅极均电性连接所述第二节点(P),所述第四晶体管(T4)、所述第十一晶体管(T11)和所述第九晶体管(T9)的源极均接入第一电位,所述第四晶体管(T4)的漏极电性连接所述输出端(G(N)),所述第十一晶体管(T11)的漏极电性连接所述级传端(CS(N)),所述第九晶体管(T9)的漏极电性连接所述第一节点(Qb);

所述防漏电模块(500)包括第十二晶体管(T12),所述第十二晶体管(T12)的栅极接入第二电位,源极电性连接所述第一节点(Qb),漏极电性连接所述上拉节点(Qa);

所述稳压模块(600)包括第一电容(C1)和第二电容(C2),其中,所述第一电容(C1)的一端电性连接所述第一节点(Qb),另一端接入所述第一电位;所述第二电容(C2)的一端电性连接所述第二节点(P),另一端接入所述第一电位;

所述信号控制模块(700)包括第五晶体管(T5)和第六晶体管(T6),其中,所述第五晶体管(T5)的栅极电性连接所述第一节点(Qb),源极接入所述第一电位,漏极电性连接所述第二节点(P);所述第六晶体管(T6)的栅极接入第N+1条时钟信号(CK(N+1)),源极接入所述第二电位,漏极电性连接所述第二节点(P);

所述GOA电路具有复位阶段和正常显示阶段;

在所述复位阶段,所述复位信号(Reset)提供单个所述第二电位的脉冲信号控制所述第七晶体管(T7)打开使所述第二节点(P)为所述第二电位,所述第二节点(P)控制所述第四晶体管(T4)、第十一晶体管(T11)和第十晶体管(T10)打开使所述输出端(G(N))、所述级传端(CS(N))和所述第一节点(Qb)和所述上拉节点(Qa)为所述第一电位;

所述正常显示阶段包括预充子阶段(t1)、输出子阶段(t2)和下拉子阶段(t3);

在所述预充子阶段(t1),所述上级GOA单元的级传端(CS(N‑1))或所述下级GOA单元的级传端(CS(N+1))提供第二电平使所述第一晶体管(T1)或所述第二晶体管(T2)打开,以使所述第一节点(Qb)和所述上拉节点(Qa)转换为第二电位且所述第一电容(C1)被充电,同时使所述第三晶体管(T3)、所述第十晶体管(T10)和所述第五晶体管(T5)打开;所述第五晶体管(T5)打开使所述第二节点(P)转换为所述第一电位,以使所述第四晶体管(T4)、所述第十一晶体管(T11)和所述第九晶体管(T9)关闭;

在所述输出子阶段(t2),所述上级GOA单元的级传端(CS(N‑1))和所述下级GOA单元的级传端(CS(N+1))提供第一电平使所述第一晶体管(T1)和所述第二晶体管(T2)关闭,所述第一晶体管(T1)和所述第二晶体管(T2)关闭、所述第三晶体管(T3)打开使所述第一节点(Qb)保持为所述第二电位,所述上拉节点(Qa)由所述第二电位转换至自举电位;同时,所述第N条时钟信号(CK(N))提供所述第二电位,并通过所述第三晶体管(T3)输出为所述输出端(G(N))信号,通过所述第十晶体管(T10)输出为所述级传端(CS(N))信号;

在所述下拉子阶段(t3),上级GOA单元的级传端(CS(N‑1))或下级GOA单元的级传端(CS(N+1))提供第二电位使第一晶体管(T1)或第二晶体管(T2)打开,正向扫描信号(U2D)或反向扫描信号(D2U)向第一节点(Qb)和上拉节点(Qa)提供第一电位,且所述第N+1条时钟信号(CK(N+1))使所述第六晶体管(T6)打开以使所述第二节点(P)转换为第二电位且所述第二电容(C2)被充电,所述第二节点(P)使所述第四晶体管(T4)、所述第十一晶体管(T11)和所述第九晶体管(T9)打开以使所述输出端(G(N))、所述级传端(CS(N))、所述第一节点(Qb)和所述上拉节点(Qa)转换为第一电位;

之后,所述第一电容(C1)使所述第一节点(Qb)和所述上拉节点(Qa)维持第一电位以使所述第三晶体管(T3)保持关闭,所述第二电容(C2)使所述第二节点(P)维持第二电位以使所述第四晶体管(T4)保持打开,所述输出端(G(N))和所述级传端(CS(N))保持所述第一电位。

2.如权利要求1所述的GOA电路,其特征在于,所述正向扫描信号(U2D)和所述反向扫描信号(D2U)中的一个信号为高电位且另一个信号为低电位;

正向扫描时所述上级GOA单元的级传端(CS(N‑1))控制所述第一晶体管(T1)打开,首级GOA单元的第一晶体管(T1)的栅极接入起始信号(STV);

反向扫描时所述下级GOA单元的级传端(CS(N+1))控制所述第二晶体管(T2)打开,末级GOA单元的第二晶体管(T2)的栅极接入所述起始信号(STV)。

3.如权利要求1所述的GOA电路,其特征在于,所述GOA电路中的各个晶体管均为N型薄膜晶体管,所述第一电位为恒压低电位(VGL),所述第二电位为恒压高电位(VGH);

在所述复位阶段,所述复位信号(Reset)提供单个高电位的脉冲信号使所述第二节点(P)为高电位,所述第一节点(Qb)、所述上拉节点(Qa)、所述正向扫描信号(U2D)、反向扫描信号(D2U)、所述第N条时钟信号(CK(N))、所述第N+1条时钟信号(CK(N+1))、所述输出端(G(N))、所述级传端(CS(N))、所述上级GOA单元的级传端(CS(N‑1))和所述下级GOA单元的级传端(CS(N+1))均为低电位;

在所述正常显示阶段的所述预充子阶段(t1),正向扫描时所述正向扫描信号(U2D)为恒压高电位(VGH)且所述反向扫描信号(D2U)为恒压低电位(VGL),反向扫描时所述正向扫描信号(U2D)为恒压低电位(VGL)且所述反向扫描信号(D2U)为恒压高电位(VGH),所述第二节点(P)、所述第N条时钟信号(CK(N))、所述第N+1条时钟信号(CK(N+1))、所述输出端(G(N))、所述级传端(CS(N))和所述下级GOA单元的级传端(CS(N+1))均为低电位,所述上级GOA单元的级传端(CS(N‑1))、所述第一节点(Qb)和所述上拉节点(Qa)均为高电位;

在所述正常显示阶段的所述输出子阶段(t2),所述第二节点(P)、所述第N+1条时钟信号(CK(N+1))、所述上级GOA单元的级传端(CS(N‑1))和所述下级GOA单元的级传端(CS(N+

1))均为低电位,所述第一节点(Qb)、所述上拉节点(Qa)、所述第N条时钟信号(CK(N))、所述输出端(G(N))和所述级传端(CS(N))均为高电位,且所述上拉节点(Qa)由所述恒压高电位(VGH)升高为所述自举电位;

在所述正常显示阶段的所述下拉子阶段(t3),所述第一节点(Qb)、所述上拉节点(Qa)、所述第N条时钟信号(CK(N))、所述输出端(G(N))、所述级传端(CS(N))和所述上级GOA单元的级传端(CS(N‑1))均为低电位,所述第二节点(P)、所述第N+1条时钟信号(CK(N+1))和所述下级GOA单元的级传端(CS(N+1))均为高电位。

4.如权利要求1所述的GOA电路,其特征在于,还包括输出控制模块(800),所述输出控制模块(800)包括第八晶体管(T8),所述第八晶体管(T8)的栅极接入全局控制信号(GAS),源极接入所述第一电位,漏极电性连接所述输出端(G(N))。

5.如权利要求4所述的GOA电路,其特征在于,所述GOA电路在所述正常显示阶段之后还包括触控扫描阶段;

在所述触控扫描阶段,所述全局控制信号(GAS)控制所有级GOA单元的输出端(G(N))转换为第一电位。

6.如权利要求5所述的GOA电路,其特征在于,所述GOA电路中的各个晶体管均为N型薄膜晶体管,所述全局控制信号(GAS)在所述复位阶段和所述正常显示阶段均为低电位,在所述触控扫描阶段为高电位。

7.如权利要求5所述的GOA电路,其特征在于,在所述复位阶段和所述正常显示阶段,各条时钟信号均为周期性脉冲信号;在所述触控扫描阶段,各条时钟信号均为与触控扫描信号频率同步的脉冲信号。

8.如权利要求7所述的GOA电路,其特征在于,所述GOA电路包括第一条时钟信号(CK1)和第二条时钟信号(CK2);当所述第N条时钟信号(CK(N))为第一条时钟信号(CK1)时,所述第N+1条时钟信号(CK(N+1))为(CK2);在所述复位阶段和所述正常显示阶段,所述第一条时钟信号(CK1)和所述第二条时钟信号(CK2)的周期相同,前一条时钟信号的脉冲信号结束的同时后一条时钟信号的脉冲信号产生。

9.一种显示面板,其特征在于,包括如权利要求1‑8任一项所述的GOA电路。

说明书 :

GOA电路及显示面板

技术领域

[0001] 本申请实施例涉及显示技术领域,尤其涉及一种GOA电路及显示面板。

背景技术

[0002] GOA(Gate Driver On Array)技术是将显示面板的栅极驱动电路集成在玻璃基板上,形成对显示面板的扫描驱动。GOA技术能较少外接IC的绑定(bonding)工序,能降低产品
成本,且更适合制作窄边框或无边框的显示产品。
[0003] 现有的GOA电路包括级联的多个GOA单元,每一级GOA单元对应驱动一级水平扫描线。每一级GOA单元主要包括上拉电路、上拉控制电路、下拉电路和下拉维持电路。上拉电路
主要负责将时钟信号输出为栅极信号即Gate信号;上拉控制电路负责控制上拉电路的打开
时间,一般连接前面级GOA单元传递过来的Gate信号;下拉电路负责在第一时间将Gate信号
拉低为低电位,即关闭Gate信号;下拉维持电路负责将Gate信号和上拉电路的Gate信号(通
常称为Q点)维持在关闭状态。
[0004] 图1为现有的一种GOA电路图,该GOA电路中上下级GOA单元的级传信号为Gate信号,图2为现有的一种GOA电路的理想时序图,图3为现有的一种GOA电路的仿真时序图,参考
图1、图2和图3可以看出,由于Gate信号连接负载,因此其波形会有所失真,如节点Qa和节点
Qb在t1和t2的在图3中的波形与图2中的波形相比幅值都有降低,负载越大则失真越明显,
这样会导致下一级GOA单元的第一晶体管NT1或NT2打开不充分,引起节点Qa和节点Qb充电
充不满,从而导致NT3打开不充分,下一级GOA单元的栅极信号Gate(N+1)输出失真,Gate(N+
1)又会影响更下一级GOA单元的NT1的打开情况,如此随着级联数目的增加,该失真会被一
级一级地叠加,会引起显示面板的显示异常。
[0005] 因此,需要设计一种新的GOA电路,以解决上述由于Gate信号失真可能导致的显示异常问题。

发明内容

[0006] 为了解决目前的GOA电路由于Gate信号失真可能导致的显示异常问题,本申请实施例提供一种GOA电路,该GOA电路包括级联的多个GOA单元,每一级所述GOA单元包括:正反
扫描模块100、复位模块200、上拉模块300、下拉模块400、防漏电模块500、稳压模块600和信
号控制模块700。
[0007] 所述正反扫描模块100包括第一晶体管T1和第二晶体管T2,其中,所述第一晶体管T1的栅极接入上级GOA单元的级传端CS(N‑1),源极接入正向扫描信号U2D,漏极电性连接第
一节点Qb;所述第二晶体管T2的栅极接入下级GOA单元的级传端CS(N+1),源极接入反向扫
描信号D2U,漏极电性连接第一节点Qb。
[0008] 所述复位模块200包括第七晶体管T7,其中,所述第七晶体管T7的栅极和源极均接入复位信号Reset,漏极电性连接第二节点P。
[0009] 所述上拉模块300包括第三晶体管T3和第十晶体管T10,其中,所述第三晶体管T3和所述第十晶体管T10的栅极均电性连接上拉节点Qa,所述第三晶体管T3和所述第十晶体
管T10的源极均接入第N条时钟信号CK(N),所述第三晶体管T3的漏极电性连接输出端G(N),
所述第十晶体管T10的漏极电性连接级传端CS(N)。
[0010] 所述下拉模块400包括第四晶体管T4、第十一晶体管T11和第九晶体管T9,其中,所述第四晶体管T4、所述第十一晶体管T11和所述第九晶体管T9的栅极均电性连接所述第二
节点P,所述第四晶体管T4、所述第十一晶体管T11和所述第九晶体管T9的源极均接入第一
电位,所述第四晶体管T4的漏极电性连接所述输出端G(N),所述第十一晶体管T11的漏极电
性连接所述级传端CS(N),所述第九晶体管T9的漏极电性连接所述第一节点Qb。
[0011] 所述防漏电模块500包括第十二晶体管T12,其中,所述第十二晶体管T12的栅极接入第二电位,源极电性连接所述第一节点Qb,漏极电性连接所述上拉节点Qa。
[0012] 所述稳压模块600包括第一电容C1和第二电容C2,其中,所述第一电容C1的一端电性连接所述第一节点Qb,另一端接入所述第一电位;所述第二电容C2的一端电性连接所述
第二节点P,另一端接入所述第一电位。
[0013] 所述信号控制模块700包括第五晶体管T5和第六晶体管T6,其中,所述第五晶体管T5的栅极电性连接所述第一节点Qb,源极接入所述第一电位,漏极电性连接所述第二节点
P;所述第六晶体管T6的栅极接入第N+1条时钟信号CK(N+1),源极接入所述第二电位,漏极
电性连接所述第二节点P。
[0014] 在一些实施例中,所述GOA电路具有复位阶段和正常显示阶段。
[0015] 在所述复位阶段,所述复位信号Reset提供单个所述第二电位的脉冲信号控制所述第七晶体管T7打开使所述第二节点P为所述第二电位,所述第二节点P控制所述第四晶体
管T4、第十一晶体管T11和第十晶体管T10打开使所述输出端G(N)、所述级传端CS(N)和所述
第一节点Qb和所述上拉节点Qa为所述第一电位。
[0016] 所述正常显示阶段包括预充子阶段t1、输出子阶段t2和下拉子阶段t3。
[0017] 在所述预充子阶段t1,所述上级GOA单元的级传端CS(N‑1)或所述下级GOA单元的级传端CS(N+1)提供第二电平使所述第一晶体管T1或所述第二晶体管T2打开,以使所述第
一节点Qb和所述上拉节点Qa转换为第二电位且所述第一电容C1被充电,同时使所述第三晶
体管T3、所述第十晶体管T10和所述第五晶体管T5打开;所述第五晶体管T5打开使所述第二
节点P转换为所述第一电位,以使所述第四晶体管T4、所述第十一晶体管T11和所述第九晶
体管T9关闭。
[0018] 在所述输出子阶段t2,所述上级GOA单元的级传端CS(N‑1)和所述下级GOA单元的级传端CS(N+1)提供第一电平使所述第一晶体管T1和所述第二晶体管T2关闭,所述第一晶
体管T1和所述第二晶体管T2关闭、所述第三晶体管T3打开使所述第一节点Qb保持为所述第
二电位,所述上拉节点Qa由所述第二电位转换至自举电位;同时,所述第N条时钟信号CK(N)
提供所述第二电位,并通过所述第三晶体管T3输出为所述输出端G(N)信号,通过所述第十
晶体管T10输出为所述级传端CS(N)信号。
[0019] 在所述下拉子阶段t3,上级GOA单元的级传端CS(N‑1)或下级GOA单元的级传端CS(N+1)提供第二电位使第一晶体管T1或第二晶体管T2打开,正向扫描信号U2D或反向扫描信
号D2U向第一节点Qb和上拉节点Qa提供第一电位,且所述第N+1条时钟信号CK(N+1)使所述
第六晶体管T6打开以使所述第二节点P转换为第二电位且所述第二电容C2被充电,所述第
二节点P使所述第四晶体管T4、所述第十一晶体管T11和所述第九晶体管T9打开以使所述输
出端G(N)、所述级传端CS(N)、所述第一节点Qb和所述上拉节点Qa转换为第一电位。
[0020] 之后,所述第一电容C1使所述第一节点Qb和所述上拉节点Qa维持第一电位以使所述第三晶体管T3保持关闭,所述第二电容C2使所述第二节点P维持第二电位以使所述第四
晶体管T4保持打开,所述输出端G(N)和所述级传端CS(N)保持所述第一电位。
[0021] 在一些实施例中,所述正向扫描信号U2D和所述反向扫描信号D2U中的一个信号为高电位且另一个信号为低电位;正向扫描时所述上级GOA单元的级传端CS(N‑1)控制所述第
一晶体管T1打开,首级GOA单元的第一晶体管T1的栅极接入起始信号STV;反向扫描时所述
下级GOA单元的级传端CS(N+1)控制所述第二晶体管T2打开,末级GOA单元的第二晶体管T2
的栅极接入所述起始信号STV。
[0022] 在一些实施例中,所述GOA电路中的各个晶体管均为N型薄膜晶体管,所述第一电位为恒压低电位VGL,所述第二电位为恒压高电位VGH。
[0023] 在所述复位阶段,所述复位信号Reset提供单个高电位的脉冲信号使所述第二节点P为高电位,所述第一节点Qb、所述上拉节点Qa、所述正向扫描信号U2D、反向扫描信号
D2U、所述第N条时钟信号CK(N)、所述第N+1条时钟信号CK(N+1)、所述输出端G(N)、所述级传
端CS(N)、所述上级GOA单元的级传端CS(N‑1)和所述下级GOA单元的级传端CS(N+1)均为低
电位;
[0024] 在所述正常显示阶段的所述预充子阶段t1,正向扫描时所述正向扫描信号U2D为恒压高电位VGH且所述反向扫描信号D2U为恒压低电位VGL,反向扫描时所述正向扫描信号
U2D为恒压低电位VGL且所述反向扫描信号D2U为恒压高电位VGH,所述第二节点P、所述第N
条时钟信号CK(N)、所述第N+1条时钟信号CK(N+1)、所述输出端G(N)、所述级传端CS(N)和所
述下级GOA单元的级传端CS(N+1)均为低电位,所述上级GOA单元的级传端CS(N‑1)、所述第
一节点Qb和所述上拉节点Qa均为高电位。
[0025] 在所述正常显示阶段的所述输出子阶段t2,所述第二节点P、所述第N+1条时钟信号CK(N+1)、所述上级GOA单元的级传端CS(N‑1)和所述下级GOA单元的级传端CS(N+1)均为
低电位,所述第一节点Qb、所述上拉节点Qa、所述第N条时钟信号CK(N)、所述输出端G(N)和
所述级传端CS(N)均为高电位,且所述上拉节点Qa由所述恒压高电位VGH升高为所述自举电
位。在所述正常显示阶段的所述下拉子阶段t3,所述第一节点Qb、所述上拉节点Qa、所述第N
条时钟信号CK(N)、所述输出端G(N)、所述级传端CS(N)和所述上级GOA单元的级传端CS(N‑
1)均为低电位,所述第二节点P、所述第N+1条时钟信号CK(N+1)和所述下级GOA单元的级传
端CS(N+1)均为高电位。
[0026] 在一些实施例中,该GOA电路还包括输出控制模块800,所述输出控制模块800包括第八晶体管T8,所述第八晶体管T8的栅极接入全局控制信号GAS,源极接入所述第一电位,
漏极电性连接所述输出端G(N)。
[0027] 在一些实施例中,所述GOA电路在所述正常显示阶段之后还包括触控扫描阶段;在所述触控扫描阶段,所述全局控制信号GAS控制所有级GOA单元的输出端G(N)转换为第一电
位。
[0028] 在一些实施例中,所述GOA电路中的各个晶体管均为N型薄膜晶体管,所述全局控制信号GAS在所述复位阶段和所述正常显示阶段均为低电位,在所述触控扫描阶段为高电
位。
[0029] 在一些实施例中,在所述复位阶段和所述正常显示阶段,各条时钟信号均为周期性脉冲信号;在所述触控扫描阶段,各条时钟信号均为与触控扫描信号频率同步的脉冲信
号。
[0030] 在一些实施例中,所述GOA电路包括第一条时钟信号CK1和第二条时钟信号CK2;当所述第N条时钟信号CK(N)为第一条时钟信号CK1时,所述第N+1条时钟信号CK(N+1)为CK2;
在所述复位阶段和所述正常显示阶段,所述第一条时钟信号CK1和所述第二条时钟信号CK2
的周期相同,前一条时钟信号的脉冲信号结束的同时后一条时钟信号的脉冲信号产生。
[0031] 本申请实施例还提供一种显示面板,包括如上所述的GOA电路。
[0032] 本发明实施例提供的GOA电路,在每一级GOA单元的上拉模块中增加第十晶体管T10、下拉模块中增加第十一晶体管T11,并将第十晶体管T1的漏极和第十一晶体管的漏极
T11均与级传端CS(N)电性连接,并将级传端CS(N)信号作为下一级GOA单元的级传信号。由
于相对于输出端G(N)信号而言,级传端CS(N)信号负载极小,因此虽然输出端G(N)信号有所
失真,但是级传端CS(N)信号的输出波形基本没有失真,将级传端CS(N)信号替代输出端G
(N)信号作为下一级GOA单元的级传信号,不会影响下一级GOA单元的第一节点Qb和上拉节
点Qa的充电,提高了GOA电路级联的稳定性。

附图说明

[0033] 下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
[0034] 图1为现有的一种GOA电路图;
[0035] 图2为现有的一种GOA电路的理想时序图;
[0036] 图3为现有的一种GOA电路的仿真时序图;
[0037] 图4为本发明实施例的GOA电路图;
[0038] 图5为本发明实施例的GOA电路的理想时序图;
[0039] 图6为本发明实施例的GOA电路的仿真时序图;
[0040] 图7为现有的GOA电路和本发明实施例的GOA电路中上拉节点Qa的仿真对比图。

具体实施方式

[0041] 下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于
本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施
例,都属于本申请保护的范围。
[0042] 参考图4,图4为本发明实施例的GOA电路图,该GOA电路包括级联的多级GOA单元,每一级GOA单元包括:正反扫描模块100、复位模块200、上拉模块300、下拉模块400、防漏电
模块500、稳压模块600和信号控制模块700。
[0043] 其中,正反扫描模块100包括第一晶体管T1和第二晶体管T2,第一晶体管T1的栅极接入上级GOA单元的级传端CS(N‑1),源极接入正向扫描信号U2D,漏极电性连接第一节点
Qb;第二晶体管T2的栅极接入下级GOA单元的级传端CS(N+1),源极接入反向扫描信号D2U,
漏极电性连接第一节点Qb。
[0044] 复位模块200包括第七晶体管T7,第七晶体管T7的栅极和源极均接入复位信号Reset,漏极电性连接第二节点P。
[0045] 上拉模块300包括第三晶体管T3和第十晶体管T10,第三晶体管T3和第十晶体管T10的栅极均电性连接上拉节点Qa,第三晶体管T3和第十晶体管T10的源极均接入第N条时
钟信号CK(N),第三晶体管T3的漏极电性连接输出端G(N),第十晶体管T10的漏极电性连接
级传端CS(N)。
[0046] 下拉模块400包括第四晶体管T4、第十一晶体管T11和第九晶体管T9,第四晶体管T4、第十一晶体管T11和第九晶体管T9的栅极均电性连接第二节点P,第四晶体管T4、第十一
晶体管T11和第九晶体管T9的源极均接入第一电位,第四晶体管T4的漏极电性连接输出端G
(N),第十一晶体管T11的漏极电性连接级传端CS(N),第九晶体管T9的漏极电性连接第一节
点Qb。
[0047] 防漏电模块500包括第十二晶体管T12,第十二晶体管T12的栅极接入第二电位,源极电性连接第一节点Qb,漏极电性连接上拉节点Qa。
[0048] 稳压模块600包括第一电容C1和第二电容C2,第一电容C1的一端电性连接第一节点Qb,另一端接入第一电位;第二电容C2的一端电性连接第二节点P,另一端接入第一电位。
[0049] 信号控制模块700包括第五晶体管T5和第六晶体管T6,第五晶体管T5的栅极电性连接第一节点Qb,源极接入第一电位,漏极电性连接第二节点P;第六晶体管T6的栅极接入
第N+1条时钟信号CK(N+1),源极接入第二电位,漏极电性连接第二节点P。
[0050] 该GOA电路的工作过程先后具有复位阶段和正常显示阶段。
[0051] 在复位阶段,复位信号Reset提供单个第二电位的脉冲信号控制第七晶体管T7打开并使第二节点P为第二电位,第二节点P控制第四晶体管T4、第十一晶体管T11和第十晶体
管T10打开使输出端G(N)、级传端CS(N)和第一节点Qb和上拉节点Qa为第一电位。
[0052] 正常显示阶段包括预充子阶段t1、输出子阶段t2和下拉子阶段t3。
[0053] 在预充子阶段t1,上级GOA单元的级传端CS(N‑1)或下级GOA单元的级传端CS(N+1)提供第二电平使第一晶体管T1或第二晶体管T2打开,以使第一节点Qb和上拉节点Qa转换为
第二电位且第一电容C1被充电,同时使第三晶体管T3、第十晶体管T10和第五晶体管T5打
开;第五晶体管T5打开使第二节点P转换为第一电位,以使第四晶体管T4、第十一晶体管T11
和第九晶体管T9关闭。
[0054] 在输出子阶段t2,上级GOA单元的级传端CS(N‑1)或下级GOA单元的级传端CS(N+1)提供第一电位使第一晶体管T1或第二晶体管T2关闭,第一晶体管T1或第二晶体管T2关闭、
第三晶体管T3打开使第一节点Qb保持为第二电位,上拉节点Qa由第二电位转换至自举电
位,其中,第一电容C1能让第一节点Qb更加稳定;同时,所述第N条时钟信号CK(N)提供所述
第二电位,并通过第三晶体管T3输出为输出端G(N)信号,通过第十晶体管T10输出为级传端
CS(N)信号。
[0055] 在下拉子阶段t3,上级GOA单元的级传端CS(N‑1)或下级GOA单元的级传端CS(N+1)提供第二电位使第一晶体管T1或第二晶体管T2打开,正向扫描信号U2D或反向扫描信号D2U
向第一节点Qb和上拉节点Qa提供第一电位,且第N+1条时钟信号CK(N+1)使第六晶体管T6打
开以使第二节点P转换为第二电位且第二电容C2被充电,第二节点P使第四晶体管T4、第十
一晶体管T11和第九晶体管T9打开使输出端G(N)、级传端CS(N)、第一节点Qb和上拉节点Qa
转换为第一电位。
[0056] 之后,第一电容C1使第一节点Qb和上拉节点Qa维持第一电位以使第三晶体管T3保持关闭,第二电容C2使第二节点P维持第二电位以使第四晶体管T4保持打开,输出端G(N)和
级传端CS(N)保持第一电位。
[0057] 需要说明的是,正向扫描信号U2D和反向扫描信号D2U中的一个信号为高电位且另一个信号为低电位;正向扫描时上级GOA单元的级传端CS(N‑1)控制第一晶体管T1打开,首
级GOA单元的第一晶体管T1的栅极接入起始信号STV(图5和图6中未示出);反向扫描时下级
GOA单元的级传端CS(N+1)控制第二晶体管T2打开,末级GOA单元的第二晶体管T2的栅极接
入起始信号STV。
[0058] 图5为本发明实施例的GOA电路的理想时序图,图6为本发明实施例的GOA电路的仿真时序图,图5和图6对应的是GOA电路中的各个晶体管均为N型薄膜晶体管,第一电位为恒
压低电位VGL,第二电位为恒压高电位VGH的情况。
[0059] 正向扫描时正向扫描信号U2D为恒压高电位VGH且反向扫描信号D2U为恒压低电位VGL,反向扫描时正向扫描信号U2D为恒压低电位VGL且反向扫描信号D2U为恒压高电位VGH
(图5和图6中未示出),本发明实施例以正向扫描为例。
[0060] 结合图4、图5和图6,该GOA电路工作流程包括复位阶段和正常显示阶段,具体如下所述。
[0061] 在复位阶段,复位信号Reset早于其他控制信号提供单个高电位的脉冲信号控制第七晶体管T7打开,从而使第二节点P为高电位,第二节点P控制第四晶体管T4、第十一晶体
管T11和第十晶体管T10打开,从而将输出端G(N)、级传端CS(N)和第一节点Qb和上拉节点Qa
预拉低,使输出端G(N)和级传端CS(N)的初始电位为恒压低电位VGL。之后复位信号Reset置
低,第七晶体管T7关闭,等待正常显示阶段的到来。
[0062] 正常显示阶段先后还包括预充子阶段t1、输出子阶段t2和下拉子阶段t3。
[0063] 在预充子阶段t1:正向扫描时上级GOA单元的级传端CS(N‑1)提供高电平将第一晶体管T1打开,使第一节点Qb和上拉节点Qa被拉高到恒压高电位VGH,此时第一电容C1被充
电,同时第三晶体管T3、第十晶体管T10和第五晶体管T5打开;第五晶体管T5使第二节点P被
拉低到恒压低电位VHL,从而使所述第四晶体管T4、所述第十一晶体管T11和所述第九晶体
管T9关闭。
[0064] 在输出子阶段t2,第N条时钟信号CKN为高电位,第三晶体管T3将第N条时钟信号CK(N)输出为输出端G(N)信号,第十晶体管T10将第N条时钟信号CK(N)输出为级传端CS(N)信
号。此时,上级GOA单元的级传端CS(N‑1)和下级GOA单元的级传端CS(N+1)均为低电位,第一
晶体管T1和第二晶体管T2均关闭,而第三晶体管T3打开,第一节点Qb和上拉节点Qa没有泄
电路径因此仍然保持高电位,并且,由于第三晶体管T3和第十晶体管T10存在寄生电容,且
输出端G(N)信号和级传端CS(N)信号为高电位,上拉节点Qa因自举作用被拉得更高,由恒压
高电位VGH升高到更高的自举电位。
[0065] 需要说明的是,为了防止上拉节点Qa在被自举为高电位时上拉节点Qa的高电位被反灌到第一节点Qb,因此在第一节点Qb和上拉节点Qa之间设置防漏电模块500,防漏电模块
500包括第十二晶体管T12,第十二晶体管T12的栅极接入恒压高电位VGH,使第十二晶体管
T12保持打开状态,第一节点Qb为恒压高电位VGH时,第十二晶体管T12相当于由第一节点Qb
向上拉节点Qa方向导通的二极管,防止当上拉节点Qa的高电位高于第一节点Qb的高电位
时,上拉节点的电位反灌到第一节点Qb,从而维持上拉节点Qa自举的高电位。
[0066] 在下拉子阶段t3,下级GOA单元的级传端CS(N+1)提供高电位使第一晶体管T1或第二晶体管T2打开,反向扫描信号D2U向第一节点Qb和上拉节点Qa提供低电位,且第N+1条时
钟信号CK(N+1)提供高电位使第六晶体管T6打开以使第二节点P拉高为恒压高电位VGH,此
时,第二电容C2被充电,第二节点P使第四晶体管T4、第十一晶体管T11和第九晶体管T9打
开,从而使输出端G(N)、级传端CS(N)、第一节点Qb和上拉节点Qa被拉低为恒压低电位VGL。
[0067] 之后,第一电容C1使第一节点Qb和上拉节点Qa维持恒压低电位VGL以使第三晶体管T3保持关闭,第二电容C2使第二节点P维持恒压高电位VGH以使第四晶体管T4保持打开,
输出端G(N)和级传端CS(N)保持恒压低电位VGL。
[0068] 本发明实施例提供的GOA电路,在每一级GOA单元的上拉模块中增加第十晶体管T10、下拉模块中增加第十一晶体管T11,并将第十晶体管T1的漏极和第十一晶体管的漏极
T11均与级传端CS(N)电性连接,由于相对于输出端G(N)信号而言,级传端CS(N)信号负载极
小,因此从图6看出,虽然输出端G(N)信号有所失真,但是级传端CS(N)信号的输出波形基本
没有失真,因此将级传端CS(N)信号替代输出端G(N)信号作为下一级GOA单元的级传信号,
不会影响下一级GOA单元的第一节点Qb和上拉节点Qa的充电,提高了级联的稳定性。
[0069] 例如,将两级GOA单元级联后,后一级GOA单元的上拉节点Qa在预充子阶段t1和输出子阶段t2的原输出波形(图3中上拉节点Qa的波形)和现输出波形(图6中上拉节点Qa的波
形)进行对比得到图7,即图7为现有的GOA电路和本发明实施例的GOA电路中上拉节点Qa的
仿真对比图,其中两个虚线圆圈中,虚曲线为上拉节点Qa的原输出波形,实曲线为上拉节点
Qa的现输出波形。
[0070] 从图7中可以看出,上拉节点Qa在预充子阶段t1和输出子阶段t2的现输出波形的幅值都比原输出波形高,因此本发明实施例提供的GOA电路能使GOA单元的第一节点Qb和上
拉节点Qa充电更充分,失真更小,提高了级联的稳定性。
[0071] 参考图4,该GOA电路还包括输出控制模块800,输出控制模块800包括第八晶体管T8,第八晶体管T8的栅极接入全局控制信号GAS,源极接入第一电位,漏极电性连接输出端G
(N)。
[0072] 进一步地,GOA电路在正常显示阶段之后还包括触控扫描阶段;在触控扫描阶段,全局控制信号GAS控制所有级GOA单元的输出端G(N)转换为第一电位,此即为All gate off
功能,该功能是为了在触控扫描阶段到来时关闭所有级GOA单元的输出端G(N)信号暂停级
联,以防止扫描驱动信号和触控信号之间产生干扰。
[0073] 可以理解的是,若GOA电路中的各个晶体管均为N型薄膜晶体管,即第八晶体管T8为N型薄膜晶体管,则全局控制信号GAS在复位阶段和正常显示阶段均为低电位,在触控扫
描阶段为高电位。
[0074] 需要说明的是,在复位阶段和正常显示阶段,各条时钟信号均为周期性脉冲信号;在触控扫描阶段,各条时钟信号均为与触控扫描信号频率同步的脉冲信号。
[0075] 还需要说明的是,GOA电路包括第一条时钟信号CK1和第二条时钟信号CK2;当第N条时钟信号CK(N)为第一条时钟信号CK1时,第N+1条时钟信号CK(N+1)为CK2;在复位阶段和
正常显示阶段,第一条时钟信号CK1和第二条时钟信号CK2的周期相同,前一条时钟信号的
脉冲信号结束的同时后一条时钟信号的脉冲信号产生。
[0076] 本发明实施例还提供一种显示面板,该显示面板包括如上所述的GOA电路,该显示面板具有与前述实施例提供的GOA电路相同的结构和有益效果。由于前述实施例已经对该
GOA电路的结构和有益效果进行了详细的描述,此处不再赘述。
[0077] 在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
[0078] 以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对
其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离
本申请各实施例的技术方案的范围。