具有防雷击功能的高功率因数5G通信基站的电源转让专利

申请号 : CN202010531725.9

文献号 : CN111614242B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 张成聂梅何容梅

申请人 : 深圳成为控股有限公司

摘要 :

本发明提出了一种具有防雷击功能的高功率因数5G通信基站的电源。该用于5G通信基站的电源,包括连接输入电源的PFC电路,所述PFC电路包括防雷击模块以防雷击,具有防雷击功能,提高功率因数校正电路的抗干扰能力。

权利要求 :

1.具有防雷击功能的高功率因数5G通信基站的电源,其特征在于,包括连接供电设备的PFC电路,所述PFC电路包括防雷击模块以防雷击,所述防雷击模块130包括:4个压敏电阻,6个放电管,其中,压敏电阻PT39和压敏电阻PT40串联后与串联的压敏电阻PT44和压敏电阻PT45并联后分别连接至供电设备的物理接口*47和供电设备的物理接口*48,放电管*41和放电管*43串联后的一端连接至压敏电阻PT39和压敏电阻PT40之间后其另一端连接至压敏电阻PT44和压敏电阻PT45之间,并且供电设备的物理接口*42连接至放电管*41和放电管*43之间;

所述PFC电路还包括抗干扰模块140,所述抗干扰模块140包括:2个变压器,2个电容,2个压敏电阻,其中,电容C91的两端分别连接变压器L2的初级线圈的接线端1和次级线圈的接线端4,变压器L34的初级线圈的接线端4和次级线圈的接线端3分别连接至电容C91的两端,压敏电阻PT35、电容C95和压敏电阻PT37并联后的两端分别连接至变压器L34的初级线圈的接线端1和次级线圈的接线端2;

所述PFC电路还包括功率放大电路,所述功率放大电路包括:2个IC芯片,1个整流桥堆,

2个MOS管,2个电感,5个二极管,9个电阻,9个电容,其中,芯片ICE3PCS03G的GATE引脚串联电阻RT1连接至芯片TC44201的INPUT引脚,芯片ICE3PCS03G的Isense引脚串联电阻R182后分别连接至MOSQ36和MOS管Q37的S极,芯片TC44201的OUT引脚6串联电阻R167后连接至MOS管Q37的G极,芯片TC44201的OUT引脚7与并联的电阻R165和二极管D40串联后连接至MOS管Q36的G极,二极管D43的一端连接至电阻R167和MOS管Q37之间后其另一端连接至芯片TC44201的OUT引脚7和电阻R165之间,电阻R170的一端连接至电阻R165和MOS管Q36之间后其另一端接地,电阻R172的一端连接至电阻R167和MOS管Q37之间后其另一端接地,电阻R169、电阻R174和电阻R178并联后的一端分别连接至MOSQ36和MOS管Q37的S极后其另一端接地,整流桥堆D42的V+引脚与并联的电感L8和二极管D38串联后连接至MOS管Q36的D极,整流桥堆D42的V+引脚串联电感L9后连接至MOS管Q37的D极,二极管D39和二极管D41串联后连接至MOS管Q36的D极和MOS管Q37的D极之间,电容C79的一端连接至整流桥堆D42的V+引脚后其另一端接地,芯片ICE3PCS03G的Icomp引脚串联电容C88后接地,芯片ICE3PCS03G的FREQ引脚与并联的电阻R184和电容C94串联后接地,电容C93的一端连接至芯片ICE3PCS03G的Isense引脚后其另一端接地,电容C92的一端连接至芯片ICE3PCS03G的VSENSE引脚后其另一端接地,电容C80、电容C82、电容C83、电容C84并联后的一端连接至芯片ICE3PCS03G的VCC引脚和芯片TC44201的VDD引脚之间后其另一端接地。

2.根据权利要求1所述的电源,其特征在于,所述抗干扰模块140还包括:2个二极管,4个电阻,另外的5个电容,二极管D46的一端连接至变压器L34的次级线圈的接线端2,二极管D47的一端连接至二极管D46和电阻R185之间,二极管D46的另一端和二极管D47的另一端分别连接至串联的电阻R185、电阻R181和电阻R176,电容C87和电阻R179并联后的一端连接至电阻R176,电容C85和电容C86并联后与并联的电容C90和电容C89串联的一端连接至电阻R185和二极管D46之间后其另一端接地。

3.根据权利要求1所述的电源,其特征在于,所述功率放大电路还包括防涌浪模块,所述防涌浪模块包括:1个二极管,1个继电器,6个电容,11个电阻,其中,并联的继电器*28、压敏电阻*26、压敏电阻*27与并联的电容C71、电容C69、电容C70以及并联的电容C77、电容C75、电容C76依次串联后的一端连接串联的二极管D44和电阻R171,其另一端连接串联的电阻R168、电阻R175、电阻R180、电阻R188后接地,电阻R166、R173、电阻R177、电阻R183、电阻R193串联后的一端连接至电阻R168和电容C76之间后其另一端接地,芯片ICE3PCS03G的VSENSE引脚连接至电阻R183和电阻R193之间,电阻R194的一端连接至电阻R183和电阻R193之间后其另一端接地。

4.根据权利要求3所述的电源,其特征在于,所述PFC电路还包括状态保护模块,所述状态保护模块包括:1个IC芯片,1个光耦,3个二极管,9个电阻,其中,二极管D47与电阻R210、电阻R211和电阻R208依次串联后连接至IC芯片U9的引脚INA‑,电容C98、电阻R220和电阻R218并联后的一端连接至IC芯片U9的引脚INA‑后其另一端接地,电阻R224和二极管D56串联后的一端连接至IC芯片U9的引脚INA+后其另一端连接至IC芯片U9的引脚OUTA,电阻R221和二极管D55串联后的一端连接至IC芯片U9的引脚INB+后其另一端连接至IC芯片U9的引脚OUTB,电阻R225与电阻R222串联后的一端连接至IC芯片U9的引脚OUTA和IC芯片U9的引脚OUTB之间后其另一端连接至光耦PC5的输入端,以将电压信号发送至控制中心CPU的接口CPU2.0。

5.根据权利要求4所述的电源,其特征在于,所述状态保护模块还包括另外的:1个IC芯片,1个光耦,2个二极管,12个电阻,其中,光耦PC5的输入端连接至IC芯片*33的引脚OUTA,电阻R197和二极管D51串联后的一端连接至IC芯片*33的引脚INA+,其另一端连接至IC芯片*33的引脚OUTA,IC芯片*33的引脚INA‑连接至IC芯片U9的引脚INB+,串联的电阻R204和二极管D50设置于IC芯片*33的引脚INB+和IC芯片*33的引脚OUTB之间后连接至光耦PC6的输入端,IC芯片U9的引脚OUTB连接至光耦PC6的输入端,电阻R228和电阻R226串联连接至光耦PC6的输出端,控制中心CPU的接口CPU26连接至电阻R228和电阻R226之间。

6.根据权利要求5所述的电源,其特征在于,所述PFC电路还包括稳压模块,所述稳压模块包括:1个IC芯片,1个降压变压器,2个二极管,4个电容,3个电阻,其中,电容C97与电阻R215并联后连接至IC芯片*38的引脚GND和引脚LIM之间,并联的电阻R207、电阻R205和电容C96和二极管D52串联后设置在降压变压器T1的主绕组的引脚1和引脚2之间,降压变压器T1的主绕组的引脚2连接至IC芯片*38的引脚DRAN,串联的降压变压器T1的副绕组、二极管D53与电容C99、电容C100并联后的一端连接至IC芯片*38的引脚VDD,其另一端连接至IC芯片*

38的引脚COMP。

7.根据权利要求6所述的电源,其特征在于,所述稳压模块还包括另外的:1个光耦,1个稳压芯片,1个二极管,2个电容,6个电阻,其中,电容C101设置于光耦PC7的输出端和IC芯片*38的引脚COMP之间,稳压芯片TL431的第3引脚与电阻R223串联后连接至光耦PC7的输入端,串联的电容C7和电阻R7一端连接至光耦PC7的输入端其另一端连接至稳压芯片TL431的第2引脚,电阻R227并联在稳压芯片TL431的第1引脚和第2引脚之间,稳压芯片TL431的第2引脚还依次串联电阻R219、电阻R213、二极管D48和降压变压器T1的输出绕组,电阻R212的一端连接至二极管D48和电阻R213之间后其另一端连接至光耦PC7的输入端,输出电源端口设置在二极管D48和电阻R213之间。

说明书 :

具有防雷击功能的高功率因数5G通信基站的电源

技术领域

[0001] 本申请涉及电源技术领域,尤其涉及一种具有防雷击功能的高功率因数5G通信基站的电源。

背景技术

[0002] 5G时代正在加速到来,新兴的业务模式使得通信基站的能耗大幅增长,传统的通信电源捉襟见肘,对电源的性能和功能提出了新要求。电磁兼容性EMC(Electromagnetic 
Compatibility)是指设备或系统在电磁环境中符合运行要求,对其所在的环境产生的电磁
干扰不能超过一定的限值;另一方面是指器具对其所在环境中存在的电磁干扰具有一定程
度的抗扰度,即电磁敏感性。
[0003] 用在电源上的电磁兼容性电路的重点在于在减少功率因数校正电路受到辐射骚扰或者提高抗干扰能力,但是目前的电磁兼容性电路并没有防雷击功能,尤其是在南方的
雨季较多受到雷电天气的影响,导致功率因数校正电路的功率因数值受到影响。因此,需要
一种具有防雷击功能的高功率因数5G通信基站的电源,以解决现有技术中存在的上述技术
问题。

发明内容

[0004] 本申请提供一种具有防雷击功能的高功率因数5G通信基站的电源,具有防雷击功能,提高功率因数校正电路的抗干扰能力。
[0005] 本申请采用的技术方案是:一种具有防雷击功能的高功率因数5G通信基站的电源,包括连接输入电源的PFC电路,所述PFC电路包括防雷击模块以防雷击。
[0006] 可选地,所述防雷击模块(130)包括:4个压敏电阻,6个放电管,其中,压敏电阻(PT39)和压敏电阻(PT40)串联后与串联的压敏电阻(RT44)和压敏电阻(RT45)并联后分别
连接至供电设备的物理接口(*47)和供电设备的物理接口(*48),放电管(*41)和放电管(*
43)串联后的一端连接至压敏电阻(PT39)和压敏电阻(PT40)之间后其另一端连接至压敏电
阻(RT44)和压敏电阻(RT45)之间,并且供电设备的物理接口(*42)连接至放电管(*41)和放
电管(*43)之间。
[0007] 可选地,所述PFC电路还包括抗干扰模块(140),所述抗干扰模块(140)包括:2个变压器,2个电容,2个压敏电阻,其中,电容(C91)的两端分别连接变压器(L2)的初级线圈的接
线端1和次级线圈的接线端2,变压器(L34)的初级线圈的接线端4和次级线圈的接线端3分
别连接至电容(C91)的两端,压敏电阻(PT35)、电容(C95)和压敏电阻(PT37)并联后的两端
分别连接至变压器(L34)的初级线圈的接线端1和次级线圈的接线端2。
[0008] 可选地,所述抗干扰模块(140)还包括:2个二极管,4个电阻,5个电容,二极管(D46)的一端连接至变压器(L34)的次级线圈的接线端2,二极管(D47)的一端连接至变压器
(L34)的初级线圈的接线端1,二极管(D46)的另一端和二极管(D47)的另一端分别连接至串
联的电阻(R185)、电阻(R181)和电阻(R176),电容(C87)和电阻(R179)并联后的一端连接至
电阻(R176),电容(C85)和电容(C86)并联后与并联的电容(C90)和电容(C89)串联的一端连
接至电阻(R185)和二极管(D46)之间后接地。
[0009] 可选地,所述PFC电路还包括功率放大模块,所述功率放大模块包括:2个IC芯片,1个整流桥堆,2个MOS管,2个电感,5个电感,9个电阻,9个电容,其中,芯片ICE3PCS03G的GATE
引脚串联电阻(RT1)连接至芯片TC44201的INPUT引脚,芯片ICE3PCS03G的Isense引脚串联
电阻(R182)后分别连接至MOS(Q36)和MOS管(Q37)的S极,芯片TC44201的OUT引脚6串联电阻
(R167)后连接至MOS管(Q37)的G极,芯片TC44201的OUT引脚7与并联的电阻(R165)和二极管
(D40)串联后连接至MOS管(Q36)的G极,二极管(D43)的一端连接至电阻(R167)和MOS管
(Q37)之间后其另一端连接至芯片TC44201的OUT引脚7和电阻(R165)之间,电阻(R170)的一
端连接至电阻(R165)和MOS管(Q36)之间后接地,电阻(R172)的一端连接至电阻(R167)和
MOS管(Q37)之间后接地,电阻(R169)、电阻(R174)和电阻(R178)并联后的一端分别连接至
MOS(Q36)和MOS管(Q37)的S极后接地,整流桥堆(D42)的V+引脚与并联的电感(L8)和二极管
(D38)串联后连接至MOS管(Q36)的D极,整流桥堆(D42)的V+引脚串联电感(L9)后连接至MOS
管(Q37)的D极,二极管(D39)和二极管(D41)串联后连接至MOS管(Q36)的D极和MOS管(Q37)
的D极之间,电容(C79)的一端连接至整流桥堆(D42)的V+引脚后接地,芯片ICE3PCS03G的
Icomp引脚串联电容(C88)后接地,芯片ICE3PCS03G的FREQ引脚与并联的电阻(R184)和电容
(C94)的串联后接地,电容(C93)的一端连接至芯片ICE3PCS03G的Isense引脚后接地,电容
(C92)的一端连接至芯片ICE3PCS03G的VSENSE引脚后接地,电容(C80)、电容(C82)、电容
(C83)、电容(C84)并联后的一端连接至芯片ICE3PCS03G的VCC引脚和芯片TC44201的VDD引
脚之间后接地。
[0010] 可选地,所述功率放大电路还包括防涌浪模块,所述防涌浪模块包括:1个二极管,1个继电器,6个电容,11个电阻,其中,并联的继电器(*28)、压敏电阻(*26)、压敏电阻(*27)
与并联的电容(C71)、电容(C69)、电容(C70)以及并联的电容(C77)、电容(C75)、电容(C76)
依次串联后的一端连接串联的二极管(D44)和电阻(R171),其另一端连接串联的电阻
(R168)、电阻(R175)、电阻(R180)、电阻(R188)后接地,电阻(R166)、(R173)、电阻(R177)、电
阻(R183)、电阻(R193)串联后的一端连接至电阻(R168)和电容(C76)之间后接地,芯片
ICE3PCS03G的VSENSE引脚连接至电阻(R183)和电阻(R193)之间,电阻(R194)的一端连接至
电阻(R183)和电阻(R193)之间后接地。
[0011] 可选地,所述PFC电路还包括状态保护模块,所述状态保护模块包括:1个IC芯片,1个光耦,3个二极管,9个电阻,其中,二极管(D47)与电阻(R210)、电阻(R211)和电阻(R208)
依次串联后连接至IC芯片(U9)的引脚INA‑,电容(C98)、电阻(R220)和电阻(R218)并联后的
一端连接至IC芯片(U9)的引脚INA‑后接地,电阻(R224)和二极管(D56)串联后的一端连接
至IC芯片(U9)的引脚INA+后其另一端连接至IC芯片(U9)的引脚OUTA,电阻(R221)和二极管
(D55)串联后的一端连接至IC芯片(U9)的引脚INB‑后其另一端连接至IC芯片(U9)的引脚
OUTB,电阻(R225)与电阻(R222)串联后的一端连接至IC芯片(U9)的引脚OUTA和IC芯片(U9)
的引脚OUTB之间后其另一端连接至光耦(PC5)的输入端,以将电压信号发送至控制中心CPU
的接口CPU2.0。
[0012] 可选地,所述状态保护模块还包括:1个IC芯片,1个光耦,2个二极管,12个电阻,其中,光耦(PC5)的输入端连接至IC芯片(*33)的引脚OUTA,电阻(R197)和二极管(D51)串联后
分别连接至IC芯片(*33)的引脚INA+和引脚OUTA,IC芯片(*33)的引脚INA‑连接至IC芯片
(U9)的引脚INB+,串联的电阻(R204)和二极管(D50)设置于IC芯片(*33)的引脚INB‑和IC芯
片(*33)的引脚INB+之间后连接至光耦(PC6)的输入端,IC芯片(U9)的引脚OUTB+连接至光
耦(PC6)的输入端,电阻(R228)和电阻(R226)串联连接至光耦(PC6)的输出端,控制中心CPU
的接口CPU26连接至电阻(R228)和电阻(R226)之间。
[0013] 可选地,所述PFC电路还包括稳压模块,所述稳压模块包括:1个IC芯片,1个降压变压器,2个二极管,4个电容,3个电阻,其中,电容(C97)与电阻(R215)并联后连接至IC芯片(*
38)的引脚GND和引脚LIM,并联的电阻(R207)、电阻(R205)和电容(C96)和二极管(D52)串联
后设置在降压变压器(T1)的主绕组,降压变压器(T1)的主绕组连接至IC芯片(*38)的引脚
DRAN,串联的降压变压器(T1)的副绕组、二极管(D53)与电容(C99)、电容(C100)并联后分别
连接至IC芯片(*38)的引脚VDD和引脚COMP。
[0014] 可选地,所述稳压模块还包括:1个光耦,1个稳压芯片,1个二极管,2个电容,6个电阻,其中,电容(C101)设置于光耦(PC7)的输出端和IC芯片(*38)的引脚COMP之间,稳压芯片
(TL431)的第3引脚与电阻(R223)串联后连接至光耦(PC7)的输入端,串联的电容(C7)和电
阻(R7)一端连接至光耦(PC7)的输入端后其另一端与并联的稳压芯片(TL431)的第2引脚、
电阻(R227)并联后依次串联电阻(R219)、电阻(R213)、二极管(D48)和降压变压器(T1)的输
出绕组,电阻(R212)的一端连接至二极管(D48)和电阻(R213)之间后其另一端连接至光耦
(PC7)的输入端,输出电源端口设置在二极管(D48)和电阻(R213)之间。
[0015] 采用上述技术方案,本申请至少具有如下技术效果:
[0016] 本申请提供的具有防雷击功能的高功率因数5G通信基站的电源具有的防雷击模块,可以实现电源抵御雷击的破坏,提高功率因数校正PFC电路的抗干扰能力。

附图说明

[0017] 图1 为本说明书实施例提供的具有防雷击功能的高功率因数5G通信基站的电源的架构图;
[0018] 图2 为本说明书实施例提供的具有防雷击功能的高功率因数5G通信基站的电源的电路原理图。
[0019] 1‑电源;10‑PFC电路;100‑功率放大模块;110‑状态保护模块;120‑稳压模块;130‑防雷击模块;140‑抗干扰模块。

具体实施方式

[0020] 为更进一步阐述本申请为达成预定目的所采取的技术手段及功效,以下结合附图及较佳实施例,对本申请进行详细说明如后。
[0021] 本申请提供的具有防雷击功能的高功率因数5G通信基站的电源具有的防雷击模块,可以提高PFC电路的抗干扰能力。下面将详细地描述本申请的具有防雷击功能的高功率
因数5G通信基站的电源及其各个部分。
[0022] 如图1所示,本说明书实施例提供的具有防雷击功能的高功率因数5G通信基站的电源,包括连接供电设备的PFC电路,供电设备可以是市电输入,也可以是其它供电电源例
如清洁能源、高压直流电源,本实施例仅是以供电设备为市电为例进行说明,图中亦是以市
电输入进行说明,另外需要说明的是,元器件的选用型号可以参考图中所示。
[0023] 本说明书实施例主要的改进点在于PFC电路包括防雷击模块130,可以有效对抗雷击的破坏,提高了PFC电路的抗干扰能力,并且没有使用成本高的元器件,有效控制产品成
本。
[0024] 如图2所示,本说明书实施例中PFC电路10包括防雷击模块130,防雷击模块130包括:4个压敏电阻,6个放电管,其中,压敏电阻PT39和压敏电阻PT40串联后与串联的压敏电
阻RT44和压敏电阻RT45并联后分别连接至供电设备的物理接口*47和供电设备的物理接
口*48,放电管*41和放电管*43串联后的一端连接至压敏电阻PT39和压敏电阻PT40之间后
其另一端连接至压敏电阻RT44和压敏电阻RT45之间,并且供电设备的物理接口*42连接至
放电管*41和放电管*43之间。
[0025] 压敏电阻PT44、PT45、PT40、PT39与放电管*43(型号可以为8DL3600M)*41(型号可以为8DL3600M)组成防雷电路,主要作用是在有雷击时保护电源不被雷击损坏。
[0026] 如图2所示,在一些实施例中,PFC电路10还包括抗干扰模块140,抗干扰模块140包括:2个变压器,2个电容,2个压敏电阻,其中,电容C91的两端分别连接变压器L2的初级线圈
的接线端1和次级线圈的接线端2,变压器L34的初级线圈的接线端4和次级线圈的接线端3
分别连接至电容C91的两端,压敏电阻PT35、电容C95和压敏电阻PT37并联后的两端分别连
接至变压器L34的初级线圈的接线端1和次级线圈的接线端2。
[0027] 压敏电阻PT39、电容C95与变压器L34和电容C91组成滤波电路,主要用做电磁兼容性EMC的作用,防止电源本身的辐射干扰外部的其它设备。
[0028] 如图2所示,在一些实施例中,抗干扰模块140还包括:2个二极管,4个电阻,5个电容,二极管D46的一端连接至变压器L34的次级线圈的接线端2,二极管D47的一端连接至变
压器L34的初级线圈的接线端1,二极管D46的另一端和二极管D47的另一端分别连接至串联
的电阻R185、电阻R181和电阻R176,电容C87和电阻R179并联后的一端连接至电阻R176,电
容C85和电容C86并联后与并联的电容C90和电容C89串联的一端连接至电阻R185和二极管
D46之间后接地。
[0029] 二极管D47检测输入PFC电路的电压变化情况,电容C87、电阻R179、电阻R176、电容C85、电容C86、电容C90、电容C89、电阻R185、二极管D46组成的电路用于在电压检测时防止
外部其它设备的干扰。
[0030] 如图2所示,在一些实施例中,PFC电路10还包括功率放大模块100,该功率放大模块100包括:2个IC芯片,1个整流桥堆,2个MOS管,2个电感,5个电感,9个电阻,9个电容,其
中,芯片ICE3PCS03G的GATE引脚串联电阻RT1连接至芯片TC44201的INPUT引脚,芯片
ICE3PCS03G的Isense引脚串联电阻R182后分别连接至MOSQ36和MOS管Q37的S极,芯片
TC44201的OUT引脚6串联电阻R167后连接至MOS管Q37的G极,芯片TC44201的OUT引脚7与并
联的电阻R165和二极管D40串联后连接至MOS管Q36的G极,二极管D43的一端连接至电阻
R167和MOS管Q37之间后其另一端连接至芯片TC44201的OUT引脚7和电阻R165之间,电阻
R170的一端连接至电阻R165和MOS管Q36之间后接地,电阻R172的一端连接至电阻R167和
MOS管Q37之间后接地,电阻R169、电阻R174和电阻R178并联后的一端分别连接至MOSQ36和
MOS管Q37的S极后接地,整流桥堆D42的V+引脚与并联的电感L8和二极管D38串联后连接至
MOS管Q36的D极,整流桥堆D42的V+引脚串联电感L9后连接至MOS管Q37的D极,二极管D39和
二极管D41串联后连接至MOS管Q36的D极和MOS管Q37的D极之间,电容C79的一端连接至整流
桥堆D42的V+引脚后接地,芯片ICE3PCS03G的Icomp引脚串联电容C88后接地,芯片
ICE3PCS03G的FREQ引脚与并联的电阻R184和电容C94的串联后接地,电容C93的一端连接至
芯片ICE3PCS03G的Isense引脚后接地,电容C92的一端连接至芯片ICE3PCS03G的VSENSE引
脚后接地,电容C80、电容C82、电容C83、电容C84并联后的一端连接至芯片ICE3PCS03G的VCC
引脚和芯片TC44201的VDD引脚之间后接地。
[0031] 芯片ICE3PCS03G是一个8引脚宽输入范围的控制器,具有功率因数校正转换器,可以在Boost拓扑中为转换器签名,并且需要很少的外部部件就可以实现精确可调的频率调
节,开关集成可编程电压补偿,负载跳跃过程中的快速输出动态响应,外部同步,以及低峰
值电流限制。还可以实现连续电流运行模式,电压输入的范围可至25V,增强无输入的动态
响应电流失真,精确的后备保护开关调频,外部电流环补偿以获得更大的补偿,具有开环保
护,典型的最高工作周期为95%。
[0032] 芯片ICE3PCS03G通过芯片TC44201驱动MOS管Q36、Q37,可以增大输入电流。当接通供电设备后,芯片ICE3PCS03G的引脚GATE通过电阻RT1输出信号给芯片TC44021的引脚
INPUT(信号输入引脚),然后芯片TC44021的引脚OUT(信号输出引脚)通过并联的电阻R165
和开关二极管D40,并联的电阻R167和开关二极管D43传递开关信号至MOS管Q36、Q37来驱动
MOS管Q36、Q37。电阻R170、R172是保护MOS管Q36、Q37,电阻R178、R174、R169用于检测电流,
碳化硅二极管D39、D38是升压二极管,电感L8、L9是升压电感。D42是整流桥堆,该功率放大
模块可以实现PFC电路具有较高的功率因数值。
[0033] 在一些实施例中,功率放大模块100还包括防涌浪模块,防涌浪模块包括:1个二极管,1个继电器,6个电容,11个电阻,其中,并联的继电器*28、压敏电阻*26、压敏电阻*27与
并联的电容C71、电容C69、电容C70以及并联的电容C77、电容C75、电容C76依次串联后的一
端连接串联的二极管D44和电阻R171,其另一端连接串联的电阻R168、电阻R175、电阻R180、
电阻R188后接地,电阻R166、R173、电阻R177、电阻R183、电阻R193串联后的一端连接至电阻
R168和电容C76之间后接地,芯片ICE3PCS03G的VSENSE引脚连接至电阻R183和电阻R193之
间,电阻R194的一端连接至电阻R183和电阻R193之间后接地。
[0034] 继电器G6RN可以实现延时导通,主要功能可以防止浪涌电流。电容C70、C60、C71、C77、C76、C75是储能元器件,PFC电路输出电压为380V至400V,电阻R168、电阻R175、电阻
R180、电阻R188、电阻R166、电阻R173、电阻R177、电阻R183、电阻R193、电阻R194可以调节输
出电压值,防浪涌模块可以减少PFC电路对外部电网的干扰。
[0035] 如图2所示,在一些实施例中,PFC电路10还包括状态保护模块110,状态保护模块110包括:1个IC芯片,1个光耦,3个二极管,9个电阻,其中,二极管D47与电阻R210、电阻R211
和电阻R208依次串联后连接至IC芯片U9的引脚INA‑,电容C98、电阻R220和电阻R218并联后
的一端连接至IC芯片U9的引脚INA‑后接地,电阻R224和二极管D56串联后的一端连接至IC
芯片U9的引脚INA+后其另一端连接至IC芯片U9的引脚OUTA,电阻R221和二极管D55串联后
的一端连接至IC芯片U9的引脚INB‑后其另一端连接至IC芯片U9的引脚OUTB,电阻R225与电
阻R222串联后的一端连接至IC芯片U9的引脚OUTA和IC芯片U9的引脚OUTB之间后其另一端
连接至光耦PC5的输入端,以将电压信号发送至控制中心CPU的接口CPU2.0。
[0036] IC芯片U9的引脚INA‑和引脚INB+分别通过电阻R220、R211、R208、R209、二极管D47检测输入PFC电路的电压变化情况。IC芯片U9的引脚OUTA连接的电阻R224、二极管D56和IC
芯片U9的引脚OUTB连接的电阻R221、二极管D55通过电阻R225、R222把电压信号引到光藕
PC5,光耦PC5把电压信号反馈给控制中心CPU,可以实现控制中心对PFC电路输入电压的监
控。
[0037] 需要说明的是,图2中CPU1.0、CPU2.0等是控制中心CPU的接口,用于PFC电路与控制中心连接的接口。
[0038] 可选地,状态保护模块110还包括:1个IC芯片,1个光耦,2个二极管,12个电阻,其中,光耦PC5的输入端连接至IC芯片*33的引脚OUTA,电阻R197和二极管D51串联后分别连接
至IC芯片*33的引脚INA+和引脚OUTA,IC芯片*33的引脚INA‑连接至IC芯片U9的引脚INB+,
串联的电阻R204和二极管D50设置于IC芯片*33的引脚INB‑和IC芯片*33的引脚INB+之间后
连接至光耦PC6的输入端,IC芯片U9的引脚OUTB+连接至光耦PC6的输入端,电阻R228和电阻
R226串联连接至光耦PC6的输出端,控制中心CPU的接口CPU26连接至电阻R228和电阻R226
之间。
[0039] 控制中心CPU把电压信号通过CPU26传递给光藕PC6,IC芯片*33的引脚INB+和引脚OUTB通过二极管D50、电阻R204与IC芯片*33的引脚OUTA和引脚INA+形成一个闭环控制电
路,因此可以在输入电压过高时,CPU可以通过该闭环控制电路调控PFC电路的工作状态如
过压保护、欠压保护、过流保护,使电源正常工作。
[0040] 如图2所示,在一些实施例中,PFC电路10还包括稳压模块120,稳压模块120包括:1个IC芯片,1个降压变压器,2个二极管,4个电容,3个电阻,其中,电容C97与电阻R215并联后
连接至IC芯片*38的引脚GND和引脚LIM,并联的电阻R207、电阻R205和电容C96和二极管D52
串联后设置在降压变压器T1的主绕组,降压变压器T1的主绕组连接至IC芯片*38的引脚
DRAN,串联的降压变压器T1的副绕组、二极管D53与电容C99、电容C100并联后分别连接至IC
芯片*38的引脚VDD和引脚COMP。
[0041] IC芯片*38可以是VIPER16,为辅助电源驱动IC,二极管D53是整流二极管,用来给VIPER16供电。电容C101、电容C100是滤波电容,电阻R207、R205、电容C96和二极管D52组成
一个限峰电路,保护VIPER16不易损坏,电阻R215是振动电阻。
[0042] 如图2所示,在一些实施例中,稳压模块120还包括:1个光耦,1个稳压芯片,1个二极管,2个电容,6个电阻,其中,电容C101设置于光耦PC7的输出端和IC芯片*38的引脚COMP
之间,稳压芯片TL431的第3引脚与电阻R223串联后连接至光耦PC7的输入端,串联的电容C7
和电阻R7一端连接至光耦PC7的输入端后其另一端与并联的稳压芯片TL431的第2引脚、电
阻R227并联后依次串联电阻R219、电阻R213、二极管D48和降压变压器T1的输出绕组,电阻
R212的一端连接至二极管D48和电阻R213之间后其另一端连接至光耦PC7的输入端,输出电
源端口设置在二极管D48和电阻R213之间。
[0043] 光藕PC7用作反馈来稳定输出的电压,二极管D48整流输出的电压来为所有IC芯片供电,电阻R212、电阻R7及电容C7组成一个内部频率补偿环路网络,用来实现频率补偿。电
阻R223、稳压芯片TL431组成一个稳压网络,保证输出电压的稳定,T1是降压隔离变压器,把
高压变成低压。
[0044] 通过具体实施方式的说明,应当可对本申请为达成预定目的所采取的技术手段及功效得以更加深入且具体的了解,然而所附图示仅是提供参考与说明之用,并非用来对本
申请加以限制。