一种像素驱动电路及其驱动方法、显示面板以及显示装置转让专利

申请号 : CN202010628792.2

文献号 : CN111785201B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 苏华生付舰航

申请人 : 深圳市华星光电半导体显示技术有限公司

摘要 :

本发明提供一种像素驱动电路及其驱动方法、显示面板以及显示装置,该像素驱动电路包括:所述第一控制模块与第一节点连接,所述第一控制模块接入第一控制信号和第一电源电压;所述第一控制模块用于当所述第一控制信号的电压大于第一预设阈值电压时,在所述第一控制信号的控制下,将所述第一电源电压写入所述第一节点;所述补偿模块分别与所述第一节点以及所述驱动晶体管的源极连接,所述补偿模块接入第三电源电压,所述补偿模块用于在所述第一电源电压的控制下,将所述第三电源电压输入所述驱动晶体管的源极;所述第三电源电压大于所述第一电源电压。本发明的像素驱动电路及其驱动方法、显示面板以及显示装置,能够降低生产成本。

权利要求 :

1.一种像素驱动电路,其特征在于,包括:所述像素驱动电路用于驱动发光器件发光;

所述像素驱动电路包括:

数据写入模块、驱动晶体管、第一控制模块、补偿模块以及第二存储模块;

所述数据写入模块分别接入扫描信号和数据信号,所述数据写入模块与所述驱动晶体管的栅极连接,所述数据写入模块用于在补偿阶段期间在所述扫描信号的控制下,将所述数据信号写入所述驱动晶体管的栅极;

所述第一控制模块与第一节点连接,所述第一控制模块接入第一控制信号和第一电源电压;所述第一控制模块用于当所述第一控制信号的电压增大并大于第一预设阈值电压时,在所述第一控制信号的控制下,将所述第一电源电压写入所述第一节点;

所述补偿模块分别与所述第一节点以及所述驱动晶体管的源极连接,所述补偿模块接入第三电源电压,所述补偿模块用于在所述第一电源电压的控制下,将所述第三电源电压输入所述驱动晶体管的源极;所述第三电源电压大于所述第一电源电压;

所述驱动晶体管的漏极与所述发光器件的第一端连接,所述发光器件的第二端接地;

所述第二存储模块与所述第一节点连接,所述第二存储模块用于存储所述第一电源电压或第二电源电压;

所述像素驱动电路还包括第二控制模块,所述第二控制模块与所述第一节点连接,所述第二控制模块接入第二控制信号和所述第二电源电压;所述第二控制模块用于在所述补偿阶段期间在所述第二控制信号的控制下,将所述第二电源电压写入所述第一节点;所述第二电源电压小于第二预设阈值电压;所述第一电源电压大于所述第二电源电压;

所述补偿模块包括第三晶体管,所述第二预设阈值电压为所述第三晶体管的阈值电压。

2.根据权利要求1所述的像素驱动电路,其特征在于,所述第二控制模块包括第二晶体管;所述第二晶体管的栅极接入所述第二控制信号,所述第二晶体管的源极接入第二电源电压;所述第二晶体管的漏极与所述第一节点连接。

3.根据权利要求1所述的像素驱动电路,其特征在于,所述第二存储模块包括第二电容,所述第二电容的一端与所述第一节点连接,所述第二电容的另一端接地。

4.根据权利要求1所述的像素驱动电路,其特征在于,所述第一控制模块包括第一晶体管;所述第一晶体管的栅极接入所述第一控制信号,所述第一晶体管的源极接入所述第一电源电压;所述第一晶体管的漏极与所述第一节点连接。

5.根据权利要求1所述的像素驱动电路,其特征在于,所述第三晶体管的栅极与所述第一节点连接,所述第三晶体管的源极接入所述第三电源电压;所述第三晶体管的漏极与所述驱动晶体管的源极连接。

6.一种显示面板,其特征在于,包括如权利要求1至5任意一项所述的像素驱动电路。

7.一种显示装置,其特征在于,包括如权利要求6所述的显示面板。

8.一种像素驱动方法,应用于如权利要求1至5任意一项所述的像素驱动电路,其特征在于,各帧周期内的像素驱动方法依次包括补偿阶段、控制阶段以及发光阶段;

所述补偿阶段,在所述扫描信号的控制下,将所述数据信号的电压写入所述驱动晶体管的栅极;

所述控制阶段,所述第一控制信号的电压增大;

所述发光阶段,所述第一控制信号的电压继续增大;当所述第一控制信号的电压大于第一预设阈值电压时,在所述第一控制信号的控制下,将所述第一电源电压写入所述第一节点;以及在所述第一电源电压的控制下,将所述第三电源电压写入所述驱动晶体管的源极,以使所述发光器件发光。

9.根据权利要求8所述的像素驱动方法,其特征在于,所述方法还包括:所述补偿阶段,在所述第二控制信号的控制下,将所述第二电源电压写入所述第一节点。

10.根据权利要求8所述的像素驱动方法,其特征在于,所述控制阶段,所述第一控制信号的电压的最大值小于所述第一预设阈值电压;

在所述发光阶段,所述第一控制信号的电压的最小值大于所述第一预设阈值电压。

说明书 :

一种像素驱动电路及其驱动方法、显示面板以及显示装置

【技术领域】

[0001] 本发明涉及显示技术领域,特别是涉及一种像素驱动电路及其驱动方法、显示面板以及显示装置。
【背景技术】
[0002] 发光器件在不同的电流密度下,发光波普会发生偏移;光学积分球测量发现,在不同的电流下,以发光器件为微型发光二极管(Micro‑LED)为例,发光波长呈现U型变化,如图
1所示,图1中横坐标表示电流,单位为毫安,纵坐标表示峰值波长,单位为nm,且这种现象发
生在绝大部分的发光器件中。
[0003] 当光谱发生偏移时,导致发光器件出现色偏。目前主要通过脉冲宽度调制方式控制发光器件的发光时间来控制亮度,以改善电流变化引起的色偏,然而由于这种方式在一
帧时间内需要进行多次全局扫面,因此使得每一次的扫描时间缩短,从而需要芯片具有更
快的处理能力,导致生产成本较高。
【发明内容】
[0004] 本发明的目的在于提供一种像素驱动电路及其驱动方法、显示面板以及显示装置,能够降低生产成本。
[0005] 为解决上述技术问题,本发明提供一种像素驱动电路,所述像素驱动电路用于驱动发光器件发光;其包括:
[0006] 数据写入模块、驱动晶体管、第一控制模块、补偿模块以及第一存储模块;
[0007] 所述数据写入模块分别接入扫描信号和数据信号,所述数据写入模块与所述驱动晶体管的栅极连接,所述数据写入模块用于在所述扫描信号的控制下,将所述数据信号写
入所述驱动晶体管的栅极;
[0008] 所述第一控制模块与第一节点连接,所述第一控制模块接入第一控制信号和第一电源电压;所述第一控制模块用于当所述第一控制信号的电压大于第一预设阈值电压时,
在所述第一控制信号的控制下,将所述第一电源电压写入所述第一节点;
[0009] 所述补偿模块分别与所述第一节点以及所述驱动晶体管的源极连接,所述补偿模块接入第三电源电压,所述补偿模块用于在所述第一电源电压的控制下,将所述第三电源
电压输入所述驱动晶体管的源极;所述第三电源电压大于所述第一电源电压;
[0010] 所述驱动晶体管的漏极与所述发光器件的第一端连接,所述发光器件的第二端接地。
[0011] 本发明还提供一种显示面板,其包括上述像素驱动电路。
[0012] 本发明还提供一种显示装置,其包括上述显示面板。
[0013] 本发明还提供一种像素驱动方法,其应用于上述像素驱动电路;
[0014] 各帧周期内的像素驱动方法依次包括补偿阶段、控制阶段以及发光阶段;
[0015] 所述补偿阶段,在所述扫描信号的控制下,将所述数据电压写入所述驱动晶体管的栅极;
[0016] 所述控制阶段,所述第一控制电压增大;
[0017] 所述发光阶段,所述第一控制电压继续增大;当所述第一控制电压大于所述第一预设阈值电压时,在所述第一控制电压的控制下,将所述第一电源电压写入所述第一节点;
以及在所述第一电源电压的控制下,将所述第三电源电压写入所述驱动晶体管的源极,以
使所述发光器件发光。
[0018] 本发明的像素驱动电路及其驱动方法、显示面板以及显示装置,包括;所述第一控制模块与第一节点连接,所述第一控制模块接入第一控制信号和第一电源电压;所述第一
控制模块用于当所述第一控制信号的电压大于第一预设阈值电压时,在所述第一控制信号
的控制下,将所述第一电源电压写入所述第一节点;由于当所述第一控制信号的电压大于
第一预设阈值电压时,将所述第一电源电压写入所述第一节点以控制发光器件的发光,从
而避免发光器件出现色偏,此外由于对芯片的要求较低,因此降低了生产成本。
【附图说明】
[0019] 为了更清楚地说明本申请实施例或现有技术中的技术方案,下面对实施例中所需要使用的附图作简单的介绍。下面描述中的附图仅为本申请的部分实施例,对于本领域普
通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图获取其他的附图。
[0020] 图1为现有电流与峰值波长之间的关系图;
[0021] 图2为现有像素驱动电路的结构示意图;
[0022] 图3为图2所示像素驱动电路的驱动时序图;
[0023] 图4为本发明一实施方式的像素驱动电路的结构示意图。
[0024] 图5为本发明另一实施方式的像素驱动电路的结构示意图。
[0025] 图6为图5所示的像素驱动电路的一实施方式的工作时序图。
[0026] 图7为本发明又一实施方式的像素驱动电路的结构示意图。
[0027] 图8为本发明再一实施方式的像素驱动电路的结构示意图。
[0028] 图9为图8所示的像素驱动电路的一实施方式的工作时序图。【具体实施方式】
[0029] 下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于
本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施
例,都属于本申请保护的范围。
[0030] 在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时
针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于
描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特
定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于
描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。
由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在
本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
[0031] 在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可
以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间
接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术
人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
[0032] 在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它
们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特
征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在
第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示
第一特征水平高度小于第二特征。
[0033] 下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并
且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,
这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的
关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以
意识到其他工艺的应用和/或其他材料的使用。
[0034] 如图2所示,现有的像素驱动电路包括:第一晶体管T1、第二晶体管T2以及第三晶体管T3;第一晶体管T1的栅极接入第一扫描信号Scan1,第一晶体管T1的源极接入数据信号
vdata,漏极分别与存储电容Cst的一端以及第三晶体管T3的栅极连接,第二晶体管T2的栅
极接入第二扫描信号Scan2,第二晶体管T2的源极接入vini,漏极分别与存储电容Cst的一
端以及第三晶体管T3的栅极连接,第三晶体管T3的源极与发光器件D0的阴极连接,发光器
件D0的阳极接入高电平电源电压OVDD,第三晶体管T3的漏极接入低电平电源电压OVSS,当
T1开启时,将数据信号vdata输入T3的栅极,T3开启,发光器件D0发光,当T2开启时,将vini
输入T3的栅极,T3关闭,发光器件D0不发光。其中vini的电平与数据信号vdata的电平相反。
[0035] 如图3所示,传统方式一帧(1F,也即1frame)时间内进行面板一次全局扫描,在一实施方式中,脉冲宽度调制(PWM,Pulse Width Modulation))的方式则需要进行(灰色部
分)8次全局扫面,然而一帧的时间是一定的,因此每一次PWM扫描的时间就会变短,从而要
求芯片的扫描的速度要更快、发送数据更快,且对带宽需求更高。低分辨率扫描一次需要扫
描的行数较少,而高分辨率下扫描一次需要扫描的行数更多,因此当其应用在高分辨率的
显示面板时,需要扫描的速度更快,因此容易受到芯片的扫描速率的限制,无法适用于高分
辨率的显示面板中。
[0036] 请参照图4,图4为本发明一实施方式的像素驱动电路的结构示意图。
[0037] 如图4所示,本实施例的像素驱动电路20用于驱动发光器件发光;该像素驱动电路20包括:数据写入模块21、驱动晶体管M0、第一控制模块22以及补偿模块23;在一实施方式
中,该像素驱动电路20还包括第一存储模块24。
[0038] 所述数据写入模块21分别接入扫描信号SC1和数据信号Da,所述数据写入模块21与所述驱动晶体管M0的栅极连接,所述数据写入模块21用于在所述扫描信号SC1的控制下,
将所述数据信号Da写入所述驱动晶体管M0的栅极;
[0039] 所述第一控制模块22与第一节点P连接,所述第一控制模块22接入第一控制信号S1和第一电源电压V1;所述第一控制模块22用于当所述第一控制信号S1的电压大于第一预
设阈值电压时,在所述第一控制信号S1的控制下,将所述第一电源电压V1写入所述第一节
点P;
[0040] 所述补偿模块23分别与所述第一节点P以及所述驱动晶体管M0的源极连接,所述补偿模块23接入第三电源电压ovdd,所述补偿模块23用于在所述第一电源电压V1的控制
下,将所述第三电源电压ovdd输入所述驱动晶体管M0的源极;所述第三电源电压ovdd大于
所述第一电源电压V1;
[0041] 所述驱动晶体管M0的漏极与所述发光器件D1的第一端连接,所述发光器件D1的第二端接地。在一实施方式中,第一端为阳极,第二端为阴极。
[0042] 所述第一存储模块24用于存储所述数据信号Da。
[0043] 在另一实施方式中,如图5所示,所述数据写入模块21包括第四晶体管M4,所述第四晶体管M4的栅极接入扫描信号SC1,所述第四晶体管M4的源极接入数据信号Da,所述第四
晶体管M4的漏极与所述驱动晶体M0管的栅极连接。
[0044] 在一实施方式中,所述第一控制模块22包括第一晶体管M1;所述第一晶体管M1的栅极接入所述第一控制信号S1,所述第一晶体管M1的源极接入第一电源电压V1;所述第一
晶体管M1的漏极与所述第一节点P连接。
[0045] 在一实施方式中,所述补偿模块23包括第三晶体管M3,所述第三晶体管M3的栅极与所述第一节点P连接,所述第三晶体管M3的源极接入第三电源电压ovdd;所述第三晶体管
M3的漏极与所述驱动晶体管M0的源极连接。第三电源电压ovdd大于所述第一电源电压V1。
[0046] 在一实施方式中,所述第一存储模块24包括第一电容C1,所述第一电容C1的一端与第四晶体管M4的漏极连接,所述第一电容C1的另一端与发光器件的第一端连接。
[0047] 上述发光器件D1可为有机发光二极管、微型发光二极管以及miniOLED中的一种。
[0048] 当然,可以理解的,图5仅给出一种示例,并不能对本发明构成限定,各模块的结构不限于图5所示的结构。
[0049] 在一实施方式中,为了提高导电性能,第一晶体管、第三晶体管、第四晶体管以及驱动晶体管为金属氧化物半导体场效应晶体管。
[0050] 在一实施方式中,如图6所示,以第一晶体管至第四晶体管以及驱动晶体管为N型晶体管为例,其中Da1至Dan表示显示面板中第1行至第n行中其中一发光器件输入的数据信
号,n为自然数,对上述像素驱动电路的工作原理进行说明:
[0051] 在初始化阶段(t1时段),所有信号初始化,也即整个像素驱动电路处于初始化阶段;
[0052] 在补偿阶段(t2时段),M4打开,Da写入M0的栅极,此时S1为低电平,因此M1截止,导致M3截止,发光器件D1处于熄灭状态;
[0053] 在控制阶段(t3时段),M4断开,此时S1增大(抬升),但由于S1的最大值较小(M1的栅源之间的压差Vgs小于阈值电压Vth),使得M1处于截止状态,进而导致M3也处于截止状
态,因此发光器件D1处于熄灭状态;
[0054] 在发光阶段(t4时段),S1继续增大(抬升),此时所述第一控制电压S1大于第一预设阈值电压时,也即S1的最小值较大(M1的栅源之间的压差Vgs大于阈值电压Vth),使得M1
处于导通状态,进而导致M3也处于导通状态,因此发光器件发光;
[0055] 因此通过第一控制电压控制M1的Vgs达到Vth的时长,进而控制发光器件的发光时间。
[0056] 需要说明的是,本申请中各晶体管并不限于采用N型管,实际应用中,各晶体管还可以为P型管。当各晶体管为P型管时,可以根据各模块以及晶体管的功能适应调整图6中各
信号的相位即可,例如,当M1、M3、M4、M0均为P型管时,S1、V1、SC1以及Da信号的相位与图6中
示出的各信号相位相反。
[0057] 本申请另一实施例还提供了一种像素驱动方法,应用于任一实施例所述的像素驱动电路,各帧周期内的像素驱动方法依次包括补偿阶段、控制阶段以及发光阶段。
[0058] S101、所述补偿阶段,在所述数据写入模块的控制下,将所述数据电压写入所述驱动晶体管的栅极;
[0059] S102、所述控制阶段,所述第一控制电压增大;
[0060] S103、所述发光阶段,所述第一控制电压继续增大;当所述第一控制电压大于第一预设阈值电压时,在所述第一控制模块的控制下,将所述第一电源电压写入所述第一节点;
以及在所述第一电源电压的控制下,将所述第三电源电压写入所述驱动晶体管的源极,以
使所述发光器件发光。
[0061] 在一实施方式中,所述控制阶段,所述第一控制电压的最大值小于所述第一预设阈值电压;在所述发光阶段,所述第一控制电压的最小值大于所述第一预设阈值电压。其
中,该第一预设阈值电压可为M1的阈值电压Vth。
[0062] 由于通过当控制器件M1的栅源级电压Vgs大于阈值电压Vth时才控制发光器件发光,从而实现对发光器件的亮度的控制;由当M3导通时,ovdd和V1都为恒定电压,使得输入
发光器件的电流为恒定电流,并以此电流驱动发光器件发光,因此可以解决发光器件的波
长漂移的问题,从而避免发光器件出现色偏;此外由于不需要通过脉冲宽度调整的方式进
行驱动,因此具有较长的充电时间,降低了对芯片的要求,进而降低了生产成本;当数据电
压适当大时,电流对阈值电压不敏感,因此不需要考虑晶体管的Vth漂移及补偿问题。
[0063] 请参照图7,图7为本发明另一实施方式的像素驱动电路的结构示意图。
[0064] 如图7所示,在上一实施例的基础上,本实施例的像素驱动电路20还包括:第二控制模块25;在一实施方式中,该像素驱动电路20还可包括第二存储模块26。
[0065] 所述第二控制模块25与所述第一节点P连接,第二控制模块26接入第二控制信号S2和第二电源电压V2;所述第二控制模块26用于在所述第二控制信号S2的控制下,将所述
第二电源电压V2写入所述第一节点;
[0066] 所述第一电源电压V1大于所述第二电源电压V2;所述第二电源电压V2小于第二预设阈值电压,也即所述第二电源电压V2小于所述第三晶体管M3的阈值电压。第二预设阈值
电压为第三晶体管M3的阈值电压。
[0067] 所述第二存储模块26与所述第一节点P连接,所述第二存储模块26用于存储第一电源电压V1或第二电源电压V2。
[0068] 在另一实施方式中,如图8所示,所述第二控制模块25包括第二晶体管M2;所述第二晶体管M2的栅极接入所述第二控制信号S2,所述第二晶体管M2的源极接入第二电源电压
V2;所述第二晶体管M2的漏极与所述第一节点P连接。
[0069] 在一实施方式中,所述第二存储模块26包括第二电容C2,所述第二电容C2的一端与所述第一节点P连接,所述第二电容C2的另一端接地。
[0070] 当然,可以理解的,图8仅给出一种示例,并不能对本发明构成限定,各模块的结构不限于图8所示的结构。
[0071] 在一实施方式中,为了提高导电性能,第一晶体管至第四晶体管以及驱动晶体管为金属氧化物半导体场效应晶体管。
[0072] 在一实施方式中,如图9所示,以第一晶体管至第四晶体管以及驱动晶体管为N型晶体管为例,其中Da1至Dan表示显示面板中第1行至第n行中其中一发光器件输入的数据信
号,对上述像素驱动电路的工作原理进行说明:
[0073] 在初始化阶段(t1时段),所有信号初始化,也即整个像素驱动电路处于初始化阶段;
[0074] 在补偿阶段(t2时段),M4打开,Da写入M0的栅极,M2打开,V2写入第一节点,给C2提供一个初始电位,此时S1为低电平,因此M1截止,导致M3截止,发光器件D1处于熄灭状态;
[0075] 在控制阶段(t3时段),M4和M2均断开,此时S1增大(抬升),但由于S1的最大值较小(M1的栅源之间的压差Vgs小于阈值电压Vth),使得M1处于截止状态,进而导致M3也处于截
止状态,因此发光器件D1处于熄灭状态;
[0076] 在发光阶段(t4时段),S1继续增大(抬升),此时所述第一控制电压S1大于所述第一预设阈值电压时,也即S1的最小值较大(M1的栅源之间的压差Vgs大于阈值电压Vth),使
得M1处于导通状态,进而导致M3也处于导通状态,因此发光器件发光;
[0077] 因此通过第一控制电压控制M1的Vgs达到Vth的时长,进而控制发光器件的发光时间。
[0078] 需要说明的是,本申请中各晶体管并不限于采用N型管,实际应用中,各晶体管还可以为P型管。当各晶体管为P型管时,可以根据各模块以及晶体管的功能适应调整图9中各
信号的相位即可,例如,当M1、M2、M3、M4、M0均为P型管时,S1、S2、V1、V2、SC1以及Da信号的相
位与图9中示出的各信号相位相反。
[0079] 在上一实施例的基础上,由于增加第二控制模块,因此可以缩短M3的栅极电压的增长时间,提高充电效率,此外当增加第二存储模块,第二控制模块还可将M3及时关闭。
[0080] 本申请另一实施例还提供了一种像素驱动方法,应用于任一实施例所述的像素驱动电路,各帧周期内的像素驱动方法依次包括补偿阶段、控制阶段以及发光阶段。
[0081] S201、所述补偿阶段,在所述数据写入模块的控制下,将所述数据电压写入所述驱动晶体管的栅极;以及在所述第二控制模块的控制下,将所述第二电源电压写入所述第一
节点;
[0082] S202、所述控制阶段,所述第一控制电压增大;
[0083] S203、所述发光阶段,所述第一控制电压继续增大;当所述第一控制电压大于第一预设阈值电压时,在所述第一控制电压的控制下,将所述第一电源电压写入所述第一节点;
以及在第一电源电压的控制下,将所述第三电源电压写入所述驱动晶体管的源极,以使所
述发光器件发光。
[0084] 在一实施方式中,所述控制阶段,所述第一控制电压的最大值小于第一预设阈值电压;在所述发光阶段,所述第一控制电压的最小值大于所述第一预设阈值电压。其中,该
第一预设阈值电压可为M1的阈值电压Vth。
[0085] 本申请另一实施例还提供了一种显示面板,该显示面板包括上述任意一实施例所述的像素驱动电路。
[0086] 本申请另一实施例还提供了一种显示装置,所述显示装置包括任一实施例所述的显示面板。需要说明的是,本实施例中的显示装置可以为:显示面板、电子纸、手机、平板电
脑、电视机、笔记本电脑、数码相框、导航仪、可穿戴设备等任何具有2D或3D显示功能的产品
或部件。
[0087] 由于控制第一控制电压的坡度,便能控制Vgs达到Vth的时间,从而控制发光器件的发光时长。由于通过控制器件M1的栅源级电压Vgs大于等于阈值电压Vth时才控制发光器
件发光,从而实现对发光器件的亮度的控制;由当M3导通时,ovdd和V1都为恒定电压,使得
输入发光器件的电流为恒定电流,并以此电流驱动发光器件发光,因此可以解决发光器件
的波长漂移的问题,从而避免发光器件出现色偏;此外由于不需要通过脉冲宽度调整的方
式进行驱动,因此具有较长的充电时间,降低了对芯片的要求,进而降低了生产成本;当数
据电压适当大时,电流对阈值电压不敏感,因此不需要考虑晶体管的Vth漂移及补偿问题。
[0088] 具体的,本实例提供的像素驱动电路的驱动方法具体工作过程和原理可以参照前述实施例的描述,此处不再赘述。
[0089] 本发明的像素驱动电路及其驱动方法、显示面板以及显示装置,包括;所述第一控制模块与第一节点连接,所述第一控制模块接入第一控制信号和第一电源电压;所述第一
控制模块用于当所述第一控制信号的电压大于第一预设阈值电压时,在所述第一控制信号
的控制下,将所述第一电源电压写入所述第一节点;由于当所述第一控制信号的电压大于
第一预设阈值电压时,将所述第一电源电压写入所述第一节点以控制发光器件的发光,从
而避免发光器件出现色偏,此外由于对芯片的要求较低,因此降低了生产成本。
[0090] 综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润
饰,因此本发明的保护范围以权利要求界定的范围为准。