一种微桥结构红外探测器转让专利

申请号 : CN202110783303.5

文献号 : CN113566982B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 翟光杰武佩潘辉翟光强

申请人 : 北京北方高业科技有限公司

摘要 :

本公开涉及一种微桥结构红外探测器,红外探测器中的CMOS测量电路系统和CMOS红外传感结构均使用CMOS工艺制备,CMOS制作工艺包括金属互连工艺、通孔工艺、IMD工艺以及RDL工艺,多层结构的红外探测器中,第一柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构,第二柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构,牺牲层用于使CMOS红外传感结构形成镂空结构,构成牺牲层的材料包括硅、锗或锗硅中的至少一种,采用刻蚀气体并采用post‑CMOS工艺腐蚀牺牲层,刻蚀气体包括氟化氙、氯气、溴气、四氯化碳和氟氯代烃中的至少一种。通过本公开的技术方案,解决了传统MEMS工艺红外探测器的性能低,像素规模低,良率低以及一致性差的问题。

权利要求 :

1.一种微桥结构红外探测器,其特征在于,包括:

CMOS测量电路系统和CMOS红外传感结构,所述CMOS测量电路系统和所述CMOS红外传感结构均使用CMOS工艺制备,在所述CMOS测量电路系统上直接制备所述CMOS红外传感结构;

所述CMOS测量电路系统上方包括至少一层密闭释放隔绝层,所述密闭释放隔绝层用于在制作所述CMOS红外传感结构的释放刻蚀过程中,保护所述CMOS测量电路系统不受工艺影响;

所述CMOS红外传感结构的CMOS制作工艺包括金属互连工艺、通孔工艺、IMD工艺以及RDL工艺,所述CMOS红外传感结构包括至少三层金属互连层、至少三层介质层和多个互连通孔,所述金属互连层至少包括反射层和两层电极层,所述介质层至少包括两层牺牲层和热敏感介质层;其中,所述热敏感介质层用于将其吸收的红外辐射对应的温度变化转化为电阻变化,进而通过所述CMOS测量电路系统将红外目标信号转化成可实现电读出的信号,所述牺牲层用于使所述CMOS红外传感结构形成镂空结构,构成所述牺牲层的材料包括硅、锗或锗硅中的至少一种,采用刻蚀气体并采用post‑CMOS工艺腐蚀所述牺牲层,所述刻蚀气体包括氟化氙、氯气、溴气、四氯化碳或氟氯代烃中的至少一种;

所述CMOS红外传感结构包括由所述反射层和所述热敏感介质层构成的谐振腔以及控制热传递的悬空微桥结构,所述悬空微桥结构包括至少一层梁结构和至少一层吸收板,所述梁结构位于所述吸收板临近或者远离所述CMOS测量电路系统的一侧,所述反射层和所述梁结构之间设置有第一柱状结构且所述第一柱状结构直接电连接所述反射层中的支撑底座和对应的所述梁结构,所述梁结构通过所述第一柱状结构和所述支撑底座与所述CMOS测量电路系统电连接,所述吸收板与所述梁结构之间设置有第二柱状结构且所述第二柱状结构直接电连接对应的所述吸收板和对应的所述梁结构,所述吸收板用于将红外信号转换为电信号并通过所述第二柱状结构和对应的所述梁结构与对应的所述第一柱状结构电连接;

其中,所述红外探测器还包括第一加固结构,所述第一加固结构对应所述第一柱状结构所在位置设置,所述第一加固结构用于增强所述第一柱状结构与所述梁结构之间以及所述第一柱状结构与所述反射层之间的连接稳固性;

所述红外探测器还包括第二加固结构,所述第二加固结构对应所述第二柱状结构所在位置设置,所述第二加固结构用于增强所述第二柱状结构与所述吸收板之间的连接稳固性;

所述第一柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构,所述第二柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构;

所述CMOS测量电路系统用于测量和处理一个或多个所述CMOS红外传感结构形成的阵列电阻值,并将红外信号转化为图像电信号;所述CMOS测量电路系统包括偏压产生电路、列级模拟前端电路和行级电路,所述偏压产生电路的输入端连接所述行级电路的输出端,所述列级模拟前端电路的输入端连接所述偏压产生电路的输出端,所述行级电路中包括行级镜像像元和行选开关,所述列级模拟前端电路中包括盲像元;其中,所述行级电路分布在每个像素内并根据时序产生电路的行选通信号选取待处理信号,并在所述偏压产生电路的作用下输出电流信号至所述列级模拟前端电路以进行电流电压转换输出;

所述行级电路受所述行选开关控制而被选通时向所述偏压产生电路输出第三偏置电压,所述偏压产生电路根据输入的恒压及所述第三偏置电压输出第一偏置电压和第二偏置电压,所述列级模拟前端电路根据所述第一偏置电压和所述第二偏置电压得到两路电流,并对所产生的两路电流之差进行跨阻放大并作为输出电压输出。

2.根据权利要求1所述的微桥结构红外探测器,其特征在于,在所述CMOS测量电路系统的金属互连层上层或者同层制备所述CMOS红外传感结构。

3.根据权利要求1所述的微桥结构红外探测器,其特征在于,所述反射层用于反射红外信号并与所述热敏感介质层形成所述谐振腔,所述反射层包括至少一层金属互连层,所述第一柱状结构采用所述金属互连工艺和所述通孔工艺连接对应的所述梁结构和所述CMOS测量电路系统,所述第二柱状结构采用所述金属互连工艺和所述通孔工艺连接对应的所述吸收板与对应的所述梁结构;

所述梁结构包括第一电极层,或者所述梁结构包括第一介质层和第一电极层,或者所述梁结构包括第一电极层和第二介质层,或者所述梁结构包括第一电极层和第一热敏感介质层,或者所述梁结构包括第一介质层、第一电极层和第二介质层,或者所述梁结构包括第一介质层、第一电极层和第一热敏感介质层,或者所述梁结构包括第一电极层、第一热敏感介质层和第二介质层,或者所述梁结构包括第一介质层、第一电极层、第一热敏感介质层和第二介质层,所述吸收板包括第二电极层和第二热敏感介质层,或者所述吸收板包括第三介质层、第二电极层和第二热敏感介质层,或者所述吸收板包括第二电极层、第二热敏感介质层和第四介质层,或者所述吸收板包括第三介质层、第二电极层、第二热敏感介质层和第四介质层;其中,构成所述第一介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第二介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第三介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第四介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第一热敏感介质层的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种,构成所述第二热敏感介质层的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种;

构成所述第一电极层的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种,构成所述第二电极层的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种。

4.根据权利要求3所述的微桥结构红外探测器,其特征在于,所述反射层和所述悬空微桥结构之间设置有至少一层图案化金属互连层,所述图案化金属互连层位于所述密闭释放隔绝层的上方或者下方并与所述反射层之间电绝缘,所述图案化金属互连层用于调节所述红外探测器的谐振模式;

所述悬空微桥结构包括第三介质层和第四介质层,所述红外探测器还包括超材料结构和/或偏振结构,所述超材料结构或者所述偏振结构为所述第三介质层临近所述CMOS测量电路系统一侧的至少一层金属互连层,或者所述第四介质层远离所述CMOS测量电路系统一侧的至少一层金属互连层,或者所述第三介质层和所述第四介质层中间的且与所述第二电极层电绝缘的至少一层金属互连层,或者,所述第二电极层作为超材料结构层或者偏振结构层。

5.根据权利要求3所述的微桥结构红外探测器,其特征在于,所述第一柱状结构包括至少一层空心柱状结构,所述空心柱状结构内至少设置有所述第一电极层;

所述第一加固结构位于所述第一电极层远离所述CMOS测量电路系统的一侧;或者,所述第一加固结构位于所述第一电极层临近所述CMOS测量电路系统的一侧。

6.根据权利要求3所述的微桥结构红外探测器,其特征在于,所述第二柱状结构包括至少一层空心柱状结构,所述空心柱状结构内至少设置有电极层;

所述第二加固结构位于电极层远离所述CMOS测量电路系统的一侧;或者,所述第二加固结构位于电极层临近所述CMOS测量电路系统的一侧。

7.根据权利要求1所述的微桥结构红外探测器,其特征在于,所述第一柱状结构包括至少一层实心柱状结构,所述实心柱状结构包括实心结构;

所述实心结构的侧壁与对应的所述梁结构和所述CMOS测量电路系统之间的牺牲层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种;或者,所述实心结构的侧壁包覆有至少一层介质层且所述实心结构与一层所述介质层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;或者,所述实心结构的侧壁以及所述实心结构临近所述CMOS测量电路系统的表面包覆有至少一层粘附层,所述第一柱状结构内最外围的所述粘附层远离所述实心结构的侧壁包覆有介质层,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述粘附层的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;

所述红外探测器还包括第一加固结构,所述第一加固结构对应所述第一柱状结构所在位置设置且位于所述第一柱状结构远离所述CMOS测量电路系统的一侧,所述第一加固结构用于增强所述第一柱状结构与所述梁结构之间的连接稳固性,所述第一加固结构包括加重块状结构;

所述加重块状结构位于所述梁结构远离所述CMOS测量电路系统的一侧且所述加重块状结构与所述梁结构接触设置;或者,所述梁结构对应所述第一柱状结构所在位置形成有通孔,所述通孔露出至少部分所述第一柱状结构,所述加重块状结构包括填充所述通孔的第一部分和位于所述通孔外的第二部分,所述第二部分的正投影覆盖所述第一部分的正投影。

8.根据权利要求1所述的微桥结构红外探测器,其特征在于,所述第二柱状结构包括至少一层实心柱状结构,所述实心柱状结构包括实心结构;

所述实心结构的侧壁与对应的所述梁结构和对应的所述吸收板之间的牺牲层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种;或者,所述实心结构的侧壁包覆有至少一层介质层且所述实心结构与一层所述介质层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;或者,所述实心结构的侧壁以及所述实心结构临近所述CMOS测量电路系统的表面包覆有至少一层粘附层,所述第二柱状结构内最外围的所述粘附层远离所述实心结构的侧壁包覆有介质层,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述粘附层的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;

所述红外探测器还包括第二加固结构,所述第二加固结构对应所述第二柱状结构所在位置设置且位于所述第二柱状结构远离所述CMOS测量电路系统的一侧,所述梁结构位于所述吸收板临近所述CMOS测量电路系统的一侧,所述第二加固结构用于增强所述第二柱状结构与所述吸收板之间的连接稳固性,所述第二加固结构包括加重块状结构;

所述加重块状结构位于所述吸收板远离所述CMOS测量电路系统的一侧且所述加重块状结构与所述吸收板接触设置;或者,所述吸收板对应所述第二柱状结构所在位置形成有通孔,所述通孔露出至少部分所述第二柱状结构,所述加重块状结构包括填充所述通孔的第一部分和位于所述通孔外的第二部分,所述第二部分的正投影覆盖所述第一部分的正投影。

9.根据权利要求3所述的微桥结构红外探测器,其特征在于,所述梁结构包括热对称结构;

所述悬空微桥结构包括第一介质层和第二介质层,相对设置的所述梁结构之间的所述第一介质层和/或所述第二介质层形成图案化膜层结构,所述图案化膜层结构包括多个条状图案,所述条状图案相对于所述梁结构对称设置;

所述吸收板上形成有至少一个孔状结构,所述孔状结构至少贯穿所述吸收板中的介质层;和/或,所述梁结构上形成有至少一个孔状结构。

10.根据权利要求1所述的微桥结构红外探测器,其特征在于,所述密闭释放隔绝层位于所述CMOS测量电路系统和所述CMOS红外传感结构之间的界面和/或位于所述CMOS红外传感结构中;

所述密闭释放隔绝层至少包含一层介质层,构成所述密闭释放隔绝层的介质材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种。

11.根据权利要求10所述的微桥结构红外探测器,其特征在于,所述密闭释放隔绝层位于所述反射层远离所述CMOS测量电路系统的一侧,所述反射层和所述密闭释放隔绝层之间设置有至少一层介质层,构成所述介质层的材料包括锗、硅或锗硅中的至少一种。

12.根据权利要求1所述的微桥结构红外探测器,其特征在于,所述红外探测器是基于

3nm、7nm、10nm、14nm、22nm、28nm、32nm、45nm、65nm、90nm、130nm、150nm、180nm、250nm或

350nm CMOS工艺制程;

构成所述金属互连层的金属连线材料包括铝、铜、钨、钛、镍、铬、铂、银、钌或钴中的至少一种。

说明书 :

一种微桥结构红外探测器

技术领域

[0001] 本公开涉及红外探测技术领域,尤其涉及一种微桥结构红外探测器。

背景技术

[0002] 监控市场、车辅市场、家居市场、智能制造市场以及手机应用等领域都对非制冷高性能的芯片有着强烈的需求,且对芯片性能的好坏、性能的一致性以及产品的价格都有一定的要求,每年预计有亿颗以上芯片的潜在需求,而目前的工艺方案和架构无法满足市场需求。
[0003] 目前红外探测器采用的是测量电路和红外传感结构结合的方式,测量电路采用CMOS(Complementary Metal‑Oxide‑Semiconductor,互补金属氧化物半导体)工艺制备,而红外传感结构采用MEMS(Micro‑Electro‑Mechanical System,微电子机械系统)工艺制备,导致存在如下问题:
[0004] (1)红外传感结构采用MEMS工艺制备,以聚酰亚胺作为牺牲层,与CMOS工艺不兼容。
[0005] (2)聚酰亚胺作为牺牲层,存在释放不干净影响探测器芯片真空度的问题,还会使后续薄膜生长温度受限制,不利于材料的选择。
[0006] (3)聚酰亚胺会造成谐振腔高度不一致,工作主波长难以保证。
[0007] (4)MEMS工艺制程的控制远差于CMOS工艺,芯片的性能一致性和探测性能都会受到制约。
[0008] (5)MEMS产能低,良率低,成本高,不能实现大规模批量生产。
[0009] (6)MEMS现有的工艺能力不足以支撑更高性能的探测器制备,更小的线宽以及更薄的膜厚,不利于实现芯片的小型化。

发明内容

[0010] 为了解决上述技术问题或者至少部分地解决上述技术问题,本公开提供了一种微桥结构红外探测器,解决了传统MEMS工艺红外探测器的性能低,像素规模低,良率低以及一致性差的问题。
[0011] 本公开提供了一种微桥结构红外探测器,包括:
[0012] CMOS测量电路系统和CMOS红外传感结构,所述CMOS测量电路系统和所述CMOS红外传感结构均使用CMOS工艺制备,在所述CMOS测量电路系统上直接制备所述CMOS红外传感结构;
[0013] 所述CMOS测量电路系统上方包括至少一层密闭释放隔绝层,所述密闭释放隔绝层用于在制作所述CMOS红外传感结构的释放刻蚀过程中,保护所述CMOS测量电路系统不受工艺影响;
[0014] 所述CMOS红外传感结构的CMOS制作工艺包括金属互连工艺、通孔工艺、IMD工艺以及RDL工艺,所述CMOS红外传感结构包括至少三层金属互连层、至少三层介质层和多个互连通孔,所述金属互连层至少包括反射层和两层电极层,所述介质层至少包括两层牺牲层和热敏感介质层;其中,所述热敏感介质层用于将其吸收的红外辐射对应的温度变化转化为电阻变化,进而通过所述CMOS测量电路系统将红外目标信号转化成可实现电读出的信号,所述牺牲层用于使所述CMOS红外传感结构形成镂空结构,构成所述牺牲层的材料包括硅、锗或锗硅中的至少一种,采用刻蚀气体并采用post‑CMOS工艺腐蚀所述牺牲层,所述刻蚀气体包括氟化氙、氯气、溴气、四氯化碳或氟氯代烃中的至少一种;
[0015] 所述CMOS红外传感结构包括由所述反射层和所述热敏感介质层构成的谐振腔以及控制热传递的悬空微桥结构,所述悬空微桥结构包括至少一层梁结构和至少一层吸收板,所述梁结构位于所述吸收板临近或者远离所述CMOS测量电路系统的一侧,所述反射层和所述梁结构之间设置有第一柱状结构且所述第一柱状结构直接电连接所述反射层中的支撑底座和对应的所述梁结构,所述梁结构通过所述第一柱状结构和所述支撑底座与所述CMOS测量电路系统电连接,所述吸收板与所述梁结构之间设置有第二柱状结构且所述第二柱状结构直接电连接对应的所述吸收板和对应的所述梁结构,所述吸收板用于将红外信号转换为电信号并通过所述第二柱状结构和对应的所述梁结构与对应的所述第一柱状结构电连接;
[0016] 所述第一柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构,所述第二柱状结构包括至少一层实心柱状结构和/或至少一层空心柱状结构;
[0017] 所述CMOS测量电路系统用于测量和处理一个或多个所述CMOS红外传感结构形成的阵列电阻值,并将红外信号转化为图像电信号;所述CMOS测量电路系统包括偏压产生电路、列级模拟前端电路和行级电路,所述偏压产生电路的输入端连接所述行级电路的输出端,所述列级模拟前端电路的输入端连接所述偏压产生电路的输出端,所述行级电路中包括行级镜像像元和行选开关,所述列级模拟前端电路中包括盲像元;其中,所述行级电路分布在每个像素内并根据时序产生电路的行选通信号选取待处理信号,并在所述偏压产生电路的作用下输出电流信号至所述列级模拟前端电路以进行电流电压转换输出;
[0018] 所述行级电路受所述行选开关控制而被选通时向所述偏压产生电路输出第三偏置电压,所述偏压产生电路根据输入的恒压及所述第三偏置电压输出第一偏置电压和第二偏置电压,所述列级模拟前端电路根据所述第一偏置电压和所述第二偏置电压得到两路电流,并对所产生的两路电流之差进行跨阻放大并作为输出电压输出。
[0019] 可选地,在所述CMOS测量电路系统的金属互连层上层或者同层制备所述CMOS红外传感结构。
[0020] 可选地,所述反射层用于反射红外信号并与所述热敏感介质层形成所述谐振腔,所述反射层包括至少一层金属互连层,所述第一柱状结构采用所述金属互连工艺和所述通孔工艺连接对应的所述梁结构和所述CMOS测量电路系统,所述第二柱状结构采用所述金属互连工艺和所述通孔工艺连接对应的所述吸收板与对应的所述梁结构;
[0021] 所述梁结构包括第一电极层,或者所述梁结构包括第一介质层和第一电极层,或者所述梁结构包括第一电极层和第二介质层,或者所述梁结构包括第一电极层和第一热敏感介质层,或者所述梁结构包括第一介质层、第一电极层和第二介质层,或者所述梁结构包括第一介质层、第一电极层和第一热敏感介质层,或者所述梁结构包括第一电极层、第一热敏感介质层和第二介质层,或者所述梁结构包括第一介质层、第一电极层、第一热敏感介质层和第二介质层,所述吸收板包括第二电极层和第二热敏感介质层,或者所述吸收板包括第三介质层、第二电极层和第二热敏感介质层,或者所述吸收板包括第二电极层、第二热敏感介质层和第四介质层,或者所述吸收板包括第三介质层、第二电极层、第二热敏感介质层和第四介质层;其中,构成所述第一介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第二介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第三介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第四介质层的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成所述第一热敏感介质层的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种,构成所述第二热敏感介质层的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种;
[0022] 构成所述第一电极层的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种,构成所述第二电极层的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种。
[0023] 可选地,所述反射层和所述悬空微桥结构之间设置有至少一层图案化金属互连层,所述图案化金属互连层位于所述密闭释放隔绝层的上方或者下方并与所述反射层之间电绝缘,所述图案化金属互连层用于调节所述红外探测器的谐振模式;
[0024] 所述悬空微桥结构包括第三介质层和第四介质层,所述红外探测器还包括超材料结构和/或偏振结构,所述超材料结构或者所述偏振结构为所述第三介质层临近所述CMOS测量电路系统一侧的至少一层金属互连层,或者所述第四介质层远离所述CMOS测量电路系统一侧的至少一层金属互连层,或者所述第三介质层和所述第四介质层中间的且与所述第二电极层电绝缘的至少一层金属互连层,或者,所述第二电极层作为超材料结构层或者偏振结构层。
[0025] 可选地,所述第一柱状结构包括至少一层空心柱状结构,所述空心柱状结构内至少设置有所述第一电极层;
[0026] 所述红外探测器还包括第一加固结构,所述第一加固结构对应所述第一柱状结构所在位置设置,所述第一加固结构用于增强所述第一柱状结构与所述梁结构之间以及所述第一柱状结构与所述反射层之间的连接稳固性;
[0027] 所述第一加固结构位于所述第一电极层远离所述CMOS测量电路系统的一侧;或者,所述第一加固结构位于所述第一电极层临近所述CMOS测量电路系统的一侧。
[0028] 可选地,所述第二柱状结构包括至少一层空心柱状结构,所述空心柱状结构内至少设置有电极层;
[0029] 所述红外探测器还包括第二加固结构,所述第二加固结构对应所述第二柱状结构所在位置设置,所述第二加固结构用于增强所述第二柱状结构与所述吸收板之间的连接稳固性;
[0030] 所述第二加固结构位于电极层远离所述CMOS测量电路系统的一侧;或者,所述第二加固结构位于电极层临近所述CMOS测量电路系统的一侧。
[0031] 可选地,所述第一柱状结构包括至少一层实心柱状结构,所述实心柱状结构包括实心结构;
[0032] 所述实心结构的侧壁与对应的所述梁结构和所述CMOS测量电路系统之间的牺牲层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种;或者,
[0033] 所述实心结构的侧壁包覆有至少一层介质层且所述实心结构与一层所述介质层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;或者,
[0034] 所述实心结构的侧壁以及所述实心结构临近所述CMOS测量电路系统的表面包覆有至少一层粘附层,所述第一柱状结构内最外围的所述粘附层远离所述实心结构的侧壁包覆有介质层,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述粘附层的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;
[0035] 所述红外探测器还包括第一加固结构,所述第一加固结构对应所述第一柱状结构所在位置设置且位于所述第一柱状结构远离所述CMOS测量电路系统的一侧,所述第一加固结构用于增强所述第一柱状结构与所述梁结构之间的连接稳固性,所述第一加固结构包括加重块状结构;
[0036] 所述加重块状结构位于所述梁结构远离所述CMOS测量电路系统的一侧且所述加重块状结构与所述梁结构接触设置;或者,所述梁结构对应所述第一柱状结构所在位置形成有通孔,所述通孔露出至少部分所述第一柱状结构,所述加重块状结构包括填充所述通孔的第一部分和位于所述通孔外的第二部分,所述第二部分的正投影覆盖所述第一部分的正投影。
[0037] 可选地,所述第二柱状结构包括至少一层实心柱状结构,所述实心柱状结构包括实心结构;
[0038] 所述实心结构的侧壁与对应的所述梁结构和对应的所述吸收板之间的牺牲层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种;或者,
[0039] 所述实心结构的侧壁包覆有至少一层介质层且所述实心结构与一层所述介质层接触设置,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;或者,
[0040] 所述实心结构的侧壁以及所述实心结构临近所述CMOS测量电路系统的表面包覆有至少一层粘附层,所述第二柱状结构内最外围的所述粘附层远离所述实心结构的侧壁包覆有介质层,构成所述实心结构的材料包括钨、铜或铝中的至少一种,构成所述粘附层的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成所述介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种;
[0041] 所述红外探测器还包括第二加固结构,所述第二加固结构对应所述第二柱状结构所在位置设置且位于所述第二柱状结构远离所述CMOS测量电路系统的一侧,所述梁结构位于所述吸收板临近所述CMOS测量电路系统的一侧,所述第二加固结构用于增强所述第二柱状结构与所述吸收板之间的连接稳固性,所述第二加固结构包括加重块状结构;
[0042] 所述加重块状结构位于所述吸收板远离所述CMOS测量电路系统的一侧且所述加重块状结构与所述吸收板接触设置;或者,所述吸收板对应所述第二柱状结构所在位置形成有通孔,所述通孔露出至少部分所述第二柱状结构,所述加重块状结构包括填充所述通孔的第一部分和位于所述通孔外的第二部分,所述第二部分的正投影覆盖所述第一部分的正投影。
[0043] 可选地,所述梁结构包括热对称结构;
[0044] 所述悬空微桥结构包括第一介质层和第二介质层,相对设置的所述梁结构之间的所述第一介质层或和/或所述第二介质层形成图案化膜层结构,所述图案化膜层结构包括多个条状图案,所述条状图案相对于所述梁结构对称设置;
[0045] 所述吸收板上形成有至少一个孔状结构,所述孔状结构至少贯穿所述吸收板中的介质层;和/或,所述梁结构上形成有至少一个孔状结构。
[0046] 可选地,所述密闭释放隔绝层位于所述CMOS测量电路系统和所述CMOS红外传感结构之间的界面和/或位于所述CMOS红外传感结构中;
[0047] 所述密闭释放隔绝层至少包含一层介质层,构成所述密闭释放隔绝层的介质材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种。
[0048] 可选地,所述密闭释放隔绝层位于所述反射层远离所述CMOS测量电路系统的一侧,所述反射层和所述密闭释放隔绝层之间设置有至少一层介质层,构成所述介质层的材料包括锗、硅或锗硅中的至少一种。
[0049] 可选地,所述红外探测器是基于3nm、7nm、10nm、14nm、22nm、28nm、32nm、45nm、65nm、90nm、130nm、150nm、180nm、250nm或350nm CMOS工艺制程;
[0050] 构成所述金属互连层的金属连线材料包括铝、铜、钨、钛、镍、铬、铂、银、钌或钴中的至少一种。
[0051] 本公开实施例提供的技术方案现有技术相比具有如下优点:
[0052] 本公开实施例利用CMOS工艺实现了CMOS测量电路系统和CMOS红外传感结构在CMOS生产线上一体化制备,相较于MEMS工艺,CMOS不存在工艺兼容问题,解决了MEMS工艺面临的技术难点,采用CMOS工艺产线工艺制备红外探测器也可以减小运输成本,减少运输等问题造成的风险;红外探测器以硅、锗或者锗硅中的至少一种作为牺牲层,硅、锗以及锗硅与CMOS工艺完全兼容,制备工艺简单且易于控制,CMOS工艺也不会出现牺牲层聚酰亚胺释放不干净影响探测器芯片真空度的问题,且后续薄膜生长温度不受牺牲层材料的限制,可以实现牺牲层多层工艺设计,不受工艺限制,可以很容易地利用牺牲层实现平坦化,降低工艺难度和可能存在的风险;一体化CMOS工艺制备的红外探测器可实现芯片高良品率、低成本、高产能且大规模集成化生产的目标,为红外探测器提供更广阔的应用市场;基于CMOS工艺的红外探测器可以使红外探测器实现特征结构更小的尺寸和更薄的膜厚,使得红外探测器占空比更大、热导更低、热容更小,从而使得红外探测器的探测灵敏度更高、探测距离更远以及探测性能更好;基于CMOS工艺的红外探测器,可以使探测器像元尺寸更小,实现相同阵列像素下更小的芯片面积,更利于实现芯片小型化;基于CMOS工艺的红外探测器,工艺产线成熟,工艺控制精度更高,可以更好地达到设计要求,产品的一致性更好,更利于电路片调整性能,更利于产业化批量生产。

附图说明

[0053] 此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
[0054] 为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0055] 图1为本公开实施例提供的一种红外探测器像元的立体结构示意图;
[0056] 图2为本公开实施例提供的一种红外探测器像元的剖面结构示意图;
[0057] 图3为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0058] 图4为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0059] 图5为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0060] 图6为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0061] 图7为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0062] 图8为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0063] 图9为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0064] 图10为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0065] 图11为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0066] 图12为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0067] 图13为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0068] 图14为本公开实施例提供的一种CMOS测量电路系统的结构示意图;
[0069] 图15为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0070] 图16为本公开实施例提供的另一种红外探测器像元的立体结构示意图;
[0071] 图17为本公开实施例提供的另一种红外探测器像元的立体结构示意图;
[0072] 图18为本公开实施例提供的另一种红外探测器像元的立体结构示意图;
[0073] 图19为本公开实施例提供的另一种红外探测器像元的立体结构示意图;
[0074] 图20为本公开实施例提供的一种偏振结构的俯视结构示意图;
[0075] 图21为本公开实施例提供的另一种偏振结构的俯视结构示意图;
[0076] 图22为本公开实施例提供的另一种偏振结构的俯视结构示意图;
[0077] 图23为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0078] 图24为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0079] 图25为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0080] 图26为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0081] 图27为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0082] 图28为本公开实施例提供的另一种红外探测器像元的剖面结构示意图;
[0083] 图29为本公开实施例提供的另一种红外探测器像元的立体结构示意图;
[0084] 图30为图29所示结构的俯视结构示意图;
[0085] 图31为本公开实施例提供的一种第一介质层的俯视结构示意图。

具体实施方式

[0086] 为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。
[0087] 在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。
[0088] 图1为本公开实施例提供的一种红外探测器像元的立体结构示意图,图2为本公开实施例提供的一种红外探测器像元的剖面结构示意图。结合图1和图2,红外探测器包括多个阵列排布的红外探测器像元,基于CMOS工艺的红外探测器包括CMOS测量电路系统1和CMOS红外传感结构2,CMOS测量电路系统1和CMOS红外传感结构2均使用CMOS工艺制备,在CMOS测量电路系统1上直接制备CMOS红外传感结构2。
[0089] 具体地,CMOS红外传感结构2用于将外部红外信号转换为电信号并传输至CMOS测量电路系统1,CMOS测量电路系统1根据接收到的电信号反映出对应红外信号的温度信息,实现红外探测器的温度检测功能。设置CMOS测量电路系统1和CMOS红外传感结构2均使用CMOS工艺制备,在CMOS测量电路系统1上直接制备CMOS红外传感结构2,即先采用CMOS工艺制备CMOS测量电路系统1,再利用CMOS生产线以及该生产线兼容的各项工艺的参数,利用CMOS工艺连续制备CMOS红外传感结构2。
[0090] 由此,本公开实施例利用CMOS工艺实现了CMOS测量电路系统1和CMOS红外传感结构2在CMOS生产线上一体化制备,相较于MEMS工艺,CMOS不存在工艺兼容问题,解决了MEMS工艺面临的技术难点,采用CMOS产线工艺制备红外探测器也可以减小运输成本,减少运输等问题造成的风险;红外探测器以硅、锗或锗硅中的至少一种作为牺牲层,硅、锗以及锗硅与CMOS工艺完全兼容,制备工艺简单且易于控制,CMOS工艺也不会出现牺牲层聚酰亚胺释放不干净影响探测器芯片真空度的问题,且后续薄膜生长温度不受牺牲层材料的限制,可以实现牺牲层多层工艺设计,不受工艺限制,可以很容易地利用牺牲层实现平坦化,降低工艺难度和可能存在的风险;一体化CMOS工艺制备的红外探测器可实现芯片高良品率、低成本、高产能且大规模集成化生产的目标,为红外探测器提供更广阔的应用市场;基于CMOS工艺的红外探测器可以使红外探测器实现特征结构更小的尺寸和更薄的膜厚,使得红外探测器占空比更大、热导更低、热容更小,从而使得红外探测器的探测灵敏度更高、探测距离更远以及探测性能更好;基于CMOS工艺的红外探测器,可以使探测器像元尺寸更小,实现相同阵列像素下更小的芯片面积,更利于实现芯片小型化;基于CMOS工艺的红外探测器,工艺产线成熟,工艺控制精度更高,可以更好地达到设计要求,产品的一致性更好,更利于电路片调整性能,更利于产业化批量生产。
[0091] 结合图1和图2,CMOS红外传感结构2包括由反射层4和热敏感介质层构成的谐振腔以及控制热传递的悬空微桥结构40。具体地,CMOS红外传感结构2包括位于CMOS测量电路系统1上的反射层4以及控制热传递的悬空微桥结构40,悬空微桥结构40包括吸收板10,吸收板10包括热敏感介质层,反射层4与热敏感介质层之间构成谐振腔。悬空微桥结构40包括至少一层梁结构11和至少一层吸收板10,梁结构11位于吸收板10临近或者远离CMOS测量电路系统1的一侧,图1示例性地设置悬空微桥结构40包括一层梁结构11和一层吸收板10,且梁结构11位于吸收板10临近CMOS测量电路系统1的一侧。
[0092] 反射层4和梁结构11之间设置有第一柱状结构61且第一柱状结构61直接电连接反射层4中的支撑底座42和对应的梁结构11,梁结构11通过第一柱状结构61和支撑底座42与CMOS测量电路系统1电连接,第一柱状结构61用于在反射层4和对应的梁结构11之间的牺牲层释放后支撑对应的梁结构11。吸收板10与梁结构11之间设置有第二柱状结构62且第二柱状结构62直接电连接对应的吸收板10和对应的梁结构11,吸收板10用于将红外信号转换为电信号并通过第二柱状结构62和对应的梁结构11与对应的第一柱状结构61电连接,即吸收板10经由红外信号转换来的电信号依次通过第二柱状结构62、梁结构11、第一柱状结构61和支撑底座42传输至CMOS测量电路系统1,CMOS测量电路系统1处理接收到的电信号以反映出温度信息,实现红外探测器非接触式的红外温度检测,第二柱状结构62用于在对应的吸收板10与对应的梁结构11之间的牺牲层释放掉后支撑对应的梁结构11或吸收板10。
[0093] 需要说明的是,上述实施例所述的第一柱状结构61直接电连接反射层4中的支撑底座42和梁结构11,是指第一柱状结构61仅具有两个电连接端,第一柱状结构61的一个电连接端直接电连接支撑底座42,第一柱状结构61的另一个电连接端直接电连接距离第一柱状结构61的该电连接端最近的梁结构11。上述实施例所述的第二柱状结构62直接电连接吸收板10和梁结构11,是指第二柱状结构62仅具有两个电连接端,第二柱状结构62的一个电连接端直接电连接距离第二柱状结构62该电连接端最近的吸收板10,第二柱状结构62的另一个电连接端直接电连接距离第二柱状结构62的该电连接端最近的梁结构11。
[0094] CMOS红外传感结构2通过不同的电极结构输出正电信号和接地电信号,正电信号和接地电信号通过不同组柱状结构传输至对应的支撑底座42,一组柱状结构包括一个第一柱状结构61和一个第二柱状结构62。示例性地,可以设置沿平行于CMOS测量电路系统1的方向,CMOS红外传感结构2包括两组柱状结构,可以设置其中一组柱状结构用于传输正电信号,另一组柱状结构用于传输接地电信号。也可以如图1所示,设置沿平行于CMOS测量电路系统1的方向,CMOS红外传感结构2包括四组柱状结构,四组柱状结构可以两两为一组分别传输正电信号和接地电信号,由于红外探测器包括多个阵列排布的红外探测器像元,四组柱状结构也可以选择其中的两组柱状结构分别传输正电信号和接地电信号,另外两组柱状结构供给相邻的红外探测器像元进行电信号的传输。另外,反射层4包括反射板41和支撑底座42,反射层4的一部分用于充当第一柱状结构61与CMOS测量电路系统1电连接的电介质,即支撑底座42,反射板41则用于反射红外线至悬空微桥结构40中的热敏感介质层,配合反射层4和悬空微桥结构40中的热敏感介质层之间形成的谐振腔实现红外线的二次吸收,以提高红外探测器的红外吸收率,优化红外探测器的红外探测性能。
[0095] 图3为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。如图3所示,也可以设置悬空微桥结构40包括多层梁结构11,图3示例性地设置悬空微桥结构40包括两层梁结构11,例如包括第一层梁结构111和第二层梁结构112,第一层梁结构111位于第二层梁结构112远离CMOS测量电路系统1的一侧,第一层梁结构111和第二层梁结构112之间同样设置有柱状结构113,该柱状结构113用于在第一层梁结构111和第二层梁结构112之间的牺牲层释放后支撑第一层梁结构111。吸收板10中的电极层通过第二柱状结构62与第一层梁结构111中的电极层电连接,第一层梁结构111中的电极层通过第一层梁结构111和第二层梁结构112之间的柱状结构113与第二层梁结构112中的电极层电连接,第二层梁结构112中的电极层与第一柱状结构61电连接,吸收板10经由红外信号转换出来的电信号依次经过第二柱状结构62、第一层梁结构111、第一层梁结构111和第二层梁结构112之间的柱状结构113、第二层梁结构112、第一柱状结构61与支撑底座42传输至CMOS测量电路系统1。其中,第一柱状结构61直接电连接支撑底座42和距离CMOS测量电路系统1最近的梁结构11,第二柱状结构62直接电连接距离CMOS测量电路系统1最近的吸收板10和距离该吸收板10最近的梁结构11。
[0096] 图4为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。如图4所示,也可以设置悬空微桥结构40包括多层吸收板10,图4示例性地设置悬空微桥结构40包括两层吸收板10,例如包括第一层吸收板1001和第二层吸收板1002,第一层吸收板1001位于第二层吸收板1002远离CMOS测量电路系统1的一侧,第一层吸收板1001和第二层吸收板1002之间同样设置有柱状结构1003,该柱状结构1003用于在第一层吸收板1001和第二层吸收板1002之间的牺牲层释放后支撑第一层吸收板1001。第一层吸收板1001和第二层吸收板
1002均包括电极层,二者中的电极层可以通过第一层吸收板1001和第二层吸收板1002之间的柱状结构1003电连接,二者中的电极层也可以不电连接,第二层吸收板1002中的电极层通过第二柱状结构62与梁结构11中的电极层电连接,梁结构11中的电极层通过第一柱状结构61与支撑底座42电连接,吸收板10经由红外信号转换出来的电信号依次经过第二柱状结构62、梁结构11、第一柱状结构61与支撑底座42传输至CMOS测量电路系统1。另外,第一层吸收板1001和第二层吸收板1002内的热敏感介质层采用的材料可以相同也可以不同,设置悬空微桥结构40包括多层吸收板10,不同吸收板10中的热敏感介质层对应的谐振腔的高度不同,使得红外探测器可以吸收不同波段的红外辐射。其中,第一柱状结构61直接电连接支撑底座42和距离CMOS测量电路系统1最近的梁结构11,第二柱状结构62直接电连接距离CMOS测量电路系统1最近的吸收板10和距离该吸收板10最近的梁结构11。
[0097] 图5为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。与图1至图4所示结构不同的是,图5所示结构的红外探测器设置梁结构11位于吸收板10远离CMOS测量电路系统1的一侧,且图5示例性地设置悬空微桥结构40包括一层梁结构11和一层吸收板
10。具体地,吸收板10中的电极层通过第二柱状结构62与梁结构11中的电极层电连接,梁结构11中的电极层通过第一柱状结构61与支撑底座42电连接,吸收板10经由红外信号转换出来的电信号依次经过第二柱状结构62、梁结构11、第一柱状结构61与支撑底座42传输至CMOS测量电路系统1。其中,当悬空微桥结构40包括多层梁结构11和多层吸收板10且梁结构
11位于吸收板10远离CMOS测量电路系统1的一侧时,第一柱状结构61直接电连接支撑底座
42和距离CMOS测量电路系统1最远的梁结构11,第二柱状结构62直接电连接距离CMOS测量电路系统1最远的吸收板10和距离该吸收板10最近的梁结构11。
[0098] 第一柱状结构61包括至少一层实心柱状结构和/或至少一层空心柱状结构,第二柱状结构62包括至少一层实心柱状结构和/或至少一层空心柱状结构,即第一柱状结构61可以包括至少一层实心柱状结构,也可以包括至少一层空心柱状结构,也可以包括至少一层实心柱状结构和至少一层空心柱状结构,第二柱状结构62可以包括至少一层实心柱状结构,也可以包括至少一层空心柱状结构,也可以包括至少一层实心柱状结构和至少一层空心柱状结构。图2示例性地设置第一柱状结构61包括一层空心柱状结构,即在第一柱状结构61所在位置形成空心结构,第二柱状结构62包括一层空心柱状结构,即在第二柱状结构62所在位置形成空心结构,空心柱状结构有利于减小第一柱状结构61以及第二柱状结构62的热导,进而降低第一柱状结构61以及第二柱状结构62产生的热传导对悬空微桥结构40生成的电信号的影响,有利于提升红外探测器像元以及包括该红外探测器像元的红外探测器的红外探测性能。
[0099] 图6为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。结合图1和图6,图6示例性地设置第一柱状结构61包括一层实心柱状结构,即在第一柱状结构61所在位置形成实心金属结构,第二柱状结构62包括一层实心柱状结构,即在第二柱状结构62所在位置形成实心金属结构,实心柱状结构的力学稳定性较好,提高了第一柱状结构61与梁结构11和支撑底座42,以及第二柱状结构62与梁结构11和吸收板10之间的支撑连接稳定性,进而提高了红外传感器像元以及包括红外探测器像元的红外探测器的结构稳定性。另外,金属实心柱状结构的电阻较小,有利于减小吸收板与CMOS测量电路系统1之间进行电信号传输过程中的信号损失,提升了红外探测器的红外探测性能,且金属实心柱状结构的尺寸更易精确控制,即实心柱状结构可以实现更小尺寸的柱状结构,有利于满足更小的芯片尺寸需求,实现红外探测器的小型化。
[0100] 图7为本公开实施例提供的另一种红外探测器像元的剖面结构示意图,图8为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图7示例性地设置第一柱状结构61包括一层实心柱状结构,即在第一柱状结构61所在位置形成实心金属结构,第二柱状结构62包括一层空心柱状结构,即在第二柱状结构62所在位置形成空心。图8示例性地设置第一柱状结构61包括一层实心柱状结构,即在第一柱状结构61所在位置形成空心,第二柱状结构62包括一层实心柱状结构,即在第二柱状结构62所在位置形成实心金属结构,使得图7和图8所示的红外探测器同时具备上述实施例所述的空心柱状结构和实心柱状结构的优点。另外,结合图1至图8,设置吸收板9和梁结构10位于不同层,梁结构10不影响吸收板9所占面积,有利于增加吸收板10所占面积,提高红外探测器的红外探测灵敏度。
[0101] 图9为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。结合图1和图9,第一柱状结构61和和第二柱状结构62均可以包括多层实心柱状结构,图9以第一柱状结构61为例示意性地示出了第一柱状结构61包括两层实心柱状结构,即第一柱状结构61包括实心柱状结构610和实心柱状结构620,第二柱状结构62同样也可以采用类似图9所示的第一柱状结构61采用的多层实心柱状结构的设置方式,以使得红外探测器具备上述实施例所述的实心柱状结构的优点。也可以设置第一柱状结构61和第二柱状结构62均包括多层空心柱状结构,以使得红外探测器具备上述实施例所述的空心柱状结构的优点。另外,设置第一柱状结构61和第二柱状结构62均包括多层空心柱状结构,或者设置第一柱状结构61和第二柱状结构62均包括多层实心柱状结构,可减少同一柱状结构中的立柱的类型,有利于简化柱状结构的制备工艺。
[0102] 图10为本公开实施例提供的另一种红外探测器像元的剖面结构示意图,图11为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。结合图1、图10和图11,第一柱状结构61和和第二柱状结构62均可以包括至少一层实心柱状结构和至少一层空心柱状结构,图10和图11以第一柱状结构61为例示意性地示出了第一柱状结构61包括一层实心柱状结构630和一层空心柱状结构640,图10示例性地设置第一柱状结构61中的实心柱状结构630位于空心柱状结构640临近CMOS测量电路系统1的一侧,图11示例性地设置第一柱状结构61中的实心柱状结构630位于空心柱状结构640远离CMOS测量电路系统1的一侧,第二柱状结构62同样也可以采用类似图10和图11所示的第一柱状结构61采用的实心柱状结构叠加空心柱状结构的设置方式,以使得红外探测器具备上述实施例所述的空心柱状结构和实心柱状结构的优点。
[0103] 示例性地,可以设置位于第一柱状结构61或第二柱状结构62中同一层的立柱为相同类型的立柱,即位于第一柱状结构61中同一层的立柱可以均为实心柱状结构或者均为空心柱状结构,位于第二柱状结构62中同一层的立柱可以均为实心柱状结构或者均为空心柱状结构,以实现位于同一层的立柱可以采用相同的工艺步骤形成,有利于简化柱状结构的制备工艺。另外,同一柱状结构中还可包括不同类型的立柱,同一层也可设置不同类型的立柱,可基于红外探测器的具体需求对立柱类型进行具体设置,本公开实施例对此不作具体限定。
[0104] 由此,通过设置第一柱状结构61和/或第二柱状结构62包括多层立柱,有利于减小柱状结构中各层立柱的高度,立柱的高度越低,其陡直度越好,因此较易形成陡直度较好的立柱,从而优化柱状结构整体的陡直度,柱状结构的整体尺寸也可做到更小,有利于减小柱状结构所占空间,从而增大CMOS红外传感结构的有效面积,进而提高占空比,提高红外探测器的红外探测灵敏度。另外,柱状结构还可以包括更多层立柱,例如包括三层及以上层立柱,每个立柱可以是实心柱状结构或者空心柱状结构。另外,诸如图3中第一层梁结构111和第二层梁结构112之间的柱状结构113以及图4中第一层吸收板1001和第二层吸收板1002之间的柱状结构1003均可以包括至少一层实心柱状结构和/或至少一层空心柱状结构,即图3中第一层梁结构111和第二层梁结构112之间的柱状结构113以及图4中第一层吸收板1001和第二层吸收板1002之间的柱状结构1003也可以采用上述实施例示出的空心柱状结构、实心柱状结构以及空心柱状结构和实心柱状结构组合的形式。
[0105] 结合图1至图11,反射层4与悬空微桥结构40之间、相邻梁结构11之间、相邻吸收板10之间、梁结构11和临近该梁结构11的吸收板10之间均具有牺牲层(图1至图11中未示出),当反射层4上设置有密闭释放隔绝层3时,密闭释放隔绝层3与悬空微桥结构40之间具有牺牲层,牺牲层用于使CMOS红外传感结构2形成镂空结构,构成牺牲层的材料包括硅、锗或锗硅中的至少一种,其中的硅可以是单晶形态、多晶形态或非晶形态中的至少一种,锗可以是单晶形态、多晶形态或非晶形态中的至少一种,锗硅可以是单晶形态、多晶形态或非晶形态中的至少一种,采用刻蚀气体并采用post‑CMOS工艺腐蚀牺牲层,刻蚀气体包括氟化氙、氯气、溴气、四氯化碳或氟氯代烃中的至少一种。示例性地,post‑CMOS工艺可以采用氟化氙、氯气、溴气、四氯化碳或氟氯代烃中的至少一种对牺牲层进行腐蚀,氟化氙、氯气、溴气、四氯化碳以及氟氯代烃均为对硅、锗以及锗硅具有腐蚀特性的气体。具体地,构成牺牲层的材料包括硅、锗或锗硅中的至少一种,以兼容CMOS工艺,可以采用post‑CMOS工艺,即后CMOS工艺腐蚀牺牲层以在最终的红外探测芯片产品中释放掉牺牲层。
[0106] 可选地,结合图1至图11,可以设置吸收板10上形成有至少一个孔状结构,孔状结构至少贯穿吸收板10中的介质层;和/或,梁结构11上形成有至少一个孔状结构,即可以设置仅吸收板10上形成有孔状结构,或者仅梁结构11上形成有孔状结构,或者吸收板10和梁结构11上均形成有孔状结构。示例性地,无论是吸收板10上的孔状结构还是梁结构11上的孔状结构,孔状结构均可以为圆形孔状结构、方形孔状结构、多边形孔状结构或者不规则图形孔状结构,本公开实施例对吸收板10和梁结构11上的孔状结构的形状不作具体限定,且本公开实施例对吸收板10和梁结构11上孔状结构的数量不作具体限定。
[0107] 由此,设置吸收板10上形成有至少一个孔状结构,孔状结构至少贯穿吸收板10中的介质层,红外探测器中均设置有与吸收板10接触的最终需要释放的牺牲层,而牺牲层的释放需要在红外探测器制作工艺的最后用化学试剂对牺牲层进行腐蚀,吸收板10上的孔状结构有利于增加释放用的化学试剂与牺牲层的接触面积,加快牺牲层的释放速率。另外,吸收板10面积相对梁结构11面积较大,吸收板10上的孔状结构有利于释放吸收板10的内应力,优化吸收板10的平坦化程度,且有利于提高吸收板10的结构稳定性,进而提高整个红外探测器的结构稳定性。另外,设置梁结构11上形成有至少一个孔状结构,有利于进一步减小梁结构11的热导,提高红外探测器的红外探测灵敏度。
[0108] 结合图2以及图5至图8,CMOS测量电路系统1上方可以包括至少一层密闭释放隔绝层3,密闭释放隔绝层3用于在制作CMOS红外传感结构2的释放刻蚀过程中,保护CMOS测量电路系统1不受工艺影响。可选地,密闭释放隔绝层3位于CMOS测量电路系统1和CMOS红外传感结构2之间的界面和/或位于CMOS红外传感结构2中,即可以设置密闭释放隔绝层3位于CMOS测量电路系统1和CMOS红外传感结构2之间的界面,或者设置密闭释放隔绝层3位于CMOS红外传感结构2中,或者设置CMOS测量电路系统1和CMOS红外传感结构2之间的界面设置有密闭释放隔绝层3且CMOS红外传感结构2中设置有密闭释放隔绝层3,密闭释放隔绝层3用于在进行腐蚀工艺释放牺牲层时保护CMOS测量电路系统1不受侵蚀,密闭释放隔绝层3至少包含一层介质层,构成密闭释放隔绝层3的介质材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种。
[0109] 图2以及图5至图8示例性地设置密闭释放隔绝层3位于CMOS红外传感结构2中,密闭释放隔绝层3例如可以为位于反射层4的金属互连层的上方的一层介质层或多层介质层,这里示例性地示出了密闭释放隔绝层3为一层介质层,此时构成密闭释放隔绝层3的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种,密闭释放隔绝层3的厚度小于牺牲层的厚度。红外探测器的谐振腔通过释放牺牲层后的真空腔来实现,反射层4作为谐振腔的反射层,牺牲层位于反射层4和悬空微桥结构40之间,设置位于反射层4上的至少一层密闭释放隔绝层3选择氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝等材料作为谐振腔的一部分时,不影响反射层4的反射效果,可以减小谐振腔高度,进而减小牺牲层的厚度,减小构成的牺牲层的释放难度。另外,设置密闭释放隔绝层3与第一柱状结构61形成密闭结构,将CMOS测量电路系统1与牺牲层完全隔开,实现了对CMOS测量电路系统1的保护。
[0110] 图12为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。在上述实施例的基础上,图12同样设置密闭释放隔绝层3位于CMOS红外传感结构2中,密闭释放隔绝层3位于反射层4远离CMOS测量电路系统1的一侧,反射层4和密闭释放隔绝层3之间设置有至少一层介质层43,图12示例性地设置反射层4和密闭释放隔绝层3之间设置有一层介质层43,构成介质层43的材料包括锗、硅或锗硅中的至少一种,介质层43用于调节红外探测器谐振腔的高度。具体地,密闭释放隔绝层3例如可以为位于反射层4的金属互连层的上方的一层介质层或多层介质层,这里示例性地示出了密闭释放隔绝层3为一层介质层,且密闭释放隔绝层3以及介质层43包覆第一柱状结构61,此时构成密闭释放隔绝层3的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种,密闭释放隔绝层3的厚度以及介质层43的厚度同样小于牺牲层的厚度。通过设置密闭释放隔绝层3以及介质层43包覆第一柱状结构61,一方面可以利用密闭释放隔绝层3以及介质层43作为第一柱状结构61处的支撑,提高了第一柱状结构61的稳定性,保证第一柱状结构
61与悬空微桥结构40以及支撑底座42的电连接。另一方面,包覆第一柱状结构61的密闭释放隔绝层3以及介质层43可以减少第一柱状结构61与外界环境的接触,减少第一柱状结构
61与外界环境的接触电阻,进而减少红外探测器像元的噪声,提高红外探测传感器的探测灵敏度,同时可以防止第一柱状结构61裸露在外的金属发生电击穿。同样地,红外探测器的谐振腔通过释放牺牲层后的真空腔来实现,反射层4作为谐振腔的反射层,牺牲层位于反射层4和悬空微桥结构40之间,设置位于反射层4上的至少一层密闭释放隔绝层3选择氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝等材料作为谐振腔的一部分,同时设置密闭释放隔绝层3和反射层4之间的介质层43选择硅、锗或锗硅材料中的至少一种作为谐振腔的一部分,硅、锗或锗硅对红外光的高透过率特性使得密闭释放隔绝层3和介质层43均不影响反射层4的反射效果,可以大幅度减小谐振腔高度,进而减小牺牲层的厚度,减小构成的牺牲层的释放难度。另外,设置密闭释放隔绝层3与第一柱状结构61形成密闭结构,将CMOS测量电路系统1与牺牲层完全隔开,实现了对CMOS测量电路系统
1的保护。
[0111] 图13为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。与上述实施例所示结构的红外探测器不同的是,图13所示结构的红外探测器中,密闭释放隔绝层3位于CMOS测量电路系统1和CMOS红外传感结构2之间的界面,例如密闭释放隔绝层3位于反射层4和CMOS测量电路系统1之间,即密闭释放隔绝层3位于反射层4的金属互连层的下方,支撑底座42通过贯穿密闭释放隔绝层3的通孔与CMOS测量电路系统1电连接。具体地,由于CMOS测量电路系统1和CMOS红外传感结构2均采用CMOS工艺制备形成,当制备形成CMOS测量电路系统1后,将制备形成包含有CMOS测量电路系统1的晶圆传输至下一道工艺以制备形成CMOS红外传感结构2,因为腐蚀2um左右厚度的牺牲层时如果没有隔绝层作为阻挡,将会影响电路,为了确保释放牺牲层时不会腐蚀CMOS测量电路系统上的介质,本公开实施例在CMOS测量电路系统1和CMOS红外传感结构2之间的界面设置了密闭释放隔绝层3。在制备形成CMOS测量电路系统1后,在CMOS测量电路系统1上制备形成密闭释放隔绝层3,利用密闭释放隔绝层3对CMOS测量电路系统1进行保护,而为了保证支撑底座42与CMOS测量电路系统1的电连接,在制备形成密闭释放隔绝层3后,在密闭释放隔绝层3对应支撑底座42的区域采用刻蚀工艺形成通孔,通过通孔实现支撑底座42与CMOS测量电路系统1的电连接。另外,设置密闭释放隔绝层3与支撑底座42形成密闭结构,将CMOS测量电路系统1与牺牲层完全隔开,实现对CMOS测量电路系统1的保护。
[0112] 示例性地,构成密闭释放隔绝层3的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种。具体地,氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝均为CMOS工艺抗腐蚀材料,即这些材料不会受牺牲层释放用试剂的腐蚀,因此密闭释放隔绝层3可以用于在进行腐蚀工艺释放牺牲层时保护CMOS测量电路系统1不受侵蚀。另外,密闭释放隔绝层3覆盖CMOS测量电路系统1设置,密闭释放隔绝层3还可以用于在制作CMOS红外传感结构2的释放刻蚀过程中,保护CMOS测量电路系统1不受工艺影响。另外,当反射层4上设置有至少一层密闭释放隔绝层3时,设置构成密闭释放隔绝层3的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化钛或氧化铝中的至少一种,在设置密闭释放隔绝层3提高第一柱状结构61稳定性的同时,密闭释放隔绝层3几乎不会影响谐振腔内的反射过程,可以避免密闭释放隔绝层3影响谐振腔的反射过程,进而避免密闭释放隔绝层3对红外探测器探测灵敏度的影响。
[0113] 结合图1至图13,CMOS红外传感结构2的CMOS制作工艺包括金属互连工艺、通孔工艺、IMD(Inter Metal Dielectric)工艺以及RDL(重新布线)工艺,CMOS红外传感结构2包括至少三层金属互连层、至少三层介质层和多个互连通孔,介质层至少包括两层牺牲层和一层热敏感介质层,金属互连层至少包括反射层4和两层电极层,热敏感介质层包括电阻温度系数大于设定值的热敏材料,电阻温度系数例如可以大于等于0.015/K,电阻温度系数大于设定值的热敏材料构成热敏感介质层,热敏感介质层用于将其吸收的红外辐射对应的温度变化转化为电阻变化,进而通过CMOS测量电路系统1将红外目标信号转化成可实现电读出的信号。另外,热敏感介质层包括电阻温度系数大于设定值的热敏材料,电阻温度系数例如可以大于等于0.015/K,有利于提高红外探测器的探测灵敏度。
[0114] 具体地,金属互连工艺用于实现上下两层金属互连层的电连接,例如实现第一柱状结构61中的导电层与支撑底座42的电连接,通孔工艺用于形成连接上下金属互连层的互连通孔,例如形成连接第一柱状结构61中的导电层与支撑底座的互连通孔,IMD工艺用于实现上下金属互连层之间的隔离,即电绝缘,例如实现吸收板10和梁结构11中的电极层与反射板41之间的电绝缘,RDL工艺即重布线层工艺,具体是指在电路顶层金属的上方重新布一层金属且与电路顶层金属有金属柱,例如钨柱电连接,采用RDL工艺可以在CMOS测量电路系统1的顶层金属上再制备红外探测器中的反射层4,反射层4上的支撑底座42与CMOS测量电路系统1的顶层金属电连接。另外,如图2所示,CMOS测量电路系统1的CMOS制作工艺同样可以包括金属互连工艺和通孔工艺,CMOS测量电路系统1包括间隔设置的金属互连层101、介质层102以及位于底部的硅衬底103,上下金属互连层101通过通孔104实现电连接。
[0115] 结合图1至图13,CMOS红外传感结构2包括由反射层4和热敏感介质层构成的谐振腔以及控制热传递的悬空微桥结构40,CMOS测量电路系统1用于测量和处理一个或多个CMOS红外传感结构2形成的阵列电阻值,并将红外信号转化为图像电信号,红外探测器包括多个阵列排布的红外探测器像元,每个红外探测器像元包括一个CMOS红外传感结构2。具体地,谐振腔例如可以由反射层4和吸收板10中热敏感介质层之间的空腔形成,红外光透过吸收板10在谐振腔内发生来回反射,以提高红外探测器的探测灵敏度。
[0116] 图14为本公开实施例提供的一种CMOS测量电路系统的结构示意图。结合图1至图14,CMOS测量电路系统1包括偏压产生电路7、列级模拟前端电路8和行级电路9,偏压产生电路7的输入端连接行级电路9的输出端,列级模拟前端电路8的输入端连接偏压产生电路7的输出端,行级电路9中包括行级镜像像元Rsm和行选开关K1,列级模拟前端电路8中包括盲像元RD;其中,行级电路9分布在每个像素内并根据时序产生电路的行选通信号选取待处理信号,并在偏压产生电路7的作用下输出电流信号至列级模拟前端电路8以进行电流电压转换输出;行级电路9受行选开关K1控制而被选通时向偏压产生电路7输出第三偏置电压VRsm,偏压产生电路7根据输入的恒压及第三偏置电压VRsm输出第一偏置电压V1和第二偏置电压V2,列级模拟前端电路8根据第一偏置电压V1和第二偏置电压V2得到两路电流,并对所产生的两路电流之差进行跨阻放大并作为输出电压输出。
[0117] 具体地,行级电路9包括行级镜像像元Rsm和行选开关K1,行级电路9用于根据行选开关K1的选通状态生成第三偏置电压VRsm。示例性地,行级镜像像元Rsm可以进行遮光处理,使行级镜像像元Rsm受到温度恒等于衬底温度的遮光片的固定辐射,行选开关K1可以用晶体管实现,行选开关K1闭合,行级镜像像元Rsm与偏压产生电路7的连接,即行级电路9受行选开关K1控制而被选通时向偏压产生电路7输出第三偏置电压VRsm。偏压产生电路7可以包括第一偏压产生电路71和第二偏压产生电路72,第一偏压产生电路71用于根据输入的恒压生成第一偏置电压V1,输入的恒压例如可以为电压恒定的正电源信号。第二偏压产生电路72可以包括偏压控制子电路721和多个选通驱动子电路722,偏压控制子电路721用于根据第三偏置电压VRsm控制选通驱动子电路722分别产生对应的第二偏置电压V2。
[0118] 列级模拟前端电路8包括多个列控制子电路81,列控制子电路81与选通驱动子电路722对应设置,示例性地,可以设置列控制子电路81与选通驱动子电路722一一对应设置,选通驱动子电路722用于根据其自身的选通状态向对应的列控制子电路81提供第二偏置电压V2。示例性地,可以设置选通驱动子电路722被选通时,选通驱动子电路722向对应的列控制子电路81提供第二偏置电压V2;选通驱动子电路722未被选通时,选通驱动子电路722停止向对应的列控制子电路81提供第二偏置电压V2。
[0119] 列级模拟前端电路8包括有效像元RS和盲像元RD,列控制子电路用于根据第一偏置电压V1和盲像元RD产生第一电流I1,以及根据第二偏置电压V2和有效像元RS产生第二电流I2,并对第一电流I1与第二电流I2的差值进行跨阻放大后输出,行级镜像像元Rsm与有效像元RS在相同环境温度下的温度漂移量相同。
[0120] 示例性地,行级镜像像元Rsm与CMOS测量电路系统1之间热绝缘,且对行级镜像像元Rsm进行遮光处理,行级镜像像元Rsm受到来自温度恒等于衬底温度的遮光片的固定辐射。有效像元RS的吸收板10与CMOS测量电路系统1之间热绝缘,且有效像元RS接受外部辐射。行级镜像像元Rsm与有效像元RS的吸收板10都与CMOS测量电路系统1之间热绝缘,因此行级镜像像元Rsm与有效像元RS均具有自热效应。
[0121] 通过行选开关K1选通对应的行级镜像像元Rsm时,行级镜像像元Rsm与有效像元RS均由于焦耳热而发生阻值变化,但行级镜像像元Rsm与有效像元RS受到同样的固定辐射时,行级镜像像元Rsm与有效像元RS的阻值相同,二者的温度系数也相同,二者在相同环境温度下的温度漂移量相同,两者的变化同步,有利于利用行级镜像像元Rsm与有效像元RS在相同环境温度下的温度漂移量相同的特性,有效补偿行级镜像像元Rsm与有效像元RS由于自热效应而发生的阻值变化,实现CMOS测量电路系统1的稳定输出。
[0122] 另外,通过设置第二偏压产生电路72包括偏压控制子电路721和多个选通驱动子电路722,偏压控制子电路721用于根据行控制信号控制选通驱动子电路722分别产生对应的第二偏置电压V2,使得每行像素均有一路驱动单独驱动该行的像素整列,降低了对第二偏置电压V2的要求,即提高了偏压产生电路7的驱动能力,有利于利用CMOS测量电路系统1驱动更大规模的红外探测器像素阵列。另外,CMOS测量电路系统1的具体细节工作原理为本领域技术人员公知内容,这里不再赘述。
[0123] 可选地,可以设置在CMOS测量电路系统1的金属互连层上层或者同层制备CMOS红外传感结构2。具体地,这里的CMOS测量电路系统1的金属互连层可以为CMOS测量电路系统1中的顶层金属,结合图1至图13,可以设置在CMOS测量电路系统1的金属互连层上层制备CMOS红外传感结构2,CMOS红外传感结构2通过位于CMOS测量电路系统1的金属互连层上层的支撑底座42与CMOS测量电路系统1电连接,实现将经由红外信号转换成的电信号传输至CMOS测量电路系统1。
[0124] 图15为本公开实施例提供的另一种红外探测器的剖面结构示意图。也可以如图15所示,设置在CMOS测量电路系统1的金属互连层同层制备CMOS红外传感结构2,即CMOS测量电路系统1与CMOS红外传感结构2同层设置,例如可以如图15所示设置CMOS红外传感结构2位于CMOS测量电路系统1的一侧,CMOS测量电路系统1的顶部同样可以设置有密闭释放隔绝层3,以保护CMOS测量电路系统1。
[0125] 可选地,吸收板10用于吸收红外目标信号并将红外目标信号转换为电信号,吸收板10包括金属互连层和至少一层热敏感介质层,吸收板10中的金属互连层为吸收板10中的电极层,用于传输由红外信号转换得到的电信号,吸收板10中的电极层包括两个图案化电极结构,两个图案化电极结构分别输出正电信号和接地电信号,正电信号和接地电信号通过不同的第二柱状结构62、不同的梁结构11以及不同的第一柱状结构61传输至对应的支撑底座42,进而传输至CMOS测量电路系统1。梁结构11至少包括金属互连层,梁结构11中的金属互连层为梁结构11中的电极层,梁结构11中的电极层和吸收板10中的电极层电连接。
[0126] 第一柱状结构61采用金属互连工艺和通孔工艺连接对应的梁结构11和CMOS测量电路系统1,结合图2至图8、图12和图15,第一柱状结构61上方需要通过贯穿反射层4和对应的梁结构11,即与第一柱状结构61直接电连接的梁结构11之间牺牲层的通孔与对应的梁结构11,即与第一柱状结构61直接电连接的梁结构11中的电极层电连接,第一柱状结构6的下方需要通过贯穿支撑底座42上介质层的通孔与对应的支撑底座42电连接,进而实现梁结构11中的电极层通过对应的第一柱状结构61与对应的支撑底座42电连接。
[0127] 第二柱状结构62采用金属互连工艺和通孔工艺连接对应的吸收板10与对应的梁结构11,结合图2至图4、图6至图8、图12和图15,第二柱状结构62的上方需要通过贯穿对应的吸收板10,即与第二柱状结构62直接电连接的吸收板10与对应的梁结构11,即与第二柱状结构62直接电连接的梁结构11之间牺牲层的通孔,与对应的吸收板10,即与第二柱状结构62直接电连接的吸收板10中的电极层电连接,第二柱状结构62的下方需要通过贯穿覆盖对应的梁结构11,即覆盖与第二柱状结构62直接电连接的梁结构11中电极层的介质层的通孔,与对应的梁结构11,即与第二柱状结构62直接电连接的梁结构11中电极层电连接。如图5所示,第二柱状结构62的上方需要通过贯穿对应的吸收板10,即与第二柱状结构62直接电连接的吸收板10与对应的梁结构11,即与第二柱状结构62直接电连接的梁结构11之间的牺牲层的通孔,与对应的梁结构11,即与第二柱状结构62直接电连接的梁结构11中电极层电连接,第二柱状结构62的下方需要通过贯穿覆盖对应的吸收板10,即与第二柱状结构62直接电连接的吸收板10中的电极层的介质层的通孔,与对应的吸收板10,即与第二柱状结构
62直接电连接的吸收板10中的电极层电连接。反射板41用于反射红外信号并与热敏感介质层形成谐振腔,即反射板41用于反射红外信号并与热敏感介质层形成谐振腔,反射层4包括至少一层金属互连层,金属互连层用于形成支撑底座42,也用于形成反射板41。
[0128] 可选地,可以设置梁结构11包括第一电极层14,或者梁结构11包括第一介质层13和第一电极层14,或者梁结构11包括第一电极层14和第二介质层15,或者梁结构11包括第一电极层14和第一热敏感介质层,或者梁结构11包括第一介质层13、第一电极层14和第二介质层15,或者梁结构11包括第一介质层13、第一电极层14和第一热敏感介质层,或者梁结构11包括第一电极层14、第一热敏感介质层和第二介质层15,或者梁结构11包括第一介质层13、第一电极层14、第一热敏感介质层和第二介质层15,吸收板10包括第二电极层140和第二热敏感介质层120,或者吸收板10包括第三介质层130、第二电极层140和第二热敏感介质层120,或者吸收板10包括第二电极层140、第二热敏感介质层120和第四介质层150,或者吸收板10包括第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层150;其中,构成第一介质层13的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第二介质层15的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第三介质层130的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第四介质层150的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第一热敏感介质层的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种,构成第二热敏感介质层120的材料包括由氧化钛、氧化钒、氧化钛钒、非晶硅、非晶锗、非晶锗硅、非晶锗氧硅、硅、锗、锗硅、锗氧硅、非晶碳、石墨烯、钇钡铜氧、铜或铂制备的电阻温度系数大于设定值的材料中的至少一种,设定值例如可以为0.015/K。
[0129] 具体地,结合图2、图5、图7、图12以及图15,可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13、第一电极层14和第二介质层15,吸收板10依次包括第三介质层130、第二电极层140和第二热敏感介质层120,设置构成第一介质层13的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第二介质层15的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第三介质层130的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第四介质层150的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,即第一介质层13充当梁结构11的支撑层,第二介质层15充当梁结构11的钝化层,当构成第三介质层130的材料包括氧化钛或非晶碳时,第三介质层130在充当吸收板10的支撑层的同时充当吸收板10中的热敏感介质层,当构成第三介质层130的材料包括氧化硅、氮化硅、氮氧化硅或氧化铝时,第三介质层130充当吸收板10的支撑层。如图6所示,也可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13、第一电极层14和第二介质层15,吸收板10依次包括第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层150,此时第一介质层13以及第三介质层130均充当支撑层,第二介质层15以及第四介质层150均充当钝化层,第二热敏感介质层120实现将红外信号转换为电信号。对应梁结构11,第一电极层14位于第一介质层13,即支撑层和第二介质层15,即钝化层形成的密闭空间内,实现了对梁结构11中第一电极层14的保护;对应吸收板10,第二电极层140位于第三介质层130,即支撑层和第四介质层150,即钝化层形成的密闭空间内,实现了对吸收板10中第二电极层140的保护。具体地,支撑层用于在释放掉支撑层下方的牺牲层后支撑位于支撑层上方的膜层,热敏感介质层用于将红外温度检测信号转换为红外检测电信号,第二电极层
140和第一电极层14用于将吸收板10中的热敏感介质层转换出来的红外检测电信号通过左右两侧的梁结构11传输至CMOS测量电路系统1,两个梁结构11分别传输红外检测电信号的正负信号,CMOS测量电路系统1中的读出电路通过对获取到的红外检测电信号的分析实现非接触式的红外温度检测,钝化层用于保护被钝化层包裹的电极层不被氧化或者腐蚀。
[0130] 示例性地,构成第一介质层13的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第二介质层15的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第三介质层130的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第四介质层150的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种的前提下,优选地,梁结构11和吸收板10中的膜层还可以满足以下几种情况:第一种情况可以设置梁结构11包括第一电极层14,沿远离CMOS测量电路系统1的方向,吸收板10依次包括第二电极层140和第二热敏感介质层
120或者吸收板10依次包括第二热敏感介质层120和第二电极层140;第二种情况可以设置梁结构11包括第一电极层14,沿远离CMOS测量电路系统1的方向,吸收板10依次包括第三介质层130、第二电极层140和第二热敏感介质层120或者吸收板10依次包括第三介质层130、第二热敏感介质层120和第二电极层140;第三种情况可以设置梁结构11包括第一电极层
14,沿远离CMOS测量电路系统1的方向,吸收板10依次包括第二电极层140、第二热敏感介质层120和第四介质层150或者吸收板10依次包括第二热敏感介质层120、第二电极层140和第四介质层150;第四种情况可以设置梁结构11包括第一电极层14,沿远离CMOS测量电路系统
1的方向,吸收板10依次包括第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层150或者吸收板10依次包括第三介质层130、第二热敏感介质层120、第二电极层140和第四介质层150。
[0131] 第五种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13和第一电极层14或者梁结构11依次包括第一电极层14和第二介质层15,吸收板10依次包括第二电极层140和第二热敏感介质层120或者吸收板10依次包括第二热敏感介质层120和第二电极层140;第六种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13和第一电极层14或者梁结构11依次包括第一电极层14和第二介质层15,吸收板10依次包括第三介质层130、第二电极层140和第二热敏感介质层120或者吸收板10依次包括第三介质层130、第二热敏感介质层120和第二电极层140;第七种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13和第一电极层14或者梁结构11依次包括第一电极层14和第二介质层15,吸收板10依次包括第二电极层140、第二热敏感介质层120和第四介质层150或者吸收板10依次包括第二热敏感介质层120、第二电极层140和第四介质层150;第八种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一介质层13和第一电极层14或者梁结构11依次包括第一电极层14和第二介质层15,吸收板10依次包括第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层150或者吸收板10依次包括第三介质层130、第二热敏感介质层120、第二电极层140和第四介质层150。
[0132] 第九种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一电极层14和第一热敏感介质层且吸收板10依次包括第二电极层140和第二热敏感介质层120,或者梁结构11依次包括第一热敏感介质层和第一电极层14且吸收板10依次包括第二热敏感介质层120和第二电极层140;第十种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一电极层14和第一热敏感介质层且吸收板10依次包括第三介质层
130、第二电极层140和第二热敏感介质层120,或者梁结构11依次包括第一热敏感介质层和第一电极层14且吸收板10依次包括第三介质层130、第二热敏感介质层120和第二电极层
140;第十一种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一电极层14和第一热敏感介质层且吸收板10依次包括第二电极层140、第二热敏感介质层120和第四介质层150,或者梁结构11依次包括第一热敏感介质层和第一电极层14且吸收板10依次包括第二热敏感介质层120、第二电极层140和第四介质层150;第十二种情况可以设置沿远离CMOS测量电路系统1的方向,梁结构11依次包括第一电极层14和第一热敏感介质层且吸收板10依次包括第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层
150,或者梁结构11依次包括第一热敏感介质层和第一电极层14且吸收板10依次包括第三介质层130、第二热敏感介质层120、第二电极层140和第四介质层150。
[0133] 参照上述不同情况的论述逻辑,当构成第一介质层13的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第二介质层15的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第三介质层130的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种,构成第四介质层150的材料包括氧化硅、氮化硅、氮氧化硅、氧化铝、氧化钛或非晶碳中的至少一种时,还可以有梁结构11择一膜层情况与吸收板10择一膜层情况的多种组合方式,即梁结构11择一膜层情况与吸收板10择一膜层情况可以任意组合构成多种结构的红外探测器,这里不再赘述。需要说明的是,无论上述哪种梁结构11与吸收板10的膜层设置方案,需要确保梁结构11中至少有第一电极层14,吸收板12中至少有第二电极层140以及充当热敏感介质层的介质层。另外,当构成热敏感介质层12的材料包括由非晶硅、非晶锗、非晶锗硅、硅、锗、锗硅时,优选设置热敏感介质层12被介质层包裹,以避免释放牺牲层的刻蚀气体腐蚀热敏感介质层12。
[0134] 示例性地,可以设置构成第一电极层14的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种,其中当以钛、氮化钛、钽或氮化钽中的至少一种作为第一电极层14的材料时,优选地设置第一电极层14被第一介质层13和第二介质层15包覆,防止第一电极层14受刻蚀过程影响。构成第二电极层140的材料包括钛、氮化钛、钽、氮化钽、钛钨合金、镍铬合金、镍铂合金、镍硅合金、镍、铬、铂、钨、铝或铜中的至少一种,其中当以钛、氮化钛、钽或氮化钽中的至少一种作为第二电极层140的材料时,优选地设置第二电极层140被第三介质层130和第四介质层150包覆,防止第二电极层140受刻蚀过程影响。
[0135] 另外,上述实施例所述的可以设置吸收板10上形成有至少一个孔状结构,孔状结构至少贯穿吸收板10中的介质层,梁结构11上形成有至少一个孔状结构,当梁结构11仅包括第一电极层14时,梁结构11上的孔状结构贯穿梁结构11中的第一电极层14,当梁结构11包括介质层时,孔状结构至少贯穿梁结构11中的介质层,以图6所示结构的红外探测器为例,此时吸收板10上的孔状结构可以贯穿吸收板10中的第三介质层130和第四介质层150,吸收板10上的孔状结构也可以贯穿吸收板10中的第三介质层130、第二电极层140和第四介质层150,吸收板10上的孔状结构也可以贯穿吸收板10中的第三介质层130、第二电极层140、第二热敏感介质层120和第四介质层150,梁结构11上的孔状结构可以贯穿梁结构11中未设置电第一电极层14位置的第一介质层13和第二介质层15,或者梁结构11上的孔状结构贯穿梁结构11中的第一介质层13、电极层14和第二介质层15。
[0136] 可选地,可以设置红外探测器还包括超材料结构和/或偏振结构,超材料结构或者偏振结构为至少一层金属互连层。图16为本公开实施例提供的另一种红外探测器的立体结构示意图,如图16所示,构成超材料结构的金属互连层可以包括多个阵列排布的金属重复单元20,每个金属重复单元包括两个对角设置的L型图案化结构21,此时红外探测器的红外吸收谱段为3微米至30微米波段。也可以如图17所示,设置构成超材料结构的金属互连层上设置有多个阵列排布的图案化镂空结构22,图案化镂空结构22呈开口圆环状,此时红外探测器的红外吸收谱段为3微米至30微米波段。也可以如图18所示,设置构成超材料结构的金属互连层上设置有多个直线条带结构23和多个回折条带结构24,直线条带结构23和回折条带结构24沿垂直于直线条带结构23的方向交替排列,此时红外探测器的红外吸收谱段为8微米至24微米波段。也可以如图19所示,设置构成超材料结构的金属互连层上设置有多个阵列排布的图案化镂空结构25,图案化镂空结构25呈正六边形,此时红外探测器的红外吸收谱段为3微米至30微米波段。需要说明的是,本公开实施例对构成超材料结构的金属互连层上的具体图案不作限定,确保重复的图案能实现超材料结构或者偏振结构的功能即可。
[0137] 具体地,超材料是一种基于广义斯涅尔定律,通过控制波前相位、振幅以及偏振进行电磁或光学波束调控的材料,也可以称为超表面或者超结构,超表面或超结构为超薄的二维阵列平面,可以灵活有效地操纵电磁波的相位、极化方式以及传播模式等特性。本公开实施例利用如图16至图19所示的图案化结构形成电磁超材料结构,即形成了具备超常电磁性质的人工复合结构或复合材料,以实现对电磁波和光波性能的剪裁,从而获得电磁波吸收特殊器件,本公开实施例利用图案化结构形成的超材料结构与红外探测器结构相结合,超材料结构吸收的红外电磁波会增强红外探测器本身吸收的红外电磁波信号,超材料结构吸收的红外电磁波与微桥式探测器结构本身吸收的红外电磁波叠加,超材料结构吸收的红外电磁波与入射红外电磁波的分量产生耦合,也就是说,超材料结构的设置使得吸收的红外电磁波信号的强度增加,从而提高了红外探测器对入射红外电磁波的吸收率。
[0138] 图20为本公开实施例提供的一种偏振结构的俯视结构示意图。如图20所示,偏振结构26可以包括若干个依次排列的光栅27,相邻光栅27之间的间隔为10nm至500nm,光栅27可以如图20所示为直线型,也可以如图21和图22所示为弯曲型,且偏振结构26中的光栅27可以任意角度旋转或组合,偏振结构26的设置可以使CMOS传感结构吸收特定方向的偏振光。示例性地,光栅27可以为刻蚀金属薄膜,即刻蚀金属互连层形成的结构。具体地,偏振是光的一个重要信息,偏振探测可以把信息量从三维,例如光强、光谱和空间,扩充到七维,例如光强、光谱、空间、偏振度、偏振方位角、偏振椭率和旋转的方向,由于地物背景的偏振度远小于人造目标的偏振度,因此红外偏振探测技术在空间遥感领域有非常重要的应用。在现有的偏振探测系统中,偏振元件独立于探测器之外,需要在整机的镜头上增加偏振片,或者进行偏振镜头的设计,这种方法的成本比较高,设计难度也比较大。通过旋转偏振元件获取偏振信息,这种现有的偏振探测系统的缺点是光学元件复杂,而且光路系统复杂。另外,通过偏振片与探测器组合采集的偏振图像需要通过图像融合算法进行处理,不仅复杂而且也相对不准确。
[0139] 本公开实施例通过将偏振结构26与非制冷红外探测器进行单片集成,不仅可以实现偏振敏感型红外探测器的单片集成,而且极大地降低了光学设计的难度,简化了光学系统,减少了光学元件,降低了光学系统的成本。另外,通过单片集成的偏振型非制冷红外探测器采集的图像为原始红外图像信息,CMOS测量电路系统1只需要处理红外探测器探测的信号就可以得到准确的图像信息,而不需要进行现有探测器的图像融合,极大的提升了图像的真实性与有效性。另外,偏振结构26也可以位于吸收板10上方且不与吸收板10接触设置,即偏振结构26可以为位于悬空微桥结构40上方的悬空结构,偏振结构26与悬空微桥结构40可以采用柱子连接支撑的方式或者采用键合支撑的方式,偏振结构26与红外探测器像元可以一一对应键合,也可以采用整个芯片键合的方式。由此单独悬空的金属光栅结构不会造成红外敏感微桥结构的形变,不会影响敏感薄膜的热敏特性。
[0140] 示例性地,结合图1至图22,超材料结构为至少一层金属互连层,偏振结构为至少一层金属互连层,悬空微桥结构40包括第三介质层130和第四介质层150时,超材料结构或者偏振结构可以是第三介质层130临近CMOS测量电路系统1一侧的至少一层金属互连层,例如可以设置构成超材料结构或者偏振结构的金属互连层位于第三介质层130临近CMOS测量电路系统1的一侧且与第三介质层130接触设置。示例性地,也可以设置超材料结构或者偏振结构是第四介质层150远离CMOS测量电路系统1一侧的至少一层金属互连层,例如可以设置构成超材料结构或者偏振结构的金属互连层位于第四介质层150远离CMOS测量电路系统1的一侧且与第四介质层150接触设置。示例性地,也可以设置超材料结构或者偏振结构为位于第三介质层130和第四介质层150中间的且与第二电极层140电绝缘的至少一层金属互连层,例如可以设置构成超材料结构或者偏振结构的金属互连层位于第三介质层130与第二电极层140之间且与第二电极层140电绝缘或者位于第四介质层150与第二电极层140之间且与第二电极层140电绝缘。示例性地,也可以设置第二电极层140作为超材料结构层或者偏振结构层,即可以在第二电极层140上形成上述实施例所述的图案化结构。
[0141] 可选地,结合图6和图7,可以设置第一柱状结构61包括至少一层实心柱状结构,实心柱状结构包括实心结构601,图6和图7示例性地设置第一柱状结构61的实心结构601的侧壁包覆有至少一层介质层602且实心结构601与一层介质层602接触设置,图6和图7示例性地设置第一柱状结构61的实心结构601的侧壁包覆有一层介质层602且实心结构601与该介质层602接触设置,构成第一柱状结构61的实心结构601的材料包括钨、铜或铝中的至少一种,构成介质层602的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种。
[0142] 具体地,包覆第一柱状结构61的实心结构601的至少一层介质层602可以起到电绝缘的作用,利用介质层602保护第一柱状结构61的实心结构601以避免外部材料侵蚀第一柱状结构61的实心结构601的同时,介质层602可以作为第一柱状结构61的辅助支撑结构,其与第一柱状结构61的实心结构601共同支撑悬空微桥结构40,有利于提高第一柱状结构61的力学稳定性,从而提高红外传感器的结构稳定性。另外,设置构成第一柱状结构61的介质层602的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种,前述材料均不会被氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀,因此在后续工艺步骤中利用氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀牺牲层时不会腐蚀包覆第一柱状结构61的实心结构601的介质层602。示例性地,可以如图6和图7所示,设置包覆第一柱状结构61的实心结构601的介质层602为梁结构11中的第一介质层13,包覆第一柱状结构61的实心结构601的介质层可以是单独制作的介质层,或者也可以设置包覆第一柱状结构61的实心结构601的介质层为梁结构11中的第二介质层15或第一热敏感介质层。
[0143] 图23为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图23仅示例性地示出了第一柱状结构61以及部分梁结构11,未示出梁结构11上方结构,与图6和图7所示结构的红外探测器不同的是,图23所示结构的红外探测器设置第一柱状结构61的实心结构601的侧壁与牺牲层(图23中未示出)接触设置,该牺牲层是对应的梁结构11,即与第一柱状结构61直接电连接的梁结构11和CMOS测量电路系统1之间的牺牲层,构成第一柱状结构61的实心结构601的材料包括钨、铜或铝中的至少一种,即设置第一柱状结构61仅包括实心的钨柱、或铜柱或铝柱,设置第一柱状结构61的实心结构601的侧壁与牺牲层接触设置,使得第一柱状结构61的制备工艺较为简单且易于实现,有利于降低整个红外探测器的制备难度。
[0144] 图24为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图24同样仅示例性地示出了第一柱状结构61以及部分梁结构11,未示出梁结构11上方结构,与图6、图7和图23所示结构的红外探测器不同的是,图24所示结构的红外探测器设置第一柱状结构61的实心结构601的侧壁以及第一柱状结构61的实心结构601临近CMOS测量电路系统1的表面包覆有至少一层粘附层603,图24示例性地设置第一柱状结构61的实心结构601的侧壁以及第一柱状结构61的实心结构601临近CMOS测量电路系统1的表面包覆有一层粘附层603,第一柱状结构61内最外围的粘附层603远离第一柱状结构61的实心结构601的侧壁包覆有介质层604,构成第一柱状结构61的实心结构601的材料包括钨、铜或铝中的至少一种,构成粘附层603的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成介质层604的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种。
[0145] 具体地,粘附层603用于增强第一柱状结构61与支撑底座42之间的连接性能,包括增强器机械连接性能,提升结构稳定性,也包括增强器电学连接性能,减小接触电阻,减少电信号传输过程中的损耗,提升了红外探测器的红外探测性能,且通过设置粘附层603还包围第一柱状结构61的实心结构601的侧面,可增大粘附层603与第一柱状结构61的实心结构601的接触面积,相当于扩宽了电信号的传输通道,减小了第一柱状结构61的传输电阻,从而进一步减少了电信号传输损耗,提升了红外探测器的红外探测性能。另外,构成粘附层
603的材料包括钛、氮化钛、钽或氮化钽中的至少一种,采用前述四种导电材料中的至少一种形成粘附层603,可满足利用粘附层603增强支撑底座42与第一柱状结构61之间的机械和电学连接性能的要求,且有利于实现采用CMOS工艺制备粘附层603的需求,即满足CMOS工艺集成化的需求。
[0146] 第一柱状结构61内最外围的粘附层603远离第一柱状结构61的实心结构601的侧壁还包覆有介质层604,在利用粘附层603增强第一柱状结构61与支撑底座42之间的连接性能的同时,包覆粘附层603侧壁的介质层604起到绝缘保护的作用,且能够利用介质层604起到对第一柱状结构61的辅助支撑的作用,以提升红外探测器的结构稳定性和红外探测性能。同样地,设置构成介质层604的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种,前述材料均不会被氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀,因此在后续工艺步骤中利用氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀牺牲层时不会腐蚀包覆粘附层603的介质层604。示例性地,可以如图24所示,设置包覆第一柱状结构61的实心结构601的粘附层603为梁结构11中的第一电极层14,包覆粘附层603的介质层604为梁结构11中的第一介质层13,包覆第一柱状结构61的实心结构601的粘附层603和/或包覆粘附层603的介质层也可以是单独制作的膜层,或者也可以设置包覆粘附层603的介质层为梁结构11中的第二介质层15或第一热敏感介质层。
[0147] 可选地,结合图23和图24,红外探测器还可以包括第一加固结构161,第一加固结构161对应第一柱状结构61所在位置设置,第一加固结构161用于增强第一柱状结构61与梁结构11之间的连接稳固性,第一加固结构161包括加重块状结构。具体地,第一加固结构161的设置可有效增强第一柱状结构61与梁结构11之间的力学稳定性,从而提升红外探测器像元及包括红外探测器像元的红外探测器的结构稳定性。
[0148] 图25为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图25同样仅示例性地示出了第一柱状结构61以及部分梁结构11,未示出梁结构11上方结构,如图25所示,可以设置构成第一加固结构161的加重块状结构位于梁结构11远离CMOS测量电路系统1的一侧且构成第一加固结构161的加重块状结构与梁结构11接触设置。具体地,设置构成第一加固结构161的加重块状结构位于梁结构11远离CMOS测量电路系统1的一侧且构成第一加固结构161的加重块状结构与梁结构11接触设置,相当于在梁结构11对应第一柱状结构61的位置增加一个盖板,利用第一加固结构161自身的重量压住梁结构,从而增强梁结构11与第一柱状结构61之间的力学强度,提升红外探测器的结构稳定性。
[0149] 示例性地,结合图23和图24,也可以设置梁结构11对应第一柱状结构61所在位置形成有通孔,通孔露出至少部分第一柱状结构61,构成第一加固结构161的加重块状结构包括填充通孔的第一部分和位于通孔外的第二部分,第二部分的正投影覆盖第一部分的正投影。具体地,梁结构11对应第一柱状结构61所在位置形成镂空区,即形成有通孔,通孔外的构成第一加固结构161的加重块状结构的第二部分与通孔内的加重块状结构的第一部分一体成型,第一部分填充或者说嵌入通孔内并与第一柱状结构61接触设置,第二部分的正投影覆盖第一部分的正投影,即第二部分的面积大于第一部分的面积。该红外探测器像元中,第一加固结构161相当于由第一部分和第二部分构成的铆钉结构,第一部分的底面接触柱状结构的顶面,第一部分的侧面还接触梁结构形成的镂空区的侧面,第二部分的下表面接触通孔外表面。由此,在利用第一加固结构161自身的重力压住梁结构11的同时,还增大了第一加固结构161与第一柱状结构61以及梁结构11的接触面积,进一步增大了梁结构11与第一柱状结构61之间的力学强度,提升红外探测器的结构稳定性。
[0150] 示例性地,可以设置构成第一加固结构161的加重块状结构的材料包括非晶硅、非晶锗、非晶硅锗、非晶碳、碳化硅、氧化铝、氮化硅、碳氮化硅、氧化硅、氮氧化硅、碳氧化硅、氧化钛、硅、锗、锗硅、铝、铜、钨、金、铂、镍、铬、钛钨合金、镍铬合金、镍铂合金或镍硅合金中的至少一种。具体地,第一加固结构161可为由介质或金属沉积的单层结构,也可为由两层、三层或更多层单层结构叠加形成的多层结构,非晶碳、碳化硅、氧化铝、氮化硅、碳氮化硅、铝、铜、钨、金、铂、镍、铬、钛钨合金、镍铬合金、镍铂合金以及镍硅合金均不会被氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀,从而后续在利用氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀牺牲层以释放牺牲层的过程中,不会对第一加固结构161造成影响,从而确保设置第一加固结构161可增强梁结构11与第一柱状结构61连接处的力学强度,防止梁结构11与第一柱状结构6之间因连接不牢而发生脱落,从而提升红外探测器的结构稳定性。另外,当构成加固结构16的材料包括非晶硅、非晶锗、非晶硅锗、硅、锗或锗硅时,优选地可以设置加固结构16位于第一介质层13和第二介质层15围成的密闭空间内,以避免释放牺牲层的刻蚀气体腐蚀加固结构16。
[0151] 可选地,结合图6和图8,可以设置第二柱状结构62包括至少一层实心柱状结构,实心柱状结构包括实心结构605,图6和图8示例性地设置第二柱状结构62的实心结构605的侧壁包覆有至少一层介质层606且第二柱状结构62的实心结构605与一层介质层606接触设置,图6和图8示例性地设置第二柱状结构62的实心结构605的侧壁包覆有一层介质层606且第二柱状结构62的实心结构605与该介质层606接触设置,构成第二柱状结构62的实心结构605的材料包括钨、铜或铝中的至少一种,构成介质层606的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种。
[0152] 具体地,包覆第二柱状结构62的实心结构605的至少一层介质层606可以起到电绝缘的作用,利用介质层606保护第二柱状结构62的实心结构605以避免外部材料侵蚀第二柱状结构62的实心结构605的同时,介质层606可以作为第二柱状结构62的辅助支撑结构,当梁结构11位于吸收板10临近CMOS测量电路系统1一侧时,介质层606与第二柱状结构62的实心结构605共同支撑吸收板10,有利于提高第二柱状结构62的力学稳定性,从而提高红外传感器的结构稳定性。另外,设置构成第一柱状结构62的介质层606的材料可以包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种,前述材料均不会被氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀,因此在后续工艺步骤中利用氟化氙、氯气、溴气、四氯化碳或氟氯代烃腐蚀牺牲层时不会腐蚀包覆第二柱状结构62的实心结构605的介质层606。示例性地,可以如图6和图8所示,设置包覆第二柱状结构62的实心结构605的介质层606为吸收板10中的第三介质层130,包覆第二柱状结构62的实心结构605的介质层也可以是单独制作的介质层,或者也可以设置包覆第二柱状结构62的实心结构605的介质层为吸收板10中的第四介质层150或第二热敏感介质层120。
[0153] 示例性地,也可以类比图23所示结构中的第一柱状结构61的设置方式,设置第二柱状结构62的实心结构605的侧壁与牺牲层接触设置,该牺牲层是对应的吸收板10,即与第二柱状结构62直接电连接的吸收板10与对应的梁结构11,即与第二柱状结构62直接电连接的梁结构11之间的牺牲层,即该牺牲层为对应第二柱状结构62的牺牲层,可以设置构成第二柱状结构62的实心结构605的材料包括钨、铜或铝中的至少一种,第二柱状结构62中的膜层以及第二柱状结构62的具体效果与图23所示的第一柱状结构61的效果类似,这里不再赘述。也可以类比图24所示结构中的第一柱状结构61的设置方式,设置第二柱状结构62的实心结构605的侧壁以及第二柱状结构62的实心结构605临近CMOS测量电路系统1的表面包覆有至少一层粘附层,第二柱状结构62内最外围的粘附层远离第二柱状结构62的实心结构605的侧壁包覆有介质层,构成第二柱状结构62的实心结构605的材料包括钨、铜或铝中的至少一种,构成第二柱状结构62内粘附层的材料包括钛、氮化钛、钽或氮化钽中的至少一种,构成第二柱状结构62内介质层的材料包括氧化硅、氮化硅、氮氧化硅、碳化硅、碳氧化硅、碳氮化硅、非晶碳、氧化铝、氧化钛、氧化钒、氧化钛钒、石墨烯、钇钡铜氧、铜或铂中的至少一种,第二柱状结构62中的膜层以及第二柱状结构62的具体效果与图24所示的第一柱状结构61的效果类似,这里不再赘述。
[0154] 同样地,可以类比图23、图24和图25所示结构中对应第一柱状结构61的第一加固结构161的设置方式,设置红外探测器还包括第二加固结构,第二加固结构对应第二柱状结构62所在位置设置且位于第二柱状结构62远离CMOS测量电路系统1的一侧,梁结构11位于吸收板10临近CMOS测量电路系统1的一侧,第二加固结构用于增强第二柱状结构62与吸收板10之间的连接稳固性,第二加固结构包括加重块状结构。
[0155] 类比图25所示结构中对应第一柱状结构61的第一加固结构161的设置方式,可以设置构成第二加固结构的加重块状结构位于吸收板10远离CMOS测量电路系统1的一侧且构成第二加固结构的加重块状结构与吸收板10接触设置,第二加固结构起到加固作用的原理与图25所示结构的第一加固结构161起到加固作用的原理类似,这里不再赘述。或者类比图23和图24所示结构中对应第一柱状结构61的第一加固结构161的设置方式,可以设置吸收板10对应第二柱状结构62所在位置形成有通孔,通孔露出至少部分第二柱状结构62,构成第二加固结构的加重块状结构包括填充通孔的第一部分和位于通孔外的第二部分,第二部分的正投影覆盖第一部分的正投影,第二加固结构起到加固作用的原理与图23和图24所示结构的第一加固结构161起到加固作用的原理类似,这里不再赘述。另外,构成第二加固结构的加重块状结构所采用的材料与构成第一加固结构161的加重块状结构所采用的材料可以相同,这里不再赘述。
[0156] 可选地,结合图2和图8,可以设置第一柱状结构61包括至少一层空心柱状结构,图2和图8示例性地设置第一柱状结构61包括一层空心柱状结构,空心柱状结构内至少设置有第一电极层14,空心柱状结构内的第一电极层14与梁结构11中的第一电极层14、吸收板10中的第二电极层140以及支撑底座42电连接,以确保吸收板10生成的电信号传输至CMOS测量电路系统1。图2和图8示例性地设置构成第一柱状结构61的空心柱状结构内设置有第一电极层14以及分别位于第一电极层14两侧的介质层,两侧的介质层实现了对第一电极层14的有效保护,避免第一电极层14被氧化或腐蚀,优化红外探测器的电传输特性。示例性地,第一柱状结构61内位于第一电极层14下方的介质层例如可以为梁结构11中的第一介质层
13,位于第一电极层14上方的介质层例如可以为梁结构11中的第二介质层15,第一电极层
14两侧的介质层也可以为单独制作的膜层。另外,也可以设置第一柱状结构61内,第一电极层14的上方和/或下方没有介质层,即可以设置空心柱状结构内仅第一电极层14的下方有介质层或者仅第一电极层14的上方有介质层或者空心柱状结构内仅设置有第一电极层14,第一电极层14外部没有介质层包裹。
[0157] 图26为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图26仅示例性地示出了第一柱状结构61以及部分梁结构11,未示出梁结构11上方结构,如图26所示,红外探测器还可以包括第一加固结构162,第一加固结构162对应第一柱状结构61所在位置设置,第一柱状结构61为空心柱状结构时,第一加固结构162用于增强第一柱状结构61与梁结构11之间以及第一柱状结构61与反射层4之间的连接稳固性,即增强第一柱状结构61与支撑底座42之间的连接稳固性。示例性地,对应空心的第一柱状结构62的第一加固结构162可以位于第一电极层14远离CMOS测量电路系统1的一侧,当第一电极层14上方无介质层覆盖时,第一加固结构162位于第一电极层14上方且与第一电极层14接触设置,此时对应空心的第一柱状结构62的第一加固结构162可以在空心柱状结构内形成空心结构或者形成实心结构。当第一电极层14上方覆盖有介质层时,例如图26中第一电极层14上方覆盖有第二介质层15时,则对应空心的第一柱状结构62的第一加固结构162可以如图26所示位于第二介质层15上方且与第二介质层15接触设置,此时对应空心的第一柱状结构62的第一加固结构162可以在空心柱状结构内如图26所示形成空心结构,第一加固结构162也可以在空心柱状结构内形成实心结构,即第一加固结构162也可以填满第二介质层15环绕形成的内部空间。
或者,也可以如图27所示,将第一加固结构162设置在第一电极层14上方且第一加固结构
162与第一电极层14接触设置,即第一加固结构162位于第一电极层14与第二介质层15之间,此时第一加固结构162在空心柱状结构内形成空心结构。
[0158] 图28为本公开实施例提供的另一种红外探测器像元的剖面结构示意图。图28同样仅示例性地示出了第一柱状结构61以及部分梁结构11,未示出梁结构11上方结构,如图28所示,也可以设置对应空心的第一柱状结构62的第一加固结构162位于第一电极层14临近CMOS测量电路系统1的一侧,第一电极层14的下方设置有介质层,例如第一介质层13时,对应空心的第一柱状结构62的第一加固结构162可以位于第一电极层14与第一介质层13之间且第一加固结构162与第一电极层14接触设置。
[0159] 结合图26、图27和图28,无论第一加固结构162位于第一电极层14远离CMOS测量电路系统1的一侧,还是第一加固结构162位于第一电极层14临近CMOS测量电路系统1的一侧,第一加固结构162均覆盖第一柱状结构61与梁结构11的连接位置,相当于在第一柱状结构61与梁结构11的连接位置处增加了负重块,进而利用第一加固结构162增强了第一柱状结构61与梁结构11之间的连接稳固性。另外,第一加固结构162还覆盖至少部分第一柱状结构
61与支撑底座42的连接位置,相当于在第一柱状结构61与支撑底座42的连接位置处增加了负重块,进而利用对应空心的第一柱状结构62的第一加固结构162增强了第一柱状结构6与支撑底座42之间的连接稳固性,进而优化了整个红外探测器的电连接特性,优化了红外探测器的红外探测性能。示例性地,可以设置构成对应空心的第一柱状结构62的第一加固结构162的材料包括非晶硅、非晶锗、非晶硅锗、非晶碳、碳化硅、氧化铝、氮化硅、碳氮化硅、硅、锗、锗硅、铝、铜、钨、金、铂、镍、铬、钛钨合金、镍铬合金、镍铂合金或镍硅合金中的至少一种,上述实施例所述的对应空心的第一柱状结构62的第一加固结构162可以是金属结构也可以是非金属结构,本公开实施例对此不作具体限定,确保对应空心的第一柱状结构62的第一加固结构162的设置不会影响红外探测器中的电连接关系即可。
[0160] 可选地,结合图2和图7,可以设置第二柱状结构62包括至少一层空心柱状结构,图2和图7示例性地设置第二柱状结构62包括一层空心柱状结构,空心柱状结构内至少设置有电极层,对于图2和图7所示的梁结构11位于吸收板10临近CMOS测量电路系统1的一侧的情况,第二柱状结构62内至少设置有第二电极层140,对于类似图5所示的梁结构11位于吸收板10远离CMOS测量电路系统1的一侧的情况,第二柱状结构62内至少设置有第一电极层14。
图2和图7示例性地设置构成第二柱状结构62的空心柱状结构内设置有第二电极层140以及分别位于第二电极层140两侧的介质层,两侧的介质层实现了对第二电极层140的有效保护,避免第二电极层140被氧化或腐蚀,优化红外探测器的电传输特性。示例性地,第二柱状结构62内位于第二电极层140下方的介质层例如可以为吸收板10中的第三介质层130,位于第二电极层14上方的介质层例如可以为吸收板10中的第四介质层150,第二电极层140两侧的介质层也可以为单独制作的膜层。另外,也可以设置第二柱状结构62内,第二电极层140的上方和/或下方没有介质层,即可以设置空心柱状结构内仅第二电极层140的下方有介质层或者仅第二电极层140的上方有介质层或者空心柱状结构内仅设置有第二电极层140,第二电极层140外部没有介质层包裹。
[0161] 可选地,可以类比图26、图27和图28所示结构中对应第一柱状结构61的第一加固结构162的设置方式,设置红外探测器还包括第二加固结构,第二加固结构对应第二柱状结构62所在位置设置,梁结构11位于吸收板10临近CMOS测量电路系统1的一侧时,第二加固结构用于增强第二柱状结构62与吸收板10之间的连接稳固性,梁结构11类似图5位于吸收板10远离CMOS测量电路系统1的一侧时,第二加固结构用于增强第二柱状结构62与吸收板10之间以及第二柱状结构62与梁结构11之间的连接稳固性。
[0162] 可选地,对应空心的第二柱状结构62的第二加固结构可以位于所述电极层远离CMOS测量电路系统1的一侧;或者,对应空心的第二柱状结构62的第二加固结构可以位于电极层临近CMOS测量电路系统的一侧。类比图26所示结构中对应第一柱状结构61的第一加固结构161的设置方式,当梁结构11位于吸收板10临近CMOS测量电路系统1一侧时,可以设置构成对应空心的第二柱状结构62的第二加固结构位于第二电极层140远离CMOS测量电路系统1的一侧,当第二电极层140上方无介质层覆盖时,对应空心的第二柱状结构62的第二加固结构位于第二电极层140上方且与第二电极层140接触设置,此时对应空心的第二柱状结构62的第二加固结构可以在空心柱状结构内形成空心结构或者形成实心结构。当第二电极层140上方覆盖有介质层时,例如图2中第二电极层140上方覆盖有第四介质层150时,则可以类似图26所示的第一加固结构161的设置方式,设置对应空心的第二柱状结构62的第二加固结构位于第四介质层150上方且与第四介质层150接触设置,此时对应空心的第二柱状结构62的第二加固结构可以在空心柱状结构内类似图26所示形成空心结构,对应空心的第二柱状结构62的第二加固结构也可以在空心柱状结构内形成实心结构,即对应空心的第二柱状结构62的第二加固结构也可以填满第四介质层150环绕形成的内部空间。
[0163] 或者,也可以类比图27所示结构中对应第一柱状结构61的第一加固结构161的设置方式,将对应空心的第二柱状结构62的第二加固结构设置在第二电极层140上方且对应空心的第二柱状结构62的第二加固结构与第二电极层140接触设置,即对应空心的第二柱状结构62的第二加固结构位于第二电极层140与第四介质层150之间,此时对应空心的第二柱状结构62的第二加固结构在空心柱状结构内形成空心结构。
[0164] 或者,也可以类比图28所示结构中对应第一柱状结构61的第一加固结构161的设置方式,将对应空心的第二柱状结构62的第二加固结构位于第二电极层140临近CMOS测量电路系统1的一侧,第二电极层140的下方设置有介质层,例如第三介质层130时,对应空心的第二柱状结构62的第二加固结构可以位于第二电极层140与第三介质层130之间且对应空心的第二柱状结构62的第二加固结构与第二电极层140接触设置。另外,当类似图5所示梁结构11位于吸收板10远离CMOS测量电路系统1的一侧,且第一柱状结构61或第二柱状结构62为空心柱状结构时,同样可以针对每一个柱状结构设置类似图26至图28所示的加固结构。
[0165] 类比图26、图27和图28,无论对应空心的第二柱状结构62的第二加固结构位于第二电极层140远离CMOS测量电路系统1的一侧,还是对应空心的第二柱状结构62的第二加固结构位于第二电极层140临近CMOS测量电路系统1的一侧,对应空心的第二柱状结构62的第二加固结构均覆盖第二柱状结构62与吸收板10的连接位置,相当于在第二柱状结构62与吸收板10的连接位置处增加了负重块,进而利用对应空心的第二柱状结构62的第二加固结构增强了第二柱状结构62与吸收板10之间的连接稳固性。
[0166] 示例性地,可以设置构成对应空心的第一柱状结构61的第一加固结构162的材料包括非晶硅、非晶锗、非晶硅锗、非晶碳、碳化硅、氧化铝、氮化硅、碳氮化硅、氧化硅、氮氧化硅、碳氧化硅、氧化钛、硅、锗、锗硅、铝、铜、钨、金、铂、镍、铬、钛钨合金、镍铬合金、镍铂合金或镍硅合金中的至少一种,构成对应空心的第二柱状结构62的第二加固结构的材料包括非晶硅、非晶锗、非晶硅锗、非晶碳、碳化硅、氧化铝、氮化硅、碳氮化硅、氧化硅、氮氧化硅、碳氧化硅、氧化钛、硅、锗、锗硅、铝、铜、钨、金、铂、镍、铬、钛钨合金、镍铬合金、镍铂合金或镍硅合金中的至少一种,上述实施例所述的对应空心的第一柱状结构61的第一加固结构162以及对应空心的第二柱状结构62的第二加固结构可以是金属结构也可以是非金属结构,本公开实施例对此不作具体限定,确保对应空心的第一柱状结构61的第一加固结构162以及对应空心的第二柱状结构62的第二加固结构的设置不会影响红外探测器中的电连接关系即可。
[0167] 可选地,结合图1至图28,反射层4和悬空微桥结构40之间可以设置有至少一层图案化金属互连层,图案化金属互连层位于密闭释放隔绝层3的上方或者下方并与反射层4之间电绝缘,图案化金属互连层用于调节红外探测器的谐振模式。具体地,布拉格反射镜(Bragg reflector)是一种利用不同界面反射光的相长干涉对不同波长的光进行增强反射的光学器件,由多个1/4波长反射镜组成以实现对多个波长入射光的高效反射,本公开实施例设置反射层4和悬空微桥结构40之间设置有至少一层图案化金属互连层,至少一层图案化金属互连层、反射层4以及吸收板10形成类似布拉格反射镜的结构,至少一层图案化金属互连层的设置相当于改变了反射层4与吸收板10中热敏感介质层构成的整体谐振腔介质的厚度,使得红外探测器像元可以形成多个介质厚度不同的谐振腔,红外探测器像元可以选择不同波长的光进行增强反射调节,进而利用至少一层图案化金属互连层调节红外探测器的谐振模式,由此以提高红外探测器的红外吸收率,拓宽红外探测器的红外吸收谱段,增加红外探测器的红外吸收谱段。
[0168] 示例性地,可以设置至少一层图案化金属互连层位于密闭释放隔绝层3远离CMOS测量电路系统1的一侧和/或至少一层图案化金属互连层位于密闭释放隔绝层3临近CMOS测量电路系统1的一侧。示例性地,可以设置图案化金属互连层包括多个阵列排布的金属重复单元,每个金属重复单元可以包括两个对角设置的L型图案化结构、圆形结构、扇形结构、椭圆形结构、圆环结构、开口环结构或者多边形结构中的至少一种,也可以设置图案化金属互连层包括多个阵列排布的图案化镂空结构,图案化镂空结构可以包括圆形镂空结构、开口环状镂空结构或者多边形镂空结构中的至少一种,本公开实施例对图案化金属互连层所包含的具体图案不作限定。
[0169] 图29为本公开实施例提供的另一种红外探测器像元的立体结构示意图,图30为图29所示结构的俯视结构示意图。图29仅示出了第一柱状结构61和梁结构11,未示出梁结构
11上方的结构,结合图29和图30,可以设置梁结构11包括热对称结构,即由吸收板10或者说梁结构11的中间部分730向对应的第一柱状结构61的梁路径中,交汇于同一节点的两条并行梁结构分别为第一半桥结构710和第二半桥结构720,第一半桥结构710和第二半桥结构
720构成热对称结构70。
[0170] 红外探测器的热量从吸收板10或者说梁结构11的中间部分730向连接同一梁结构11的两个第一柱状结构61传导,第一半桥结构710可以包括支撑层、电极层和钝化层,例如包括第一介质层13、第一电极层14和第二介质层15,第二半桥结构720可以包括第一介质层
13和/或第二介质层15,即第一半桥结构710的厚度大于第二半桥结构720的厚度,在第一半桥结构710和第二半桥结构720长度相等的情况下,第一半桥结构710由于其厚度较大,相较于第二半桥结构720,其上的热量传导速度更快。本公开实施例对第一半桥结构710和第二半桥结构720的长度进行不对称设计,即设置第一半桥结构710的长度大于第二半桥结构
720的长度,减缓了厚度因素导致的热量传导速度较快的第一半桥结构710上的热量传导速度,进而实现了热对称结构70中的第一半桥结构710与第二半桥结构720的热导非平衡差值小于等于20%,即热对称结构70中的第一半桥结构710与第二半桥结构720的热量传导速度的差距小于等于20%,优选地,可以实现热对称结构70中的第一半桥结构710与第二半桥结构720的热导相同,进一步降低了红外探测器的总热导,进而提高了红外探测器的红外探测性能,且减小了红外探测器在相同力的作用下受到的应力和形变,提高了红外探测器的稳定性和抗冲击能力,增强了红外探测器的力学强度。
[0171] 具体地,结合图29和图30,并行梁结构a和并行梁结构b交汇于同一节点A,并行梁结构c和并行梁结构d交汇于节点B和节点C,并行梁结构e和并行梁结构f交汇于同一节点D。另外,热对称结构70中的第一半桥结构710的长度大于第二半桥结构720的长度,因此,并行梁结构a为第一半桥结构710,并行梁结构b为第二半桥结构720,二者构成一个热对称结构
70,并行梁结构c为第一半桥结构710,并行梁结构d为第二半桥结构720,二者构成一个热对称结构70,并行梁结构e为第一半桥结构710,并行梁结构f为第二半桥结构720,二者构成一个热对称结构70。
[0172] 可选地,结合图2、图5、图6、图7、图8、图12和图15,悬空微桥结构40包括第一介质层13和第二介质层15时,可以设置相对设置的梁结构11之间的第一介质层13和/或第二介质层15形成图案化膜层结构,这里相对设置的梁结构11即位于图1中左右两侧的梁结构11或者位于图1中上下两侧的梁结构11,图案化膜层结构包括多个条状图案,图案化膜层结构中的条状图案相对于梁结构11对称设置。
[0173] 以第一介质层13为例,图31为本公开实施例提供的一种第一介质层的俯视结构示意图。结合图1至图31,可以设置相对设置的梁结构11之间的第一介质层13形成如图31所示的图案化膜层结构90,图案化膜层结构90即位于图2中的A1区域,图案化膜层结构90包括多个条状图案91,图案化膜层结构90中的条状图案91相对于梁结构11对称设置,即图案化膜层结构90中的条状图案91相对于图31中左右两侧的梁结构11对称设置。由此,通过设置相对设置的梁结构之11间的第一介质层13和/或第二介质层15形成图案化膜层结构90,图案化膜层结构90包括多个条状图案91,图案化膜层结构90中的条状图案91相对于梁结构11对称设置,有效提高了图案化膜层结构90的力学稳定性,进而有利于提高整个红外探测器的力学稳定性。
[0174] 另外需要说明的是,本公开实施例所述的图案化膜层结构90中的图案不限于图31所示图案形式,例如图案化膜层结构90还可以包括更多条状图案以形成网格状结构等等,本公开实施例对图案化膜层结构90中的具体图案不作限定,确保图案化膜层结构90中的条状图案相对于梁结构11对称即可,且第一介质层13和第二介质层15形成的图案化膜层结构90中的图案可以相同也可以不同。
[0175] 可选地,可以设置红外探测器是基于3nm、7nm、10nm、14nm、22nm、28nm、32nm、45nm、65nm、90nm、130nm、150nm、180nm、250nm或350nm CMOS工艺制程,前述尺寸表征集成电路的工艺节点,即表征集成电路加工过程中的特征尺寸。
[0176] 可选地,可以设置构成红外探测器中的金属互连层的金属连线材料包括铝、铜、钨、钛、镍、铬、铂、银、钌或钴中的至少一种,例如可以设置构成反射层4的材料包括铝、铜、钨、钛、镍、铬、铂、银、钌或钴中的至少一种。另外,设置CMOS测量电路系统1和CMOS红外传感结构2均使用CMOS工艺制备,在CMOS测量电路系统1上直接制备CMOS红外传感结构2,能够实现第一柱状结构61以及第二柱状结构62的径向边长大于等于0.5um,小于等于3um,梁结构11的宽度,即梁结构11中单线条的宽度小于等于0.3um,谐振腔的高度小于等于2.5um。
[0177] 另外需要说明的是,本公开实施例并没有给出属于本公开实施例保护范围的所有结构红外探测器的示意图,并非对本公开实施例保护范围的限定,本公开实施例公开的不同特征之间可以任意组合,例如无论红外探测器中是否有第一加固结构和/或第二加固结构,均属于本公开实施例的保护范围,不同结构的第一柱状结构和第二柱状结构的任意组合也属于本公开实施例的保护范围。
[0178] 需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0179] 以上仅是本公开的具体实施方式,使本领域技术人员能够理解或实现本公开。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本公开的精神或范围的情况下,在其它实施例中实现。因此,本公开将不会被限制于本文的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。