栅极驱动方法、栅极驱动电路及显示器转让专利

申请号 : CN202111446620.4

文献号 : CN114203124B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 周满城熊志康报虹

申请人 : 重庆惠科金渝光电科技有限公司惠科股份有限公司

摘要 :

本申请涉及一种栅极驱动方法、栅极驱动电路及显示器,所述驱动方法包括:在触发模块输出触发电平后,控制时钟信号模块输出目标时钟信号;在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极;其中,所述计数器在所述目标时钟信号中最后一个时钟周期的下降沿清零,且在下一个目标时钟信号中第一个时钟周期的上升沿重新计数;其解决了现有技术中驱动结构复杂和成本高的问题,简化了驱动结构和驱动方式,降低了驱动成本,满足了分辨率低、结构尺寸小及展示样品等液晶显示器的需求。

权利要求 :

1.一种栅极驱动方法,应用于栅极驱动电路的控制模块,所述栅极驱动电路还包括触发模块、时钟信号模块、计数器和电平移动模块,其特征在于,所述驱动方法包括:在触发模块输出触发电平后,控制时钟信号模块输出目标时钟信号;

在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极;

其中,所述计数器在所述目标时钟信号中最后一个时钟周期的下降沿清零,且在下一个目标时钟信号中第一个时钟周期的上升沿重新计数;

在触发模块输出触发电平后,控制所述时钟信号模块输出目标时钟信号之前,所述驱动方法还包括:根据显示器的行栅线数量,得到时钟信号中时钟周期总数量;根据显示器的帧率,得到时钟周期占空比;根据所述时钟周期总数量和时钟周期占空比,使所述时钟信号模块生成所述目标时钟信号。

2.如权利要求1所述的栅极驱动方法,其特征在于,所述驱动方法还包括:

在所述目标时钟信号中在当前时钟周期内的下降沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极截止电平到显示器的目标行栅线,使所述栅极截止电平关闭所述目标行栅线上的晶体管栅极。

3.如权利要求2所述的栅极驱动方法,其特征在于,当所述栅极驱动电路包括至少两个电平移动模块时,所述驱动方法还包括:在第一目标时钟信号中最后一个时钟周期的下降沿之后,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;

其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。

4.如权利要求1所述的栅极驱动方法,其特征在于,当所述栅极驱动电路包括至少两个计数器时,所述驱动方法还包括:在第一目标时钟信号中最后一个时钟周期的下降沿时,控制第一计数器清零;

在第二目标时钟信号中第一个时钟周期的上升沿时,控制第二计数器开始计数;

其中,所述第一计数器为与当前电平移动模块相匹配的计数器,所述第二计数器为与目标电平移动模块相匹配的计数器,所述当前电平移动模块为与所述当前时钟输出端口相连的电平移动模块。

5.如权利要求1‑4任一项所述的栅极驱动方法,其特征在于,所述驱动方法还包括:在所述目标时钟信号中最后一个时钟周期的下降沿之后,检测所述触发模块是否再次触发电平;

当检测到所述触发模块再次触发电平时,控制所述时钟信号模块输出下一个目标时钟信号,使电平移动模块根据所述下一个目标时钟信号进行栅极驱动。

6.一种栅极驱动电路,其特征在于,所述驱动电路包括:

触发模块,用于输出触发电平;

时钟信号模块,用于根据显示器的行栅线数量,得到时钟信号中时钟周期总数量;根据显示器的帧率,得到时钟周期占空比;根据所述时钟周期总数量和时钟周期占空比,使所述时钟信号模块生成目标时钟信号,并输出所述目标时钟信号;

计数器,用于在所述目标时钟信号中第一个时钟周期的上升沿开始计数,在所述目标时钟信号中最后一个时钟周期的下降沿清零;

电平移动模块,电平移动模块的输入端与所述时钟信号模块相连,所述电平移动模块的多个输出端分别与显示器的多条行栅线一一相连,用于依次输出栅极驱动电平到显示器的每行行栅线,使所述栅极驱动电平依次打开行栅线上的晶体管栅极;

控制模块,分别与所述电平移动模块、所述时钟信号模块、所述触发模块和所述计数器相连,用于在触发模块输出触发电平后,控制所述时钟信号模块输出目标时钟信号;还用于在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极。

7.如权利要求6所述的栅极驱动电路,其特征在于,当所述驱动电路包括至少两个电平移动模块时,所述控制模块还用于在第一目标时钟信号中最后一个时钟周期的下降沿之后,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;

其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。

8.如权利要求6或7所述的栅极驱动电路,其特征在于,所述驱动电路还包括柔性电路板,所述电平移动模块的多个输出端通过所述柔性电路板与所述显示器的多条行栅线一一相连。

9.一种显示器,其特征在于,所述显示器包括数据驱动电路和权利要求6‑8任一项所述的栅极驱动电路。

说明书 :

栅极驱动方法、栅极驱动电路及显示器

技术领域

[0001] 本发明涉及电子技术领域,尤其涉及栅极驱动方法、栅极驱动电路及显示器。

背景技术

[0002] 在现有技术中,采用阵列基板行驱动(Gate Driver on Array ,简称GOA)技术将薄膜场效应晶体管(Thin Film Transistor,简称TFT)集成在阵列基板上,用以对显示面板中的栅线进行扫描驱动,从而可以省掉栅极驱动IC的部分,有利于窄边框的实现。
[0003] 但是针对分辨率低、结构尺寸小及展示样品等特定液晶显示器,利用GOA技术进行栅极驱动时存在驱动结构复杂和成本高等问题,不满足特定液晶显示器的驱动需求。

发明内容

[0004] 本发明的提供的栅极驱动方法、栅极驱动电路及显示器,其解决了现有技术中驱动结构复杂和成本高的问题,简化了驱动结构和驱动方式,降低了驱动成本,满足了分辨率低、结构尺寸小及展示样品等液晶显示器的需求。
[0005] 第一方面,本发明提供一种栅极驱动方法,应用于栅极驱动电路的控制模块,所述栅极驱动电路还包括触发模块、时钟信号模块、计数器和电平移动模块,所述驱动方法包括:在触发模块输出触发电平后,控制时钟信号模块输出目标时钟信号;在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极;其中,所述计数器在所述目标时钟信号中最后一个时钟周期的下降沿清零,且在下一个目标时钟信号中第一个时钟周期的上升沿重新计数。
[0006] 可选地,所述驱动方法还包括:在所述目标时钟信号中在当前时钟周期内的下降沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极截止电平到显示器的目标行栅线,使所述栅极截止电平关闭所述目标行栅线上的晶体管栅极。
[0007] 可选地,在触发模块输出触发电平后,控制所述时钟信号模块输出目标时钟信号之前,所述驱动方法还包括:根据显示器的行栅线数量,得到时钟信号中时钟周期总数量;根据显示器的帧率,得到时钟周期占空比;根据所述时钟周期总数量和时钟周期占空比,使所述时钟信号模块生成所述目标时钟信号。
[0008] 可选地,当所述栅极驱动电路包括至少两个电平移动模块时,所述驱动方法还包括:在第一目标时钟信号中最后一个时钟周期的下降沿之后,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。
[0009] 可选地,当所述栅极驱动电路包括至少两个计数器时,所述驱动方法还包括:在所述第一目标时钟信号中最后一个时钟周期的下降沿时,控制第一计数器清零;在第二目标时钟信号中第一个时钟周期的上升沿时,控制第二计数器开始计数;其中,所述第一计数器为与当前电平移动模块相匹配的计数器,所述第二计数器为与所述目标电平移动模块相匹配的计数器,所述当前电平移动模块为与所述当前时钟输出端口相连的电平移动模块。
[0010] 可选地,所述驱动方法还包括:在所述目标时钟信号中最后一个时钟周期的下降沿之后,检测所述触发模块是否再次触发电平;当检测到所述触发模块再次触发电平时,控制所述时钟信号模块输出下一个目标时钟信号,使电平移动模块根据所述下一个目标时钟信号进行栅极驱动。
[0011] 第二方面,本发明提供一种栅极驱动电路,所述驱动电路包括:触发模块,用于输出触发电平;时钟信号模块,用于输出目标时钟信号;计数器,用于在所述目标时钟信号中第一个时钟周期的上升沿开始计数,在所述目标时钟信号中最后一个时钟周期的下降沿清零;电平移动模块,电平移动模块的输入端与所述时钟信号模块相连,所述电平移动模块的多个输出端分别与显示器的多条行栅线一一相连,用于依次输出栅极驱动电平到显示器的每行行栅线,使所述栅极驱动电平依次打开行栅线上的晶体管栅极;控制模块,分别与所述电平移动模块、所述时钟信号模块、所述触发模块和所述计数器相连,用于在触发模块输出触发电平后,控制所述时钟信号模块输出目标时钟信号;还用于在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极。
[0012] 可选地,当所述驱动电路包括至少两个电平移动模块时,所述控制模块还用于在第一目标时钟信号中最后一个时钟周期的下降沿之后,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。
[0013] 可选地,所述驱动电路还包括柔性电路板,所述电平移动模块的多个输出端通过所述柔性电路板与所述显示器的多条行栅线一一相连。
[0014] 第三方面,本发明提供一种显示器,所述显示器包括数据驱动电路和上述栅极驱动电路。
[0015] 本发明提供的栅极驱动方法通过电平移动模块直接与显示器相连来达到栅极驱动的目的,从而简化了栅极驱动结构,降低了驱动成本。本发明根据对时钟信号中的时钟周期进行计数,实现根据不同的时钟周期对不同的行栅线进行逐行扫描的驱动方式,从而简化了栅极驱动方式,因此解决了GOA技术中驱动结构和驱动方式复杂、成本高等问题,简化了驱动结构和驱动方式,降低了驱动成本,满足了分辨率低、结构尺寸小及展示样品等液晶显示器的需求。

附图说明

[0016] 此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
[0017] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
[0018] 图1所示为本发明实施例提供的一种栅极驱动方法的流程示意图;
[0019] 图2所示为本发明实施例提供的一种触发信号和时钟信号的波形示意图;
[0020] 图3所示为本发明实施例提供的一种栅极驱动电路的结构示意图;
[0021] 图4所示为本发明实施例提供的一种显示器的电路示意图;
[0022] 图5所示为本发明实施例提供的一种驱动时序示意图;
[0023] 图6所示为本发明实施例提供的另一种驱动时序示意图;
[0024] 图7所示为本发明实施例提供的另一种栅极驱动电路的结构示意图;
[0025] 图8所示为本发明实施例提供的又一种栅极驱动电路的结构示意图;
[0026] 图9所示为本发明实施例提供的再一种栅极驱动电路的结构示意图;
[0027] 图10所示为本发明实施例提供的一种显示器的结构示意图。
[0028] 附图标记说明:
[0029] 10、触发电平;20、时钟周期;30、目标时钟信号;40、下一个目标时钟信号;100、触发模块;200、时钟信号模块;300、计数器;400、电平移动模块;500、控制模块;600、显示器;110、控制电路;410、第一电平移动模块;420、第二电平移动模块;700、柔性电路板;800、数据驱动电路;900、行栅线。

具体实施方式

[0030] 为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0031] 第一方面,本发明提供一种栅极驱动方法,具体包括以下实施例:
[0032] 实施例一
[0033] 图1所示为本发明实施例提供的一种栅极驱动方法的流程示意图,如图1所示,所述栅极驱动方法具体包括以下步骤:
[0034] 步骤S101,在触发模块输出触发电平后,控制时钟信号模块输出目标时钟信号。
[0035] 在本实施例中,在触发模块输出触发电平后,控制所述时钟信号模块输出目标时钟信号之前,所述驱动方法还包括:根据显示器的行栅线数量,得到时钟信号中时钟周期总数量;根据显示器的帧率,得到时钟周期占空比;根据所述时钟周期总数量和时钟周期占空比,使所述时钟信号模块生成所述目标时钟信号。
[0036] 需要说明的是,如图2所示,所述触发模块输出的是STV方波触发信号,所述STV方波触发信号中包括若干个触发电平10,所述时钟信号模块输出的是CLK脉冲信号,CLK脉冲信号中包括若干个目标时钟信号30,每个目标时钟信号30中包括多个时钟周期20,其中下一个目标时钟信号40为目标时钟信号中的下一个时钟信号,所述每个目标时钟信号30中的时钟周期总数量根据显示器的行栅线数量进行设定,也就是一个时钟周期对应一个行栅线,在时钟周期20中的高电平时打开相对应行栅线中的晶体管栅极。进一步地,每个时钟周期中高电平和低电平的宽度比为时钟周期的占空比,在本实施例中根据显示器中每帧图像的显示频率设定时钟周期占空比,因此,根据时钟周期总数量和时钟周期占空比,从而可以使所述时钟信号模块生成所述目标时钟信号。
[0037] 进一步地,在本实施例中所述触发电平为高电平,当检测到所述触发模块输出高电平以后,所述时钟信号模块即可开始输出所述目标时钟信号。
[0038] 步骤S102,在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极驱动电平到显示器的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极。
[0039] 在本实施例中,所述计数器在所述目标时钟信号中最后一个时钟周期的下降沿清零,且在下一个目标时钟信号中第一个时钟周期的上升沿重新计数。
[0040] 需要说明的是,本申请提供的栅极驱动方法应用于栅极驱动电路,如图3所示,所述栅极驱动电路包括:用于输出触发电平的触发模块100、用于输出目标时钟信号的时钟信号模块200、用于在所述目标时钟信号中第一个时钟周期的上升沿开始计数和在所述目标时钟信号中最后一个时钟周期的下降沿清零的计数器300、用于与显示器的多条行栅线一一相连且依次输出栅极驱动电平到显示器600的每行行栅线的电平移动模块400和控制模块500。
[0041] 需要进一步说明的是,所述计数器300根据每个时钟周期的上升沿进行计数且从每个目标时钟信号中第一个时钟周期的上升沿开始重新计数,也就是第一个时钟周期对应的计数数值为1,第二个时钟周期对应的计数数值为2,依次类推,第N个时钟周期对应的计数数值为N,所述当前时钟周期为所述目标时钟信号中任意一个时钟周期,例如若所述当前时钟周期为第五个时钟周期时,所述计数器300输出的当前计数数值为5,所述电平移动模块400输出栅极驱动电平到显示器600的第5行栅线中,使所述栅极驱动电平打开第5行栅线上的晶体管栅极;如图4所示,当所述电平移动模块输出的Gn信号为高电平时,使显示器中对应行栅线上的晶体管被打开,显示器中列方向上的数据可写入像素,本实施例中的栅极驱动电平为高电平。
[0042] 相比于现有技术,本发明具有如下有益效果:
[0043] 本发明提供的栅极驱动方法通过电平移动模块直接与显示器相连来达到栅极驱动的目的,从而简化了栅极驱动结构,降低了驱动成本。本发明根据对时钟信号中的时钟周期进行计数,实现根据不同的时钟周期对不同的行栅线进行逐行扫描的驱动方式,从而简化了栅极驱动方式,因此解决了GOA技术中驱动结构和驱动方式复杂、成本高等问题,简化了驱动结构和驱动方式,降低了驱动成本,满足了分辨率低、结构尺寸小及展示样品等液晶显示器的需求。
[0044] 在本实施例中,所述驱动方法还包括:
[0045] 在所述目标时钟信号中在当前时钟周期内的下降沿时,根据计数器输出的当前计数数值,控制电平移动模块输出栅极截止电平到显示器的目标行栅线,使所述栅极截止电平关闭所述目标行栅线上的晶体管栅极。
[0046] 如图5所示,图5中G1、G2、……、Gm分别表示电平移动模块400每个输出端口输出的脉冲信号,电平移动模块400的每个输出端口分别在相对应的时钟周期内输出栅极驱动电平,在其他时钟周期内输出栅极截止电平;以G1端口为例,所述G1端口在第一个时钟周期的高电平时序内输出栅极驱动电平到第一行栅线中,从而打开第一行栅线上的晶体管栅极;所述G1端口在第一个时钟周期的高电平以外的时序输出栅极截止电平到第一行栅线,从而关闭第一行栅线上的晶体管栅极。
[0047] 实施例二
[0048] 在本实施例中,当所述栅极驱动电路包括至少两个电平移动模块时,所述驱动方法还包括:
[0049] 在第一目标时钟信号中最后一个时钟周期的下降沿时,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。
[0050] 需要说明的是,当电平移动模块的输出端数量小于显示器的行栅线数量时,需要多个电平移动模块并联输出驱动电平到所述显示器的行栅线中,且所述时钟信号模块包括多个输出端,每个输出端输出不同的目标时钟信号到相应的电平移动模块中。
[0051] 举例说明,假如栅极驱动电路包括第一电平移动模块和第二电平移动模块,所述时钟信号模块包括第一时钟信号端口和第二时钟信号端口,如图6所示,第一目标时钟信号CLK1为所述第一时钟信号端口输出,第二目标时钟信号CLK2为所述第二时钟信号端口输出,第一电平移动模块根据第一目标时钟信号CLK1按照上述实施例一的驱动方法进行栅极驱动,第二电平移动模块根据第二目标时钟信号CLK2按照上述实施例一的驱动方法进行栅极驱动,图6中G1到Gm为第一电平移动模块输出的脉冲信号,Gm+1及以后为第二电平移动模块输出的脉冲信号;当所述第一目标时钟信号CLK1中输出最后一个时钟周期的下降沿以后,所述时钟信号模块的第二时钟信号端口输出第二目标时钟信号,使第二电平移动模块根据所述第二目标时钟信号进行栅极驱动。
[0052] 在本实施例中,当所述栅极驱动电路包括至少两个计数器时,所述驱动方法还包括:在所述第一目标时钟信号中最后一个时钟周期的下降沿时,控制第一计数器清零;在第二目标时钟信号中第一个时钟周期的上升沿时,控制第二计数器开始计数;其中,所述第一计数器为与当前电平移动模块相匹配的计数器,所述第二计数器为与所述目标电平移动模块相匹配的计数器,所述当前电平移动模块为与所述当前时钟输出端口相连的电平移动模块。
[0053] 在本实施例中,所述驱动方法还包括:在所述目标时钟信号中最后一个时钟周期的下降沿之后,检测所述触发模块是否再次触发电平;当检测到所述触发模块再次触发电平时,控制所述时钟信号模块输出下一个目标时钟信号,使电平移动模块根据所述下一个目标时钟信号进行栅极驱动。
[0054] 第二方面,本发明提供一种栅极驱动电路,具体包括以下实施例:
[0055] 实施例三
[0056] 图3所示为本发明实施例提供的一种栅极驱动电路的结构示意图;如图3所示,所述栅极驱动电路包括:
[0057] 触发模块100,用于输出触发电平;
[0058] 时钟信号模块200,用于输出目标时钟信号;
[0059] 计数器300,用于在所述目标时钟信号中第一个时钟周期的上升沿开始计数,在所述目标时钟信号中最后一个时钟周期的下降沿清零;
[0060] 电平移动模块400,电平移动模块400的输入端与所述时钟信号模块200相连,所述电平移动模块400的多个输出端分别与显示器600的多条行栅线一一相连,用于依次输出栅极驱动电平到显示器的每行行栅线,使所述栅极驱动电平依次打开行栅线上的晶体管栅极;
[0061] 控制模块500,分别与所述电平移动模块400、所述时钟信号模块200、所述触发模块100和所述计数器300相连,用于在触发模块100输出触发电平后,控制所述时钟信号模块200输出目标时钟信号;还用于在所述目标时钟信号中在当前时钟周期内的上升沿时,根据计数器300输出的当前计数数值,控制电平移动模块400输出栅极驱动电平到显示器600的目标行栅线,使所述栅极驱动电平打开所述目标行栅线上的晶体管栅极。
[0062] 需要说明的是,本实施例中的栅极驱动电路的驱动方法、工作原理及有益效果在上述实施例一和实施例二中已经详细阐述,此处就不再赘述。
[0063] 如图7所示,为了进一步简化栅极驱动电路的电路结构,在本实施例中将触发模块100、时钟信号模块200、计数器300和控制模块500集成在一个控制电路110中,也可将所述控制电路封装成控制芯片,从而提高了栅极驱动电路的集成度,扩大了驱动电路的应用范围。
[0064] 实施例四
[0065] 在本实施例中,当所述驱动电路包括至少两个电平移动模块时,所述控制模块还用于在第一目标时钟信号中最后一个时钟周期的下降沿之后,控制所述时钟信号模块输出第二目标时钟信号,使目标电平移动模块根据所述第二目标时钟信号进行栅极驱动;
[0066] 其中,所述第一目标时钟信号为所述时钟信号模块在当前时钟信号端口输出的目标时钟信号,所述第二目标时钟信号为所述当前时钟输出端口的下一个时钟输出端口输出的目标时钟信号,所述目标电平移动模块为与所述第二目标时钟信号输出端口相连的电平移动模块。
[0067] 如图8和图9所示,所述栅极驱动电路中包括第一电平移动模块410和第二电平移动模块420,集成在所述控制电路中的时钟信号模块包括第一信号输出端和第二信号输出端,所述第一信号输出端输出第一目标时钟信号CLK1到所述第一电平移动模块410,所述第二信号输出端输出第二目标时钟信号CLK2到所述第二电平移动模块420,使所述第一电平移动模块410根据所述第一目标时钟信号CLK1、所述第二电平移动模块420根据所述第二目标时钟信号CLK2进行栅极驱动;其中,当所述第一目标时钟信号CLK1在最后一个时钟周期的下降沿后,所述第二信号输出端再输出所述第二目标时钟信号CLK2。其中,图8和图9的区别是:图8中的两个电平移动模块共用一个触发模块输出端,而图9中的两个电平移动模块分别连接不同的触发模块输出端。
[0068] 在本实施例中,所述驱动电路还包括柔性电路板700,所述电平移动模块400的多个输出端通过所述柔性电路板700与所述显示器600的多条行栅线900一一相连。
[0069] 需要说明的是,本发明提供的栅极驱动电路包括触发模块、时钟信号模块、计数器、电平移动模块和控制模块,都是常用且低成本电路,相比现有技术中的GOA驱动技术,简化了栅极驱动电路的结构、降低了驱动电路的成本,让小尺寸、低分辨率的显示器的驱动更简洁。
[0070] 第三方面,本发明提供一种显示器,具体包括以下实施例:
[0071] 实施例五
[0072] 图10所示为本发明实施例提供的一种显示器的结构示意图,如图10所示,本实施例提供的显示器包括数据驱动电路800和上述实施例三或实施例四中的栅极驱动电路,其中栅极驱动电路中的电平移动模块400的多个输出端通过所述柔性电路板700与所述显示器的多条行栅线900一一相连。
[0073] 需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0074] 以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。