频率可调节的多路差分时钟输出电路及装置转让专利

申请号 : CN202211161458.6

文献号 : CN115242192B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 曾凡森安肖陈润秋

申请人 : 深圳市磐鼎科技有限公司

摘要 :

本发明公开了一种频率可调节的多路差分时钟输出电路及装置,该电路包括:振荡电路、频率获取电路和时钟输出电路,振荡电路为时钟输出电路提供初始时钟信号,频率获取电路获取待输出的差分时钟信号的目标频率,并将目标频率发送至时钟输出电路,时钟输出电路根据初始时钟信号和目标频率生成目标差分时钟信号,并将目标差分时钟信号通过对应的目标输出端口输出。相比于现有电路只能输出单路时钟信号或时钟频率不可调的时钟信号,本发明不仅能提供多路差分时钟信号输出,并且每一路输出时钟信号的时钟频率均可根据频率获取电路获取的目标频率进行调节,因此能够同时符合不同接口的时钟频率要求,不需要配置多个时钟输出电路,降低了硬件成本。

权利要求 :

1.一种频率可调节的多路差分时钟输出电路,其特征在于,所述多路差分时钟输出电路包括:振荡电路、频率获取电路和时钟输出电路;

所述时钟输出电路分别与所述振荡电路、所述频率获取电路连接;

所述振荡电路,用于为所述时钟输出电路提供初始时钟信号;

所述频率获取电路,用于获取待输出的差分时钟信号的目标频率,并将所述目标频率发送至所述时钟输出电路;

所述时钟输出电路,用于根据所述初始时钟信号和所述目标频率生成目标差分时钟信号,并将所述目标差分时钟信号通过对应的目标输出端口输出;

其中,所述时钟输出电路包括:主时钟芯片、第一电阻、第二电阻、第三电阻、第四电阻和输出端口;

所述主时钟芯片分别与所述振荡电路和所述频率获取电路连接;

所述第一电阻的第一端与所述主时钟芯片的第一时钟输出引脚相连接,所述第一电阻的第二端分别与所述第三电阻的第一端和所述输出端口的第一接口连接;

所述第二电阻的第一端与所述主时钟芯片的第二时钟输出引脚相连接,所述第二电阻的第二端分别与所述第四电阻的第一端和所述输出端口的第二接口连接;

所述第三电阻的第二端、所述第四电阻的第二端、所述输出端口的第三接口、所述输出端口的第四接口和所述主时钟芯片的接地引脚均接地。

2.如权利要求1所述的多路差分时钟输出电路,其特征在于,所述振荡电路包括:晶振、第五电阻、第六电阻、第七电阻;

所述晶振的第一端分别与所述第五电阻的第二端和所述第七电阻的第一端连接,所述第五电阻的第一端与主时钟芯片的第一晶振引脚连接;

所述晶振的第二端与所述主时钟芯片的第一晶振接地引脚连接;

所述晶振的第三端分别与所述第七电阻的第二端和所述第六电阻的第二端连接,所述第六电阻的第一端与所述主时钟芯片的第二晶振引脚连接;

所述晶振的第四端与所述主时钟芯片的第二晶振接地引脚连接。

3.如权利要求1所述的多路差分时钟输出电路,其特征在于,所述频率获取电路包括:第八电阻、第九电阻、第十电阻、第十一电阻和数据获取端口;

所述第八电阻的第一端与所述数据获取端口的第一端连接,所述第八电阻的第二端分别与所述第十电阻的第一端和主时钟芯片的总线时钟引脚连接;

所述第九电阻的第一端与所述数据获取端口的第二端连接,所述第九电阻的第二端分别与所述第十一电阻的第一端和主时钟芯片的总线数据引脚连接。

4.如权利要求1‑3任一项所述的多路差分时钟输出电路,其特征在于,所述多路差分时钟输出电路还包括:电源电路;

所述电源电路分别与所述频率获取电路和所述时钟输出电路连接;

所述电源电路,用于为所述频率获取电路和所述时钟输出电路提供电源电压。

5.如权利要求4所述的多路差分时钟输出电路,其特征在于,所述电源电路包括:过压保护电路和电源转换电路;

其中,所述过压保护电路分别与电源和所述电源转换电路连接,所述电源转换电路分别与所述频率获取电路和所述时钟输出电路连接;

所述过压保护电路,用于接收电源电压,并在所述电源电压超过预设安全值时,断开与所述电源转换电路的连接;

所述过压保护电路,还用于在所述电源电压未超过所述预设安全值时,将所述电源电压输出至所述电源转换电路;

所述电源转换电路,用于将所述电源电压转换为第一电压和第二电压,并将所述第一电压输送至所述频率获取电路和所述时钟输出电路,将所述第二电压输送至所述时钟输出电路。

6.如权利要求5所述的多路差分时钟输出电路,其特征在于,所述过压保护电路包括:第十二至第十八电阻、第一至第二NMOS管、第一PMOS管和第一电容;

所述第一NMOS管的栅极分别与所述第十二电阻的第一端和所述第十三电阻的第一端连接,所述第十二电阻的第二端与所述电源电路连接,所述第十三电阻的第二端与所述第一NMOS管的源极均接地;

所述第一NMOS管的漏极分别与所述第十四电阻的第一端、所述第十五电阻的第一端和所述第二NMOS管的栅极连接,所述第十四电阻的第二端与所述电源电路连接,所述第十五电阻的第二端和所述第二NMOS管的源极均接地;

所述第二NMOS管的漏极与所述第十六电阻的第一端连接,所述第十六电阻的第二端分别与所述第十七电阻的第一端和所述第十八电阻的第一端连接,所述第十七电阻的第二端与所述电源电路连接;

所述第十八电阻的第二端分别与所述第一电容的第一端和所述第一PMOS管的栅极连接,所述第一电容的第二端和所述第一PMOS管的源极均与所述电源电路连接,所述第一PMOS管的漏极与所述电源转换电路连接。

7.一种频率可调节的多路差分时钟输出装置,其特征在于,所述频率可调节的多路差分时钟输出装置包括如权利要求1至6任一项所述的频率可调节的多路差分时钟输出电路。

说明书 :

频率可调节的多路差分时钟输出电路及装置

技术领域

[0001] 本发明涉及脉冲技术领域,尤其涉及一种频率可调节的多路差分时钟输出电路及装置。

背景技术

[0002] 随着集成电路的发展,电子设备内部单元越发往高精度和微型化发展,因此,微电子设备也越发受到关注。主流微电子设备需要通过高速接口来实现功能扩展,而这些高速接口的功能则需要依靠不同频率、不同格式的差分时钟来实现。
[0003] 然而,现有的差分时钟输出电路一般只支持输出单路时钟信号,或者输出时钟信号的时钟频率不可调节且用途单一,因此为了实现各高速接口的功能,在实际应用中微电子设备的需要设置多个差分时钟输出电路,从而导致微电子设备的硬件扩展电路通常较为复杂,硬件成本较高。
[0004] 上述内容仅用于辅助理解本发明的技术方案,并不代表承认上述内容是现有技术。

发明内容

[0005] 本发明的主要目的在于提供了一种频率可调节的多路差分时钟输出电路及装置,旨在解决现有时钟输出电路只能提供单路时钟输出或频率不可调节的时钟输出,从而导致现有微电子设备硬件扩展电路结构复杂,硬件成本较高的技术问题。
[0006] 为实现上述目的,本发明提供了一种频率可调节的多路差分时钟输出电路,所述多路差分时钟输出电路包括:振荡电路、频率获取电路和时钟输出电路;
[0007] 所述时钟输出电路分别与所述振荡电路、所述频率获取电路连接;
[0008] 所述振荡电路,用于为所述时钟输出电路提供初始时钟信号;
[0009] 所述频率获取电路,用于获取待输出的差分时钟信号的目标频率,并将所述目标频率发送至所述时钟输出电路;
[0010] 所述时钟输出电路,用于根据所述初始时钟信号和所述目标频率生成目标差分时钟信号,并将所述目标差分时钟信号通过对应的目标输出端口输出。
[0011] 可选地,所述时钟输出电路包括:主时钟芯片、第一电阻、第二电阻、第三电阻、第四电阻和输出端口;
[0012] 所述主时钟芯片分别与所述振荡电路和所述频率获取电路连接;
[0013] 所述第一电阻的第一端与所述主时钟芯片的第一时钟输出引脚相连接,所述第一电阻的第二端分别与所述第三电阻的第一端和所述输出端口的第一接口连接;
[0014] 所述第二电阻的第一端与所述主时钟芯片的第二时钟输出引脚相连接,所述第二电阻的第二端分别与所述第四电阻的第一端和所述输出端口的第二接口连接;
[0015] 所述第三电阻的第二端、所述第四电阻的第二端、所述输出端口的第三接口、所述输出端口的第四接口和所述主时钟芯片的接地引脚均接地。
[0016] 可选地,所述振荡电路包括:晶振、第五电阻、第六电阻、第七电阻;
[0017] 所述晶振的第一端分别与所述第五电阻的第二端和所述第七电阻的第一端连接,所述第五电阻的第一端与主时钟芯片的第一晶振引脚连接;
[0018] 所述晶振的第二端与所述主时钟芯片的第一晶振接地引脚连接;
[0019] 所述晶振的第三端分别与所述第七电阻的第二端和所述第六电阻的第二端连接,所述第六电阻的第一端与所述主时钟芯片的第二晶振引脚连接;
[0020] 所述晶振的第四端与所述主时钟芯片的第二晶振接地引脚连接。
[0021] 可选地,所述频率获取电路包括:第八电阻,第九电阻,第十电阻,第十一电阻和数据获取端口;
[0022] 所述第八电阻的第一端与所述数据获取端口的第一端连接,所述第八电阻的第二端分别与所述第十电阻的第一端和主时钟芯片的总线时钟引脚连接;
[0023] 所述第九电阻的第一端与所述数据获取端口的第二端连接,所述第九电阻的第二端分别与所述第十一电阻的第一端和主时钟芯片的总线数据引脚连接。;
[0024] 可选地,所述多路差分时钟输出电路还包括:电源电路;
[0025] 所述电源电路分别与所述频率获取电路和所述时钟输出电路连接;
[0026] 所述电源电路,用于为所述频率获取电路和所述时钟输出电路提供电源电压。
[0027] 可选地,所述电源电路包括:过压保护电路、电源转换电路;
[0028] 其中,所述过压保护电路分别与电源和所述电源转换电路连接,所述电源转换电路分别与所述频率获取电路和所述时钟输出电路连接;
[0029] 所述过压保护电路,用于接收电源电压,并在所述电源电压超过预设安全值时,断开与所述电源转换电路的连接;
[0030] 所述过压保护电路,还用于在所述电源电压未超过所述预设安全值时,将所述电源电压输出至所述电源转换电路;
[0031] 所述电源转换电路,用于将所述电源电压转换为第一电压和第二电压,并将所述第一电压输送至所述频率获取电路和所述时钟输出电路,将所述第二电压输送至所述时钟输出电路。
[0032] 可选地,所述过压保护电路包括:第十二至第十八电阻、第一至第二NMOS管、第一PMOS管,第一电容;
[0033] 所述第一NMOS管的栅极分别与所述第十二电阻的第一端和所述第十三电阻的第一端连接,所述第十二电阻的第二端与所述电源电路连接,所述第十三电阻的第二端与所述第一NMOS管的源极均接地;
[0034] 所述第一NMOS管的漏极分别与所述第十四电阻的第一端、所述第十五电阻的第一端和所述第二NMOS管的栅极连接,所述第十四电阻的第二端与所述电源电路连接,所述第十五电阻的第二端和所述第二NMOS管的源极均接地;
[0035] 所述第二NMOS管的漏极与所述第十六电阻的第一端连接,所述第十六电阻的第二端分别与所述第十七电阻的第一端和所述第十八电阻的第一端连接,所述第十七电阻的第二端与所述电源电路连接;
[0036] 所述第十八电阻的第二端分别与所述第一电容的第一端和所述第一PMOS管的栅极连接,所述第一电容的第二端和所述第一PMOS管的源极均与所述电源电路连接,所述第一PMOS管的漏极与所述电源转换电路连接。
[0037] 此外,为实现上述目的,本发明还提出一种频率可调节的多路时钟输出装置,所述装置包括如上文所述的频率可调节的多路差分时钟输出电路。
[0038] 本发明公开了一种频率可调节的多路差分时钟输出电路及装置,该电路包括:振荡电路、频率获取电路和时钟输出电路,时钟输出电路分别与振荡电路、频率获取电路连接;振荡电路为时钟输出电路提供初始时钟信号,频率获取电路获取待输出的差分时钟信号的目标频率,并将目标频率发送至时钟输出电路,时钟输出电路根据初始时钟信号和目标频率生成目标差分时钟信号,并将目标差分时钟信号通过对应的目标输出端口输出。相比于现有电路只能输出单路时钟信号或时钟频率不可调的时钟信号,本发明不仅能提供多路差分时钟信号输出,并且每一路输出时钟信号的时钟频率均可根据频率获取电路获取的目标频率进行调节,并将其根据对应的目标输出端口输出。因此本发明能够同时符合不同接口的时钟频率要求,不需要设置多个时钟输出电路,有效降低了硬件成本。

附图说明

[0039] 图1为本发明频率可调节的多路差分时钟输出电路第一实施例的功能模块图;
[0040] 图2为本发明频率可调节的多路差分时钟输出电路第一实施例中时钟输出电路的电路结构示意图;
[0041] 图3为本发明频率可调节的多路差分时钟输出电路第一实施例中振荡电路的电路结构示意图;
[0042] 图4为本发明频率可调节的多路差分时钟输出电路第一实施例中频率获取电路的电路结构示意图;
[0043] 图5为本发明多路差分时钟输出电路第二实施例的功能模块图;
[0044] 图6为本发明多路差分时钟输出电路第二实施例中过压保护电路的电路结构示意图。
[0045] 附图标号说明:
[0046]
[0047]
[0048] 本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。

具体实施方式

[0049] 应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
[0050] 下面将结合本发明实施例中的附图,对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例、基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有实施例,都属于本发明保护的范围。
[0051] 需要说明的是,在本发明实施例中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
[0052] 参照图1,图1为本发明频率可调节的多路差分时钟输出电路第一实施例的功能模块图。
[0053] 如图1所示,本实施例频率可调节的多路差分时钟输出电路包括:振荡电路100、频率获取电路200和时钟输出电路300;所述时钟输出电路300分别与所述振荡电路100、所述频率获取电路200连接;
[0054] 所述时钟输出电路300,用于根据所述初始时钟信号和所述目标频率生成目标差分时钟信号,并将所述目标差分时钟信号通过对应的目标输出端口输出。
[0055] 需要说明的是,目标频率为输出的时钟信号的振荡频率,通常为100MHz,目标输出端口即为最终输出目标频率差分时钟信号的数据输出端口。
[0056] 为了便于理解参照图2进行说明,但并不对本方案进行限定。图2为本发明频率可调节的多路差分时钟输出电路第一实施例中时钟输出电路300的电路结构示意图,图中,所述时钟输出电路300包括:主时钟芯片U1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4和输出端口PORT;
[0057] 所述主时钟芯片U1分别与所述振荡电路100和所述频率获取电路200连接;
[0058] 所述第一电阻R1的第一端与所述主时钟芯片U1的第一时钟输出引脚OUTxP相连接,所述第一电阻R1的第二端分别与所述第三电阻R3的第一端和所述输出端口PORT的第一接口连接;
[0059] 所述第二电阻R2的第一端与所述主时钟芯片U1的第二时钟输出引脚OUTxN相连接,所述第二电阻R2的第二端分别与所述第四电阻R4的第一端和所述输出端口PORT的第二接口连接;
[0060] 所述第三电阻R3的第二端、所述第四电阻R4的第二端、所述输出端口PORT的第三接口、所述输出端口PORT的第四接口和所述主时钟芯片U1的接地引脚GND均接地。
[0061] 需要说明的是,主时钟芯片U1通过第一晶振引脚X1、第二晶振引脚X2、第一晶振接地引脚X1G和第二晶振接地引脚X2G和振荡电路100连接。主时钟芯片U1可以将一路时钟源信号通过频率复制生成多路时钟信号,将其通过对应的输出端口进行输出,主时钟芯片U1也可以实现频率转换,输出多种不同频率的时钟信号,在本实施例中,可将上述初始时钟信号转换成与上述目标频率一致的差分时钟信号。而本实施例中的第一时钟输出引脚OUTxP和第二时钟输出引脚OUTxN对应的是一路时钟输出,其中的x可以取值1‑10中任意一个整数,对应主时钟芯片U1的第一路至第十路时钟输出。例如,若x为3,则时钟信号通过第三路进行输出,对应输出引脚为OUT3P和OUT3N。
[0062] 此外,主时钟芯片U1的电源电压引脚VDD接收的电压为第一电压VDD_AUCLK,第一电压VDD_AUCLK是核心电压,也是输入时钟信号的电压,而主时钟芯片U1的端口电源电压引脚VDDO接收的电压为第二电压VDD18_IO,第二电压VDD18_IO对应的是输出时钟信号的电压,第二电压VDD18_IO的电压值可以与第一电压VDD_AUCLK的电压值相同,也可以不同,例如,第一电压VDD_AUCLK的电压值是3.3V,而第二电压VDD18_IO的电压值可以选择3.3V、2.5V、1.8V等多种电压进行输出。
[0063] 所述振荡电路100,用于为所述时钟输出电路300提供初始时钟信号。
[0064] 可理解的是,上述主时钟芯片U1本身无法产生频率源,它只可以对时钟信号进行复制、格式转换及电平转换,因此本实施例首先需要产生一个基准时钟信号,后续主时钟芯片U1再基于该基准时钟信号复制转换成多路不同频率的差分时钟信号,上述初始时钟信号即为该基准时钟信号。
[0065] 为了便于理解,可参照图3进行说明,但并不对本方案进行限定。图3为本发明频率可调节的多路差分时钟输出电路第一实施例中振荡电路100的电路结构示意图,图中,所述振荡电路100包括:晶振Y1、第五电阻R5、第六电阻R6、第七电阻R7。
[0066] 如图3所示,所述振荡电路100包括:晶振Y1、第五电阻R5、第六电阻R6、第七电阻R7;
[0067] 所述晶振Y1的第一端分别与所述第五电阻R5的第二端和所述第七电阻R7的第一端连接,所述第五电阻R5的第一端与主时钟芯片U1的第一晶振引脚X1连接;
[0068] 所述晶振Y1的第二端与所述主时钟芯片U1的第一晶振接地引脚X1G连接;
[0069] 所述晶振Y1的第三端分别与所述第七电阻R7的第二端和所述第六电阻R6的第二端连接,所述第六电阻R6的第一端与所述主时钟芯片U1的第二晶振引脚X2连接;
[0070] 所述晶振Y1的第四端与所述主时钟芯片U1的第二晶振接地引脚X2G连接。
[0071] 需要说明的是,本实施例的振荡电路100中用于提供初始时钟信号的器件可以是晶振Y1,晶振Y1能在电路中产生振荡电流,发出振荡频率,因而可以提供精准的基准频率或高度稳定的时钟信号,符合高速接口的高精度要求。通常,晶振Y1产生的频率不会太高,本实施例中初始时钟信号的频率可以是48MHz,在实际应用中初始时钟信号还可以是其他频率,本实施例对此不加以限制。
[0072] 所述频率获取电路200,用于获取待输出的差分时钟信号的目标频率,并将所述目标频率发送至所述时钟输出电路300;
[0073] 需要说明的是,所述频率获取电路200通过数据端口与计算设备进行通信,计算设备可以是具有数据处理、网络通信以及电路调试程序运行功能的设备,数据端口通常为USB接口或DB‑9串口,当然,其他可以传输数据的接口也可以用于通信,具体端口类型本实施例对此不加限制。
[0074] 为了便于理解,参照图4进行说明,但并不对本方案进行限定。图4为本发明频率可调节的多路差分时钟输出电路第一实施例中频率获取电路200的电路结构示意图,图中,所述频率获取电路200包括:第八电阻R8,第九电阻R9,第十电阻R10,第十一电阻R11和数据获取端口DATA_PORT;
[0075] 所述第八电阻R8的第一端与所述数据获取端口DATA_PORT的第一端连接,所述第八电阻R8的第二端分别与所述第十电阻R10的第一端和主时钟芯片U1的总线时钟引脚SCLK连接;
[0076] 所述第九电阻R9的第一端与所述数据获取端口DATA_PORT的第二端连接,所述第九电阻R9的第二端分别与所述第十一电阻R11的第一端和主时钟芯片U1的总线时钟引脚SDAIO连接。
[0077] 需要说明的是,本实施例通过数据获取端口DATA_PORT获取计算设备的时钟配置程序,程序数据中包括上述目标频率和与该目标频率对应的目标输出端口,目标输出端口和目标频率再传送至时钟输出电路300。
[0078] 在具体实现中,可以通过USB接口获取在计算设备的运行程序中设置的目标频率和目标输出端口后,将目标频率和目标输出端口传送至时钟输出电路300,然后时钟输出电路300将振荡电路100中晶振Y1产生的初始差分时钟信号复制成多路时钟信号,然后将其中一路或多路时钟信号调节成与目标频率相同频率的差分时钟信号,并将其通过目标输出端口输出。
[0079] 本实施例公开了一种频率可调节的多路差分时钟输出电路,该电路包括:振荡电路100、频率获取电路200和时钟输出电路300,时钟输出电路300分别与振荡电路100、频率获取电路200连接;其中,振荡电路100为时钟输出电路300提供初始时钟信号,频率获取电路200获取待输出的差分时钟信号的目标频率,并将目标频率发送至时钟输出电路300,时钟输出电路300根据初始时钟信号和目标频率生成目标差分时钟信号,并将目标差分时钟信号通过对应的目标输出端口输出。相比于现有电路只能输出单路时钟信号或时钟频率不可调的时钟信号,本实施例不仅能提供多路差分时钟信号输出,并且每一路输出时钟信号的时钟频率均可根据频率获取电路200获取的目标频率进行调节,并将其根据对应的目标输出端口输出。因此本实施例能够同时符合不同接口的时钟频率要求,不需要设置多个时钟输出电路300,有效降低了硬件成本。
[0080] 基于上述第一实施例,提出本发明频率可调节的多路差分时钟输出电路的第二实施例。
[0081] 参考图5,图5为本发明多路差分时钟输出电路第二实施例的功能模块图。
[0082] 如图5所示,所述多路差分时钟输出电路还包括:电源电路400;所述电源电路400分别与所述频率获取电路200和所述时钟输出电路300连接;所述电源电路400,用于为所述频率获取电路200和所述时钟输出电路300提供电源电压。
[0083] 需要说明的是,通常获取的电源电压是浮动不稳定且容易超过芯片的电压输入范围,易造成芯片故障,甚至烧毁芯片,因此,本实施例需要对电源电压进行处理,再将其输送至频率获取电路200和时钟输出电路300。
[0084] 进一步地,作为一种可实施方式,所述电源电路400包括:过压保护电路、电源转换电路;
[0085] 其中,所述过压保护电路分别与电源和所述电源转换电路连接,所述电源转换电路分别与所述频率获取电路200和所述时钟输出电路300连接;
[0086] 所述过压保护电路,用于接收第一电源电压AC_IN,并在所述第一电源电压AC_IN超过预设安全值时,断开与所述电源转换电路的连接;
[0087] 所述过压保护电路,还用于在所述电源电压未超过所述预设安全值时,将所述第二电源电压VDC输出至所述电源转换电路;
[0088] 需要说明的是,在将电源电压的浮动电压值转换为稳定的可供芯片或器件工作的电压值之前,需要先对电源电压进行监测,防止电源电压的电压值超过预设安全值,该预设安全值即为本实施例中芯片或器件的输入安全电压值,避免烧毁芯片或器件。
[0089] 为了便于理解,参考图6对过压保护电路进行说明,但并不对本方案进行限定。图6为本发明多路差分时钟输出电路第二实施例中过压保护电路的电路结构示意图,图中,所述过压保护电路包括:第十二至第十八电阻R12 18、第一至第二NMOS管Q1 2、第一PMOS管~ ~Q3,第一电容C1;
[0090] 所述第一NMOS管Q1的栅极G分别与所述第十二电阻R12的第一端和所述第十三电阻R13的第一端连接,所述第十二电阻R12的第二端与所述电源电路400连接,所述第十三电阻R13的第二端与所述第一NMOS管Q1的源极S均接地;
[0091] 所述第一NMOS管Q1的漏极D分别与所述第十四电阻R14的第一端、所述第十五电阻R15的第一端和所述第二NMOS管Q2的栅极G连接,所述第十四电阻R14的第二端与所述电源电路400连接,所述第十五电阻R15的第二端和所述第二NMOS管Q2的源极S均接地;所述第二NMOS管Q2的漏极D与所述第十六电阻R16的第一端连接,所述第十六电阻R16的第二端分别与所述第十七电阻R17的第一端和所述第十八电阻R18的第一端连接,所述第十七电阻R17的第二端与所述电源电路400连接;
[0092] 所述第十八电阻R18的第二端分别与所述第一电容C1的第一端和所述第一PMOS管Q3的栅极G连接,所述第一电容C1的第二端和所述第一PMOS管Q3的源极S均与所述电源电路400连接,所述第一PMOS管Q3的漏极D与所述电源转换电路连接。
[0093] 在具体实现中,第十二电阻R12的阻值远大于第十三电阻R13的阻值,第十五电阻R15的阻值远大于第十四电阻R14的阻值,因此当第一电源电压AC_IN为正常输入电压时,经过第十二电阻R12和第十三电阻R13分压后的电压不足以导通第一NMOS管Q1,但第二NMOS管Q2能够导通,因此支路:第一电源电压AC_IN‑第十七电阻R17‑第十六电阻R16‑第二NMOS管Q2能够导通,所以第一PMOS管Q3能够导通,因而过压保护电路能将第二电源电压VDC输出至电源转换电路;
[0094] 而当第一电源电压AC_IN不为正常输入电压,其电压值超过预设安全值时,经过第十二电阻R12和第十三电阻R13分压后的电压足以导通第一NMOS管Q1,因此第二NMOS管Q2的栅极电压被拉低为零电平,第二NMOS管Q2无法导通,因而支路:第一电源电压AC_IN‑第十七电阻R17‑第十六电阻R16‑第二NMOS管Q2无法导通,此时第一PMOS管Q3的源极电压远大于栅极电压,第一PMOS管Q3也无法导通,因此过压保护电路断开了与所述电源转换电路的连接。
[0095] 所述电源转换电路,用于将所述第二电源电压VDC转换为第一电压VDD_AUCLK和第二电压VDD18_IO,并将所述第一电压VDD_AUCLK输送至所述频率获取电路和所述时钟输出电路300,将所述第二电压VDD18_IO输送至所述时钟输出电路300。
[0096] 需要说明的是,电源转换电路之所以输出两种不同的电压,是为了控制制输入电压和输出电压的先后顺序,其中第一电压VDD_AUCLK用于为芯片和器件提供电压,第二电压VDD18_IO用于为输出时钟信号提供电压,本实施例中第一电压VDD_AUCLK的输出需要快于第二电压VDD18_IO的输出,以避免电路在接通电源后,时钟输出电路300还未根据频率获取电路200的数据对初始时钟信号进行转换,直接输出初始时钟信号。防止的手段可以是,在输出第二电压VDD18_IO的转换电路的输入控制端加一个处理电路,该处理电路以第一电压VDD_AUCLK和第二电源电压VDC作为输入,当没有第一电源输入时,输入控制端的输入信号为高电平,而该输入控制端为低电平有效,因而第二电压VDD18_IO的转换电路不输出信号;当有第一电压VDD_AUCLK输入时,输入控制端的输入信号被降为低电平,因而第二电压VDD18_IO的转换电路的输入控制端有效,从而输出第二电压VDD18_IO。当然,输入控制端也为高电平有效,具体的有效方式本实施例对此不加限制,而只要能实现上述过程,该处理电路的具体结构本实施例对此也不加限制。
[0097] 本实施例通过过压保护电路先接收输入的第一电源电压AC_IN,并在第一电源电压AC_IN超过预设安全值时,断开与电源转换电路的连接;在电源电压未超过预设安全值时,将第二电源电压VDC输出至电源转换电路;然后电源转换电路,将第二电源电压VDC转换为第一电压VDD_AUCLK和第二电压VDD18_IO,并将第一电压VDD_AUCLK输送至频率获取电路和时钟输出电路300,将第二电压VDD18_IO输送至时钟输出电路300。其中,第二电压VDD18_IO的输出时间晚于第一电压VDD_AUCLK的输出时间,因此本实施例避免了初始时钟信号未经主时钟芯片U1处理就被输出的故障,同时避免了因输入电源的电压值过高而导致的芯片或器件烧毁故障,从而极大地提升了电路的安全保障。
[0098] 此外,为实现上述目的,本发明实施例还提出一种频率可调节的多路差分时钟输出装置,所述装置包括上述实施例中的频率可调节的多路差分时钟输出电路。
[0099] 本发明多路差分时钟输出装置的其他实施例或具体实现方式可参照上述频率可调节的多路差分时钟输出电路实施例,此处不再赘述。
[0100] 需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
[0101] 上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
[0102] 以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。