用于传送同步音频和视频数据的装置及方法转让专利

申请号 : CN200480016105.0

文献号 : CN1802623B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 乔瓦尼·M·阿尼奥利安德鲁·亚诺维茨约翰·O·阿布特塞缪尔·R·鲍曼詹姆斯·A·德尔维什杰弗里·C·狄龙

申请人 : 苹果公司

摘要 :

本发明提供一种通过一接口在一计算机与一视频客户端之间传输数据帧(108)的数据流格式,所述数据流是顺序传输的复数个数据帧(108)。每一数据帧包含:一个帧报头(110);视频数据(112),所述视频数据(112)跟随所述帧报头(110);和音频数据(114),所述音频数据(114)跟随所述视频数据(112)。

权利要求 :

1.一种用于在一视频客户端与一计算机之间顺序传输复数个帧的方法,所述视频客户端和计算机通过一连接在所述视频客户端与计算机之间的高速串行接口彼此进行通信,所述方法包含:指定所述复数个帧中的若干帧做为数据帧;

指定所述复数个帧中的若干帧做为控制帧;

对于每一数据帧,提供:

一帧报头;

视频数据,所述视频数据跟随所述帧报头;和音频数据,所述音频数据跟随所述视频数据;

传送一或多个数据帧至所述计算机;

检测一垂直消隐间隔的存在;和

于所述垂直消隐间隔处传送一控制帧至所述计算机。

2.根据权利要求1所述的方法,其进一步包含对于每一数据帧提供一音频报头,所述音频报头存在于所述视频数据与所述音频数据之间。

3.根据权利要求1所述的方法,其中所述帧报头包含一帧计数同步位。

4.根据权利要求3所述的方法,其进一步包含对于每一数据帧提供一垂直消隐部分。

5.根据权利要求4所述的方法,其中所述帧计数同步位是与所述垂直消隐部分同步。

6.根据权利要求1所述的方法,其进一步包含对于每一数据帧提供一具有一音频循环计数的音频报头。

7.根据权利要求1所述的方法,其中相对于所述视频数据取样所述音频数据。

8.根据权利要求1所述的方法,其中所述音频数据每帧包含一音频样本计数。

9.根据权利要求8所述的方法,其中所述音频样本计数指示每一样本的字节数。

10.根据权利要求8所述的方法,其中所述音频样本计数根据一ANSI/SMPTE272M规范而变化。

11.根据权利要求1所述的方法,其中所述帧报头包含格式标记,所述格式标记指示视频数据的每一样本的位数。

12.根据权利要求1所述的方法,其中所述帧报头包含一SMPTE时间代码。

13.根据权利要求1所述的方法,其中所述帧报头包含一递增帧计数器。

14.根据权利要求1所述的方法,其中所述帧报头包含一音频循环计数,其指示由ANSI/SMPTE 272M规范所指定的音频节拍中的位置。

15.根据权利要求1所述的方法,其中所述帧报头包含一音频通道计数。

16.根据权利要求1所述的方法,其中所述帧报头包含一块大小字节计数。

17.根据权利要求16所述的方法,其中所述块大小字节计数指示所述音频数据中含有多少音频字节。

18.根据权利要求1所述的方法,其中所述帧报头包含音频格式标记。

19.根据权利要求1所述的方法,其中所述帧报头包含视频格式标记。

20.一种用于在一视频客户端与一计算机之间顺序传输复数个帧的装置,所述视频客户端与计算机通过一连接在所述视频客户端与计算机之间的高速串行接口彼此进行通信,此系统包含:经配置以指定所述复数个帧中的若干帧做为数据帧的电路;

经配置以指定所述复数个帧中的若干帧做为控制帧的电路;

经配置以对于每一数据帧提供一帧报头的电路;

经配置以对于每一数据帧提供视频数据的电路,所述视频数据跟随所述帧报头;

经配置以对于每一数据帧提供音频数据的电路,所述音频数据跟随所述视频数据;

经配置以传送一或多个数据帧至所述计算机的电路;

经配置以检测一垂直消隐间隔的存在的电路;和经配置以于所述垂直消隐间隔处传送一控制帧至所述计算机的电路。

21.根据权利要求20所述的装置,其进一步包含经配置以对于每一数据帧提供一音频报头的电路,所述音频报头存在于所述视频数据与所述音频数据之间。

22.根据权利要求20所述的装置,其中所述帧报头包含一帧计数同步位。

23.根据权利要求22所述的装置,其进一步包含经配置以对于每一数据帧提供一垂直消隐部分的电路。

24.根据权利要求23所述的装置,其中所述帧计数同步位是与所述垂直消隐部分同步。

25.根据权利要求20所述的装置,其进一步包含经配置以对于每一数据帧提供一具有一音频循环计数的音频报头的电路。

26.根据权利要求20所述的装置,其中相对于所述视频数据取样所述音频数据。

27.根据权利要求20所述的装置,其中所述音频数据每帧包含一音频样本计数。

28.根据权利要求27所述的装置,其中所述音频样本计数指示每一样本的字节数。

29.根据权利要求27所述的装置,其中所述音频样本计数根据一ANSI/SMPTE 272M规范而变化。

30.根据权利要求20所述的装置,其中所述帧报头包含格式标记,所述格式标记指示视频数据的每一样本的位数。

31.根据权利要求20所述的装置,其中所述帧报头包含一SMPTE时间代码。

32.根据权利要求20所述的装置,其中所述帧报头包含一递增帧计数器。

33.根据权利要求20所述的装置,其中所述帧报头包含一音频循环计数,其指示由ANSI/SMPTE 272M规范所指定的音频节拍中的位置。

34.根据权利要求20所述的装置,其中所述帧报头包含一音频通道计数。

35.根据权利要求20所述的装置,其中所述帧报头包含一块大小字节计数。

36.根据权利要求35所述的装置,其中所述块大小字节计数指示所述音频数据中含有多少音频字节。

37.根据权利要求20所述的装置,其中所述帧报头包含音频格式标记。

38.根据权利要求20所述的装置,其中所述帧报头包含视频格式标记。

说明书 :

用于传送同步音频和视频数据的装置及方法

技术领域

[0001] 本发明广泛涉及通过网络进行通信的器件。明确地说,本发明涉及以帧传输数据,所述帧的特征在于其存在一个报头,其后的一视频数据块,和跟随所述视频数据块的一音频数据块。

背景技术

[0002] “总线”是互连两个或两个以上电器件的信号的集合,其允许一个器件向一个或一个以上其他器件传输信息。计算机和计算机相关产品中使用许多不同类型的总线。实例包括周边元件互连(“PCI”)总线、工业标准架构(“ISA”)总线和通用串行总线(“USB”),仅举几个例子。通常由一个标准定义总线的操作,这个标准指定各种相关的事,诸如这个总线的电特性、如何通过这个总线传输数据、如何确认对数据的请求等。使用一总线来执行一个诸如传输数据、请求数据等的活动通常被称为运行一个“循环”。标准化一总线协议帮助确保连接到这个总线的器件之间的有效通信,即使这些器件是由不同制造商所制造的。任一希望制造和出售一在一特殊总线上使用的器件的公司为那个器件提供一个这个器件将连接的总线独有的接口。设计一个特殊总线标准的器件确保所述器件将能够与连接到这个相同总线的所有其它器件正确地进行通信,即使这些其它器件是由不同制造商所制造的。因此,举例来说,一个为在一PCI总线上操作而设计的内部传真机/调制解调器(也就是个人计算机内部)将能够向这个PCI总线上的其他器件传输数据和从这些其他器件接收数据,即使这个PCI总线上的每一器件都是由一个不同制造商所制造的。
[0003] 目前,存在市场推动来通过总线接口并入各种类型的消费性电子设备,所述总线接口允许将这种设备连接到具有一相应总线接口的其他设备。举例来说,通过一IEEE 1394总线接口数码相机、数字录像机、数字视频光盘(“DVD”)、打印机变得可用。所述IEEE(“电气电子工程师协会”)1394总线(例如)允许将一数码相机连接到一打印机或计算机,因此可将这个相机所获得的图像显示在所述打印机上或者电子存储在所述计算机中。另外,可通过一IEEE 1394总线将数字电视耦接到一计算机或计算机网络。
[0004] 然而,存在许多器件没有任一种的IEEE 1394接口。这带来一个问题,这些器件不能够如上文所描述的与其它器件相连接。衷心需要克服这个问题来向器件提供连接,否则不能将这些器件连接到一IEEE 1394总线。

发明内容

[0005] 本发明通过提供一用于一计算机与一视频客户端之间的数据帧传输的数据流格式解决了上文所讨论的问题。计算机与视频客户端通过一连接在这个计算机与这个视频客户端之间的接口彼此进行通信。所述数据流包含顺序传输的数据帧,其中每一数据帧具有一个帧报头、跟随这个帧报头的视频数据和跟随这个视频数据的音频数据。在一个实施例中,所述数据帧还包括一个存在于视频数据和音频数据之间的音频报头。可包括一帧计数同步位,其与垂直消隐部分同步。在一个实施例中,所述音频报头包含一音频循环计数。在一个实施例中,相对于视频数据取样音频数据。在一个实施例中,所述音频数据每帧包含一音频样本计数。在一个实施例中,所述音频样本计数指示每一样本的字节数,且其可根据ANSI/SMPTE 272M规格而变化。所述帧报头还可包括格式标记,其指示视频数据的每一样本的位数。在实施例中,所述帧报头包含一SMPTE时间码和一递增帧计数器,和一音频循环计数,所述音频循环计数指示由所述ANSI/SMPTE 272M规格所指定的音频节拍中的位置。在实施例中,所述帧报头包含一音频通道计数和一指示所述音频数据中含有多少音频字节的块大小字节计数。所述帧报头中还可包括音频格式标记和视频格式标记。
[0006] 另一方面,本发明提供一种数据传输的方法,所述方法包含附加一个报头到一符合SDTI的帧;和通过一符合IEEE 1394b的接口在一视频客户端与一计算机之间传输这个报头和符合SDTI的帧。在一个实施例中,将所述符合SDTI的帧分成第一和第二部分,且通过一第一通道发送这个报头和一部分,并通过一第二通道发送这个报头和第二部分。

附图说明

[0007] 当结合附图考虑时,通过阅读下文的详细描述将了解本发明的许多其它特点和优点,其中:
[0008] 图1以方块图形式说明与本发明的实施例有关的所使用的主要组件;
[0009] 图2说明根据本发明的实施例的帧的格式;
[0010] 图3A和图3B分别说明第一数据包和随后的数据包的格式;
[0011] 图4A和图4B说明根据本发明的实施例的数据包内的视频数据的组织;
[0012] 图5A和图5B说明根据本发明的实施例的数据包内的音频数据的组织;
[0013] 图6和图7说明根据本发明的实施例的帧中所包括的报头的元素;
[0014] 图8说明根据本发明的实施例的经结合以便形成一帧的包集合;
[0015] 图9A-9D说明本发明的一个替代实施例,其中根据本发明的实施例使用SDTI帧的变体;
[0016] 图9E说明一替代实施例,其中传输器分开SDTI流使其遍及多个通道;
[0017] 图10以流程图形式说明根据本发明的实施例的被执行以便提供一计算机与一硬件接口之间的外部定时的动作;
[0018] 图11说明根据本发明的实施例的接口器件的寄存器存储器映射;
[0019] 图12说明本发明的接口内含有的A/V全局寄存器的组织;
[0020] 图13说明本发明的接口器件内含有的全局状态寄存器的组织;
[0021] 图14说明本发明的接口器件中含有的等时控制寄存器;
[0022] 图15说明本发明的接口器件中含有的流量控制寄存器的组织;
[0023] 图16说明本发明的接口器件中含有的等时通道寄存器的组织。

具体实施方式

[0024] 注意图1,以方块图形式展示了经连接以便在一计算机100与客户端102之间传输音频和视频数据的组件,所述计算机和客户端由总线104连接到接口106。优选实施例中的计算机100是一个能够处理视频和音频数据并以一可识别形式向一用户显示所述数据的计算器件。这些器件包括桌上型、膝上型和掌上型计算机。如本文所涉及的客户端102是一视频消费者或视频生产者,且包括如数码相机和诸如线性和随机存取器件的视频存储器件的这类器件。如本文所涉及的总线104包括计算机100与接口106之间的物理连接,也包括由通过总线104进行通信的器件所符合的串行协议。在优选实施例中,总线104利用被称为火线(Firewire)的IEEE 1394串行总线协议。接口106从客户端102处接受模拟和数字输入,并将所述输入转换为在计算机100上执行的音频/视频播放器可使用的扫描线。在一替代实施例中,接口106从客户端102处接受一数字压缩/未压缩信号并传输所述整个信号或所述信号的子集。在一个实施例中,接口106将输入分成帧108,通过总线104传到计算机100。
[0025] 图2中说明帧108的格式。帧108包括一帧报头110、视频块112、音频块114,以及选择性地包括一音频报头116。相对于视频块112中的视频数据取样音频块114中的音频数据。每帧的音频样本计数根据ANSI/SMPTE272M规格中所定义的数目而变化,这个规格全文以引用的方式并入本文中。音频样本计数节拍是将每秒的整数个样本在NTSC帧频(29.97fps)上划分所必需的。同样地,帧108的大小可变化以便适合各种视频格式,诸如PAL或NTSC和8或10位视频数据,以及诸如48Khz和96Khz的16和24位的音频格式等等。同样地,压缩数据的帧大小可变化以便适合压缩格式。在一个实施例中,视频块112和音频块或压缩块具有一预定大小以便使得分析帧108简单并使得诸如直接存储器存取程序的应用程序需要很少的处理开销。在一部分视频块112或音频块114不是完全充满数据的情况下,可用零填充块112、114的剩余部分。在一个实施例中,视频块112和音频块114中所含有的数据未被压缩,进一步减少了接口106上的处理开销,并减少了在计算机100上运行的解压缩程序所需要的处理开销。
[0026] 一旦对从客户端102所接收的输入进行转换并将其转换为扫描线并将其组织入帧108中,接口106就以每一垂直消隐间隔发送一帧以便提供与计算机100的同步。计算机100可从所接收的帧的频率得出所述垂直消隐间隔并使其自身与从接口106所接收的传入帧108的音频和视频数据同步。以这种方式保持了处理资源,这是由于不需要在接收到每一帧时对其执行同步,因此提供了计算机100上的较高质量性能的音频和视频显示。
[0027] 图3A和3B分别说明第一数据包和随后的数据包的格式。
[0028] 图4A和4B说明数据包内的视频数据的组织。图5A和5B说明数据包内的音频数据的组织。
[0029] 图6说明帧报头110的内容。其中包括指示每一样本有多少位的格式标记130、SMPTE时间码132、递增帧计数器134、音频循环计数136、音频样本计数138、通道计数140、块大小字节计数142、音频格式标记144和视频格式标记146。音频样本计数138指示样本数目,其与一节拍相一致。音频循环计数136中的值指示所述节拍内的位置。帧的节拍形成一循环型式。
[0030] 在一替代实施例中,可将帧报头110的某些内容移动或复制到可选音频报头116中。图7中展示帧报头110的一个替代图,其展示字节计数、数据长度和一帧位。
[0031] 如图8中所说明,帧108由预定大小的复数个包150构造而成。与每一包相关联的是一个1394等时包报头。根据本发明的数据传输利用一同步位来找到一帧的开始。帧108中的第一包标记有所述同步位。这允许计算机100在接收到数据流时识别所述数据流,从而通过允许计算机100使从接口106所接收的帧流同步而进一步减少了处理开销。
[0032] 在本发明的一个替代实施例中,如图9A直到9E中所说明,可利用符合串行数字接口(SDI)标准的帧。在这些实施例中,总线104符合IEEE 1394B串行总线协议以便适应所述SDI标准所陈述的数据速率限制。如上文所描述,接口106通过创建扫描线、执行去交错、分包化和创建固定大小的音频和视频数据的SDTI帧而由所接收的输入形成帧。取决于计算机100、接口106、客户端102或其它器件上可用的处理资源,可对SDTI帧作出各种修改。如上文所描述,使通过总线104所发送的SDTI帧的传输与所接受信号的垂直消隐间隔同步。
[0033] 如图9A中所示,SDTI帧160通常具有两个组成部分:垂直消隐部分162和水平回扫164。或者,在另一实施例(图9B)中,为进一步同步和故障检测的目的(诸如恢复传输中所丢失的数据或发生总线复位),将SDTI帧报头166添加到SDTI帧160中,所述帧报头166是一具有一同步位和一帧计数的报头。在这个实施例中,SDTI帧报头166中包括一帧计数同步位,且SDTI帧报头166与垂直消隐部分162同步。举例来说,在接口106不能读取压缩数据或要求接口106的过度升级的应用中,可将SDTI帧160传输到计算机100,其中由软件以一非实时方式执行对SDTI流的处理。或者,如图9C中所示,可构造没有水平回扫164的SDTI帧160以便进一步减少处理开销。如图9D中所示,在一个实施例中也可利用构造成没有水平回扫但具有报头166的SDTI帧。在又一个实施例中,如图9E中所示,可在多个通道之间分割所述SDTI帧,且所述帧也包括SDTI帧报头166。在这个实施例中,传输器将所述SDTI流分割成两半,一半线通过通道A传输,另一半通过通道B传输。每一部分帧的一个附加报头可用于帮助重新组合帧数据。
[0034] 本发明的另一个方面中,可利用外部定时以使计算机100、接口106和客户端102之间的数据传输同步。在一个实施例中,客户端102包括一高质量参考时钟180(图1),其可用于同步接口106上的时钟182和防止接口106上的缓冲器184的溢出。在这个实施例中,由从计算机102传输数据到接口106的频率在接口106上得出客户端102上的参考时钟180的值。为执行流量控制,在帧传输之间跳过循环。跳过的循环增加帧传输之间的时间量以便使帧传输的数据速率变慢。注意图10,在参考数字200处,计算机轮询接口106来读取缓冲器184的大小。尽管为示范起见将所述缓冲器称为诸如“较大的”和“较小的”的术语,但应了解在固定大小缓冲器的情况下较大的和较小的指这个缓冲器的充满度。在参考数字202处,然后计算机100向接口106发送复数个帧。在参考数字204处,计算机100再次轮询接口106来判定缓冲器184的大小。如果缓冲器184自从上次对其大小的轮询以来在大小上有增长(判定参考数字206处),那么控制进行到参考数字208处,其中计算机100增大发送到接口106的帧之间的延迟。在一个实施例中,所发送帧之间的延迟为125毫秒。在另一个实施例中,通过对若干帧调整延迟而获得分数延迟。举例来说,如果要求帧之间的延迟为2.5乘1.25微秒,那么散布(intersperse)2个和3个循环(125微秒)的交替帧延迟。然后控制返回参考数字202处,其中将帧发送到接口106,帧之间有额外延迟。然而,返回判定参考数字206处,如果缓冲器184自从上次对其大小的轮询以来在大小上没有增长,那么控制转变到判定参考数字210处。在判定参考数字210处,如果缓冲器206在大小上已减小,那么控制转变到参考数字212处,其中减小从计算机100发送到接口106的帧之间的延迟。在一个实施例中,这个减小的量也是125Ms。然后控制转变到参考数字202处,其中将帧从计算机100发送到接口106,帧之间有减小的延迟。返回判定参考数字210处,如果缓冲器184的大小自从上次对缓冲器184的大小的轮询以来还没有减小,那么不需要调整帧之间的延迟,并且控制转变到参考数字202处。
[0035] 接口106包括一串行单元300,其用于使得能够通过总线104进行通信。串行单元300包括一如表1中所示的单元目录302。
[0036]名称 关键字 值
Unit_Spec_ID 0x12 0x000a27
Unit_SW_Version 0x13 0x000022
Unit_Register_Location0x54 寄存器的Csr_offset
Unit_Signals_Supported0x55 所支持的RS232信号
[0037] 表1
[0038] Unit_Spec_ID值指定负责串行单元300的架构定义的机构。Unit_SW_Version值结合Unit_Spec_ID值共同指定所述单元的软件接口。Unit_Register_Location值指定所述串行单元寄存器的目标器件的起始地址空间的偏移量。Unit_Signals_Supported值指定支持哪些RS-232信号(如表2中所示)。如果从所述串行单元目录302中省略这项,那么不支持这些信号。
[0039]栏 位 描述
准备发送(RTS) 0 如果支持RTS/RFR就置位
清零发送(CTS) 1 如果支持CTS就置位
数据准备好(DSR) 2 如果支持DSR就置位
数据传输准备就绪(DTR) 3 如果支持DTR就置位
响铃指示(RI) 4 如果支持RI就置位
载波(CAR) 5 如果支持CAR/DCD就置位
保留 [31..6] 保留
[0040] 表2
[0041] 串行单元300中还包括一串行单元寄存器映射304,其涉及串行单元300中含有的寄存器。表3中展示串行单元寄存器映射304的组织。
[0042]十六进 名称 存取 大小 值
制偏移 (quad)
0x0 登录 W 2 起始器的串行寄存器的地址
0x8 注销 W 1 任何值
0xc 重新连接 W 1 起始器的节点ID
0x10 TxFIFO大R 1 TxFIFO的字节大小
0x14 RxFIFO大R 1 RxFIFO的字节大小
0x18 状态 R 1 CTS/DSR/RI/CAR
0x1c 控制 W 1 DTR/RTS
0x20 刷新 W 1 任何值
0x24 刷新 W 1 任何值
0x28 发送中断 W 1 任何值
0x2c 设置波特 W 1 波特率300->230400
0x30 设置字符 W 1 7或8位字符
0x34 设置停止 W 1 1、1.5或2位
0x38 设置奇偶 W 1 无、奇或偶校验
0x3c 设置流量 W 1 无、RTS/CTS或Xon/Xoff(继
控制 续/停止)
0x40 保留 - 4 保留
0x50 发送数据 W TxFIFO大 待传输的字节

[0043] 表3
[0044] 串行单元寄存器映射304涉及一登录寄存器。一试图与串行单元300进行通信的器件在本文中被称为一起始器。举例来说,起始器可以是计算机100或通过一高速串行总线连接在一网络上且与接口106进行通信的其它节点。所述起始器将其串行寄存器映射的基址的64位地址写到所述登录寄存器以便登录到串行单元300中。如果另一起始器已经登录,那么串行单元300返回一冲突出错应答消息。所述地址的高32位被写入到登录地址,低32位被写入到登录+4处。所述串行单元寄存器映射还涉及一注销寄存器。起始器将任何值写到这个寄存器以便从这个串行单元中注销。在每一总线复位之后,起始器必须将其(可能已改变的)节点ID写入到重新连接寄存器。如果在总线复位后起始器在一秒之内未能这样做,那么其将自动注销。将16位节点ID写入到这个寄存器的底部16位,应将上部16位写为零。读取TxFIFO大小寄存器返回串行单元的传输FIFO的字节大小。读取RxFIFO大小寄存器返回串行单元300的接收FIFO的字节大小。读取状态寄存器返回当前CTS/DSR/RI/CAR的状态(如果支持)。如表4中所示地组织状态寄存器。
[0045]栏 位 描述
CTS 0 如果CTS为高,就为1,否则为
DSR 1 如果DSR为高,就为1,否则为0
RI 2 如果RI为高,就为1,否则为0
CAR 3 如果CAR为高,就为1,否则为0
保留 [31..4] 总为0
[0046] 表4
[0047] 控制寄存器的写入设置DTR和RTS的状态(如果支持)。表5中展示所述控制寄存器的组织。
[0048]栏 位 描述
RTS 0 如果为1,就将RTS设为高,否则将RTS设为低
DTR 1 如果为1,就将DTR设为高,否则将DTR设为低
保留[31..2] 总为0
[0049] 表5
[0050] 将任何值写入刷新TxFIFO寄存器使得串行单元300刷新其传输FIFO,丢弃当前其中的任何字节。将任何值写入刷新RxFIFO寄存器使得串行单元刷新其接收FIFO,丢弃当前其中的任何字节。将任何值写入发送中断寄存器使得串行单元300在传输TxFIFO的当前内容之后在其串行端口上设置一中断状态。设置波特率寄存器的写入设置串行单元300的串行端口的波特率。如表6中所示组织所述设置波特率寄存器。
[0051]写入值波特率
0 300
1 600
2 1200
3 2400
4 4800
5 9600
6 19200
7 38400
8 57600
9 115200
10 230400
[0052] 表6
[0053] 设置字符大小寄存器设置所发送和所接收的字符的位大小。表7中展示所述设置字符大小寄存器的组织。通过添加一填充位作为最高有效位来将7位字符填充为8位。
[0054]写入值 字符位大小
0 7位
1 8位
[0055] 表7
[0056] 设置停止大小寄存器指明停止位的数目。如表8中所示地组织所述设置停止大小寄存器。
[0057]写入值停止位
0 1位
写入值停止位
1 1.5位
2 2位
[0058] 表8
[0059] 设置奇偶校验寄存器设置串行端口的奇偶校验。表9中展示所述设置奇偶校验寄存器的组织。
[0060]写入值 奇偶校验
0 无奇偶校验位
1 偶校验
2 奇校验
[0061] 表9
[0062] 设置流量控制寄存器设置串行端口所使用的流量控制类型。表10中展示所述设置流量寄存器的组织。
[0063]写入值 流量控制
0 无
1 CTS/RTS
2 XOn/XOff
[0064] 表10
[0065] 当起始器发送块写入请求到发送数据寄存器来将字符写入传输FIFO时使用这个发送数据寄存器。块写入必须不大于由TxFIFO大小寄存器所指定的传输FIFO大小。如果TxFIFO中没有足够的空间用于整个块写入,那么返回一个冲突出错应答消息并且没有字符被复制到这个FIFO中。
[0066] 串联单元300中还包括一具有复数个寄存器的起始器寄存器映射,如表11中所示地组织这个映射。
[0067]十六进制偏移量 名称 存取 大小(quad) 值
0x0 中断 W 1 任何值
十六进制偏移量 名称 存取 大小(quad) 值
0x4 组帧出错 W 1 所接收的字符
0x8 奇偶校验出错 W 1 所接收的字符
0xc RxFIFO溢出 W 1 任何值
0x10 状态变化 W 1 CTS/DSR/RI/CAR
0x14 保留 - 3 保留
0x20 所接收的数据 W RxFIFO大小 所接收的字节
[0068] 表11
[0069] 当串行单元300在其串行端口上检测到一中断状态时,其将一任意值写入到这个寄存器。当串行单元300在其串行端口上检测到一组帧出错时,其将所接收的字符写入到组帧寄存器。当串行单元300在其串行端口上检测到一奇偶校验出错时,其将所接收的字符写入到奇偶校验出错寄存器。当串行单元300的接收FIFO溢出时,串行单元300将一任意值写入到RxFIFO溢出寄存器。当串行单元300检测到CTS/DSR/RI/CAR的任一状态的变化时,其写入到指示新的串行端口信号状态的状态改变寄存器。表12中展示所述状态寄存器的组织。
[0070]栏 位 描述
CTS 0 如果CTS为高就为1,否则为0
DSR 1 如果DSR为高就为1,否则为0
RI 2 如果RI为高就为1,否则为0
CAR 3 如果CAR为高就为1,否则为0
保留 [31..4] 总为0
[0071] 表12
[0072] 当串行单元300从其串行端口接收字符时,其用块写入事务将所接收的字符写入到所接收数据寄存器。它从不写入比由RxFIFO大小寄存器所指定的接收FIFO大小多的字节。如果起始器不能接收所发送的所有字符,那么其用一冲突出错应答消息回应并且不接收所发送的字符。
[0073] 图11说明根据本发明的实施例的接口器件的寄存器存储器映射。图12说明本发明的接口内含有的A/V全局寄存器的组织。图13说明本发明的接口器件内含有的全局状态寄存器的组织。图14说明本发明的接口器件中含有的等时控制寄存器。图15说明本发明的接口器件中含有的流量控制寄存器的组织。图16说明本发明的接口器件中含有的等时通道寄存器的组织。
[0074] 在本发明的另一实施例中,通过轮询接口106上的一垂直消隐寄存器而得出一合成垂直消隐信号。这个垂直消隐信号调用码到在计算机100上运行的程序。在一个实施例中,也向在计算机100上运行的程序提供计时信息,其与所调用的码结合或代替所调用的码。在本发明的一个实施例中,接口106含有一寄存器,其具有一指示帧中当前进程的计数器,由此可推断或另外得出下一垂直回扫。通过得出帧传输的边界,可定位和存取帧内的且与一垂直消隐间隔的发生同步的其它数据,诸如对于取样操作。此外,本发明的一个实施例得出用于定位与垂直消隐间隔相一致但不包括关于所述垂直消隐的信息的数据的帧边界。在一个实施例中,本发明用于获得在一视频消隐间隔发生之后一段时期内有效的数据,诸如可读取且可用于各种处理应用中的帧内所含有的时间码。在一个实施例中,然后计算机
100调度一中断以便在这个推断时间发送,因此发送出一帧。