液晶显示器及其驱动方法转让专利

申请号 : CN200610161066.4

文献号 : CN1979274B

文献日 :

基本信息:

PDF:

法律信息:

相似专利:

发明人 : 吴在镐金太星

申请人 : 三星电子株式会社

摘要 :

一种液晶显示器及其驱动方法,液晶显示器包括:多个像素,排列成矩阵;数据线和栅极线,连接至像素;信号控制器,处理来自外部装置的第一图像数据和多个控制信号,并传输处理的第一图像数据和控制信号;以及数据驱动器,连接至信号控制器,其中,信号控制器将第一图像数据划分成分别包括至少两个像素行的第一图像数据的多个组,并顺序处理该多个组,同时延迟在每组第一图像数据中除了最后的图像数据之外的剩余的图像数据,并且在延迟时间内,数据驱动器将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。这样,由于只通过在相同的时间内延迟图像数据来显示脉冲图像,而没有传输分离的黑图像数据,因此没有增加数据传输频率。

权利要求 :

1.一种液晶显示器,包括:

多个像素,排列成矩阵;

数据线和栅极线,连接至所述像素;

信号控制器,用于处理来自外部装置的第一图像数据和多个控制信号,并且传输经过处理的第一图像数据和控制信号;以及数据驱动器,连接至所述信号控制器,

其中,所述信号控制器将所述第一图像数据分成分别包括至少两个像素行的所述第一图像数据的多个组,并且顺序地处理所述多个组,同时延迟在每个所述组的所述第一图像数据中除了最后的图像数据之外的剩余的图像数据,并且在延迟的时间期间,所述数据驱动器将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。

2.根据权利要求1所述的液晶显示器,其中,所述信号控制器包括:第一存储器,用于接收所述第一图像数据和多个控制信号中的第一信号,并且传输每个像素行的第二图像数据和第二信号;

调节器,用于接收所述第二信号并且传输第三信号;以及

第二存储器,用于接收所述第二图像数据、所述第二信号、和所述第三信号。

3.根据权利要求2所述的液晶显示器,其中,所述第二存储器响应于所述第二信号接收所述第二图像数据,并且响应于所述第三信号同时传输多组第三图像数据。

4.根据权利要求3所述的液晶显示器,还包括:栅极驱动器,用于生成第一和第二栅极导通电压并且将所述第一和所述第二栅极导通电压施加到所述栅极线。

5.根据权利要求4所述的液晶显示器,其中,所述栅极驱动器将所述第一栅极导通电压顺序地施加到所述栅极线,然后在所述延迟时间期间将所述第二栅极导通电压同时施加到除了施加有所述第一栅极导通电压的所述栅极线以外的多条栅极线。

6.根据权利要求5所述的液晶显示器,其中,所述延迟时间被称作第一空白间隔,并且所述第三图像数据组还包括位于每个组中所述第三图像数据之间的第二空白间隔。

7.根据权利要求6所述的液晶显示器,其中,所述第一空白间隔长于所述第二空白间隔。

8.根据权利要求7所述的液晶显示器,其中,包括所述第二图像数据的每个组包括位于所述第二图像数据间的第三空白间隔,并且包括所述第二图像数据的每个组的整个时间等于包括所述第三图像数据的每个组的整个时间。

9.根据权利要求1所述的液晶显示器,其中,通过将所述数据线彼此连接来获得所述电荷共享电压。

10.根据权利要求9所述的液晶显示器,还包括:公共电压发生器,用于将公共电压施加到设置有所述像素、所述栅极线、和所述数据线的液晶面板组件。

11.根据权利要求10所述的液晶显示器,其中所述电荷共享电压的幅值与所述公共电压的幅值基本相同。

12.一种驱动液晶显示器的方法,所述液晶显示器包括:多个像素,排列成矩阵;数据线和栅极线,连接至所述像素;信号控制器,用于接收和处理来自外部的第一图像数据和多个控制信号,并且传输经过处理的第一图像数据和控制信号;以及数据驱动器,连接至所述信号控制器,所述方法包括:第一步骤,将所述第一图像数据分成分别包括至少两个像素行的所述第一图像数据的多个组,并且顺序地处理所述多个组,同时延迟在每个所述组的所述第一图像数据中除了最后的图像数据之外的剩余的图像数据;以及第二步骤,在延迟的时间期间,将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。

13.根据权利要求12所述的驱动液晶显示器的方法,其中,所述第一步骤包括:接收所述第一图像数据和在所述多个控制信号中的第一信号,并且生成每个像素行的第二图像数据和第二信号;

接收所述第二信号并且生成第三信号;以及

接收所述第二图像数据、所述第二信号和所述第三信号。

14.根据权利要求13所述的驱动液晶显示器的方法,其中,所述第一步骤还包括响应于所述第三信号生成多组第三图像数据。

15.根据权利要求14所述的驱动液晶显示器的方法,还包括第三步骤:生成第一和第二栅极导通电压并且将所述第一和所述第二栅极导通电压施加到所述栅极线。

16.根据权利要求15所述的驱动液晶显示器的方法,其中所述第三步骤包括:将所述第一栅极导通电压顺序地施加到所述栅极线,然后在所述延迟时间期间将所述第二栅极导通电压同时施加到除了施加有所述第一栅极导通电压的所述栅极线以外的多条栅极线。

17.根据权利要求16所述的驱动液晶显示器的方法,其中所述延迟时间被称作第一空白间隔,并且所述第三图像数据组还包括位于每个组中所述第三图像数据之间的第二空白间隔。

18.根据权利要求17所述的驱动液晶显示器的方法,其中所述第一空白间隔长于所述第二空白间隔。

19.根据权利要求18所述的驱动液晶显示器的方法,其中,包括所述第二图像数据的每个组包括位于所述第二图像数据间的第三空白间隔,并且包括所述第二图像数据的每个组的整个时间等于包括所述第三图像数据的每个组的整个时间。

20.根据权利要求12所述的驱动液晶显示器的方法,其中,通过将所述数据线彼此连接来获得所述电荷共享电压。

21.根据权利要求20所述的驱动液晶显示器的方法,其中,所述液晶显示器还包括:公共电压发生器,用于将公共电压施加到设置有所述像素、所述栅极线和所述数据线的液晶面板组件。

22.根据权利要求21所述的驱动液晶显示器的方法,其中,所述电荷共享电压的幅值与所述公共电压的幅值基本相同。

说明书 :

液晶显示器及其驱动方法

[0001] 相关申请的交叉参考
[0002] 本申请要求于2005年12月5日在韩国知识产权局提交的韩国专利申请第10-2005-0117582号的优先权,其全部内容结合于此作为参考。

技术领域

[0003] 本发明涉及液晶显示器及其驱动方法。

背景技术

[0004] 通常,液晶显示器(LCD)包括:设置有像素电极、公共电极的两个面板以及在两个面板之间具有介电各向异性的液晶(LC)层。像素电极排列成矩阵并且连接至诸如薄膜晶体管(TFT)的开关元件,开关元件被顺序地逐行提供数据电压。公共电极形成在面板的整个表面上,并且被提供公共电压。像素电极和公共电极连同其间的LC层一起形成LC电容器,该LC电容器与连接至LC电容器的开关元件一起,成为基本的像素单元。
[0005] 在LCD中,将电压施加到两个电极以在LC层中生成电场,电场的强度改变透过LC层的光的透光率,从而显示期望的图像。为了防止向液晶层施加不合需要的时长的单向电场,对于每帧、每行、或每个像素,反转数据电压的极性。
[0006] 当保持型(hold type)LCD显示装置用于显示移动图像时,由于液晶响应于变化的数据电压重定向其自身所需要的时间,图形的边缘可能模糊不清。模糊与图像移动的速度成比例。为了减小模糊,使用了在常规图像间插入黑图像(black image)的脉冲驱动方法。
[0007] 对于脉冲驱动,将黑图像数据以及常规图像数据传输到数据驱动器。为了容纳(accommodate)黑图像,增加数据传输的频率以在相同的时长内传输两种类型的图像数据。因此,功耗和电磁干扰(EMI)增加,并且在高分辨率显示器中,数据驱动器的运行速度会达到其极限。并且,由于在处理上述过程的信号控制器中存在两个时钟频率,难以使各种信号同步,并且提供脉冲驱动的内部电路变得很复杂。

发明内容

[0008] 本发明的实施例提供了一种液晶显示器,其包括:多个像素,排列成矩阵;数据线和栅极线,连接至像素;信号控制器,处理第一图像数据和多个控制信号,并且传输处理的第一图像数据和控制信号。数据驱动器连接至信号控制器。信号控制器将第一图像数据分成多个包括至少两个像素行的第一图像数据的组,并顺序地处理这些组,同时延迟每组第一图像数据中除了最后的图像数据之外的剩余的图像数据,并且在延迟时间内,数据驱动器将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。
[0009] 信号控制器可包括:第一存储器,接收第一图像数据和多个控制信号中的第一信号,并且传输每个像素行的第二图像数据和第二信号;调节器,接收第二信号并传输第三信号;以及第二存储器,接收第二图像数据、第二信号、和第三信号。
[0010] 第二存储器可以响应于第二信号接收第二图像数据并且响应于第三信号同时传输多组第三图像数据。
[0011] 液晶显示器还可以包括:栅极驱动器,生成第一和第二栅极导通电压,并且将第一和第二栅极导通电压施加到栅极线,栅极驱动器可以将第一栅极导通电压顺序地施加到栅极线,然后在延迟时间内将第二栅极导通电压同时施加到除了所述栅极线以外的多条栅极线。
[0012] 并且,当延迟时间被称作第一空白间隔(blank interval)时,第三图像数据组还可以包括位于第一空白间隔和第三图像数据之间的第二空白间隔,并且第一空白间隔可以长于第二空白间隔。
[0013] 包括第二图像数据的每个组可以包括位于第二图像数据间的第三空白间隔,并且包括第二图像数据的每个组的间隔可以等于包括第三图像数据的每个组的间隔。
[0014] 同时,可以通过将数据线彼此连接来获得电荷共享电压。
[0015] 液晶显示器还可以包括:公共电压发生器,将公共电压施加到设置有像素、栅极线、和数据线的液晶面板组件,并且电荷共享电压的幅值可与公共电压的幅值基本相同。
[0016] 本发明的另一个示例性实施例提供了一种驱动液晶显示器的方法,该液晶显示器包括:多个像素,排列成矩阵;数据线和栅极线,连接至像素;信号控制器,接收和处理来自外部的第一图像数据和多个控制信号,并且传输所处理的第一图像数据和控制信号;以及数据驱动器,连接至信号控制器,该方法包括:第一步骤,将第一图像数据分成多个分别包括至少两个像素行的第一图像数据的组,并且顺序地处理这些组,同时延迟每组第一图像数据中除了最后的图像数据之外的剩余的图像数据;以及第二步骤,在延迟时间内,将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。
[0017] 这里,第一步骤可以包括:接收第一图像数据和多个控制信号中的第一信号并生成每个像素行的第二图像数据和第二信号;接收第二信号并生成第三信号;以及接收第二图像数据、第二信号和第三信号,此外,第一步骤还可以包括响应于第三信号生成多组第三图像数据。
[0018] 并且,驱动液晶显示器的方法还可以包括第三步骤:生成第一和第二栅极导通电压并且将第一和第二栅极导通电压施加到栅极线。
[0019] 第三步骤还可以包括将第一栅极导通电压顺序地施加到栅极线,然后在延迟时间内将第二栅极导通电压同时施加到除了所述栅极线以外的多条栅极线。
[0020] 当延迟时间被称作第一空白间隔时,第三图像数据组还可以包括位于第一空白间隔和第三图像数据之间的第二空白间隔,并且第一空白间隔可以长于第二空白间隔。
[0021] 包括第二图像数据的每个组可以包括位于第二图像数据之间的第三空白间隔,并且包括第二图像数据的每个组的间隔可以等于包括第三图像数据的每个组的间隔。
[0022] 同时,通过将数据线彼此连接可以获得电荷共享电压。
[0023] 液晶显示器还可以包括:公共电压发生器,将公共电压施加到设置有像素、栅极线、和数据线的液晶面板组件,并且电荷共享电压的幅值可以与公共电压的幅值基本相同。

附图说明

[0024] 通过阅读随后的说明书以及附图,将会更好的理解本发明的示例性实施例,附图中:
[0025] 图1是根据本发明实施例的LCD的框图;
[0026] 图2是根据本发明实施例的LCD的像素的等效电路图;
[0027] 图3是示出图1中所示的LCD的信号调节器的框图;
[0028] 图4是示出图1中所示的LCD的数据驱动器实例的框图;
[0029] 图5是示出根据本发明示例性实施例的LCD的驱动信号的时序图;
[0030] 图6是示出在图5中所示的驱动信号中施加到数据驱动器的放大的控制信号的时序图;以及
[0031] 图7是示出图5中所示的选通信号以及输入到栅极驱动器的控制信号的时序图。

具体实施方式

[0032] 图1是根据本发明实施例的LCD的框图,图2是根据本发明实施例的LCD像素的等效电路图。
[0033] 参看图1,根据本发明实施例的LCD包括:LC面板组件300;栅极驱动器400和数据驱动器500,连接至LC面板组件300;灰度电压发生器800,连接至数据驱动器500;以及信号控制器600,用于控制上述元件。
[0034] LC面板组件300包括多条信号线G1-Gn和D1-Dm;以及多个像素PX,其与信号线连接并且基本上排列成矩阵,如等效电路图中所见的那样。LC面板组件300还可以包括彼此相对的下面板100和上面板200以及置于其间的LC层3,如可从图2中所示的结构图中看出的那样。
[0035] 信号线G1-Gn和D1-Dm包括:多条栅极线G1-Gn,用于传输选通信号(也称作“扫描信号”);以及多条数据线D1-Dm,用于传输数据信号。栅极线G1-Gn基本上沿行方向延伸且基本上彼此平行,并且数据线D1-Dm基本上沿列方向延伸且基本上彼此平行。
[0036] 每个像素PX,例如,连接至第i(其中,i=1,2,...,n)条栅极线Gi和第j(其中,j=1,2,...,m)条数据线Dj的像素PX,包括:开关元件Q,连接至信号线Gi和Dj;以及LC电容器Clc和存储电容器Cst,连接至开关元件Q。如果不必要的话,可以省略存储电容器Cst。
[0037] 可为薄膜晶体管(TFT)的开关元件Q是设置在下面板100上的三端元件,其具有连接至栅极线Gi的控制端、连接至数据线Dj的输入端、连接至LC电容器Clc和存储电容器Cst的输出端。
[0038] LC电容器Clc包括作为其两端的设置在下面板100上的像素电极191以及设置在上面板200上的公共电极270,LC层3置于两个电极间作为电介质。像素电极191连接至开关元件Q。公共电极270形成在上面板200的整个表面,并且供以公共电压Vcom。不同于图2,公共电极270可以设置在下面板100上并且两个电极191和270中至少一个可以具有条状或带状的形状。
[0039] 存储电容器Cst作为LC电容器Clc的辅助电容器,并且通过将像素电极191与设置在下面板100上的分离的信号线(未示出)重叠而形成,其中,绝缘体置于其间。分离的信号线被提供预定的电压,例如,公共电压Vcom。可选地,可以使像素电极191经由绝缘体与正好在上面的上部前一栅极线重叠而形成存储电容器Cst。
[0040] 为了实现彩色显示,每个像素PX可以唯一地显示原色中的一种(空间分割)或每个像素PX可以顺序地依次显示原色(时间分割)以使原色的空间或时间之和被识别为期望的色彩。一组原色的实例包括红色、绿色、和蓝色。图2示出了空间分割的实例,其中每个像素PX包括滤色片230,其在上面板200面对像素电极191的区域内表现(representing)一种原色。不同于图2,滤色片230可以设置在下面板100上的像素电极191之上或之下。一个或多个用于使光偏振的偏光器(未示出)附着在LC面板组件300的外表面上。
[0041] 再次参看图1,灰度电压发生器800生成两组与像素PX的透光率相关的多个灰度电压(或参考灰度电压)。一组灰度电压相对于公共电压Vcom为正值,而另一组灰度电压相对于公共电压Vcom为负值。
[0042] 栅极驱动器400连接至LC面板组件300的栅极线G1-Gn,并且合成栅极导通电压Von和栅极截至电压Voff以生成选通信号。
[0043] 数据驱动器500连接至数据线D1-Dm,并且选择由灰度电压发生器800提供的灰度电压,然后将选取的灰度电压施加到数据线D1-Dm作为数据信号。然而,如果灰度电压发生器800只提供预定数量的参考灰度电压,则数据驱动器500划分参考灰度电压,来为所有灰度生成灰度电压,从这些灰度电压中选择数据信号。信号控制器600包括信号调节器650,它控制栅极驱动器400、数据驱动器500、以及灰度电压发生器800。
[0044] 上述的驱动器400、500、600、和800中的每一个可以以至少一个集成电路(IC)芯片的形式安装在LC面板组件300上。可选地,驱动器可以以带载封装(TCP)形式安装在附着到LC面板组件300的柔性印刷电路膜(未示出)上,或者可以安装在独立的印刷电路板(未示出)上。在其他实施例中,驱动器400、500、600、和800中的每一个可以连同信号线G1-Gn和D1-Dm以及开关元件Q一起集成到LC面板组件300中。同样,驱动器400、500、600、和800可以集成到单个芯片中,并且在这种情况下,它们中至少一个或形成这些驱动器的至少一个电路元件可以位于单个芯片以外。
[0045] 信号控制器600被提供来自外部图形控制器(未示出)的输入图像信号R、G、和B以及用于控制其显示的输入控制信号。输入图像信号R、G、和B包括具有预定数量的灰度10 8 6
级(例如,1024(=2 ),256(=2),或64(=2)灰度级)的每个像素PX的亮度信息。输入控制信号包括,例如,垂直同步信号Vsync、水平同步信号Hsync、主时钟信号MCLK、以及数据使能信号DE。
[0046] 基于输入控制信号和输入图像信号R、G、和B,信号控制器600处理输入图像信号R、G和B以使其适于LC面板组件300和数据驱动器500的运行条件,并且生成栅极控制信号CONT1和数据控制信号CONT2。然后,信号控制器600将栅极控制信号CONT1传输到栅极驱动器400并且将处理的图像信号DAT和数据控制信号CONT2传输到数据驱动器500。输出图像信号DAT是具有预定数量值(或灰度)的数字信号。
[0047] 栅极控制信号CONT1包括:扫描起始信号STV,用于发起扫描的开始;栅极时钟信号CPV,用于控制栅极导通电压Von的输出时间;以及至少一个输出使能信号OE,用于定义栅极导通电压Von的持续时间。
[0048] 数据控制信号CONT2包括:水平同步起始信号STH,用于启动像素行的输出图像信号DAT的传输;载入信号TP,用于将数据信号施加到LC面板组件300,以及数据时钟信号HCLK。数据控制信号CONT2还包括极性信号POL,用于反转相对于公共电压Vcom的数据信号的电压极性(下文中,“相对于公共电压Vcom的数据信号的电压极性”被称作“数据信号的极性”)。
[0049] 响应于来自信号控制器600的数据控制信号CONT2,数据驱动器500顺序地接收一行像素PX的数字图像信号DAT,选择对应于各自数字图像信号DAT的灰度电压,将数字图像信号DAT转换为模拟数据信号,并且将模拟数据信号施加到相应的数据线D1-Dm。
[0050] 栅极驱动器400响应于栅极控制信号CONT1将栅极导通电压Von施加到栅极线G1-Gn,从而使连接至栅极线G1-Gn的开关元件Q导通。然后,通过导通的开关元件Q将施加到数据线D1-Dm的数据信号施加到相应的像素PX。
[0051] 施加到像素PX的数据信号的电压与公共电压Vcom之差作为LC电容器Clc的充电电压(charge voltage),即,像素电压。LC分子的方向根据像素电压的强度而改变,从而改变穿过LC层3的光的偏振。结果,通过附着到LC面板组件300的偏光器,改变光的透光率。
[0052] 通过对水平周期的每个单位(也表示为“1H”并且等于水平同步信号Hsync和数据使能信号DE的一个周期)重复该过程,为所有栅极线G1-Gn顺序地提供栅极导通电压Von,从而将数据信号施加到所有像素PX以显示一帧图像。
[0053] 当一帧完成下一帧开始时,控制施加到数据驱动器500的极性信号POL,使得施加到每个像素PX的数据信号的极性被反转以与前一帧的极性相反(其被称作“帧反转”)。这里,即使在一帧中,也可以根据极性信号POL的特性,来改变在数据线中流动的数据信号的极性(例如,行反转或点反转)或者使施加到像素行的数据信号的极性彼此不同(例如,列反转或点反转)。
[0054] 将参照图3到图6更详细地描述根据本发明示例性实施例的信号调节器650和数据驱动器500的结构和操作。
[0055] 图3是信号调节器650的框图,并且图4是示出图1的数据驱动器的框图。图5是示出LCD驱动信号的时序图,以及图6是示出在图5中所示的驱动信号中施加到数据驱动器的放大的控制信号的时序图。
[0056] 信号调节器650包括接收数据使能信号DE的输入缓冲器651和数据流调节器653。输入缓冲器651和数据流调节器653都接收时钟信号MCLK。数据流调节器653包括DE调节器655和双端口RAM 657。
[0057] 数据驱动器500包括图4中所示的至少一个数据驱动IC 540,其包括彼此顺次连接的移位寄存器541、锁存器543、数/模转换器545、以及缓冲器547。
[0058] 根据本发明示例性实施例的LCD从第一像素行向下逐行顺次地显示常规图像。在M个像素行显示常规图像之后,在预定时间内从第k个像素行开始在N个像素行中同时显示脉冲图像。通过一帧内重复该过程,具有N个像素行宽度的脉冲图像带通过像素行。下文中,这将详细描述,其中,作为一个实例,M和N等于3。
[0059] 信号调节器650处理数据使能信号DE和输入图像信号R、G和B,并且传输修改的数据使能信号MDE和图像数据DAT。
[0060] 输入缓冲器651存储对应于像素行的数据R、G、和B以及数据使能信号DE,它们被分别作为信号IDE和IDAT传输到数据调节器653。输入缓冲器651可以为存储行的数据的线性存储器。DE调节器655接收来自输入缓冲器651的数据使能信号IDE,双端口RAM 657接收图像数据IDAT。
[0061] DE调节器655分析像素行的输入数据使能信号IDE,特别是空白间隔T0的长度(见图5),并且将修改的数据使能信号MDE分别传输到双端口RAM 657和图4的数据驱动IC 540。
[0062] 双端口RAM 657是通过数据使能信号DE同时执行写和读的RAM。根据输入数据使能信号IDE执行写,并且根据修改的数据使能信号MDE执行读。
[0063] 因此,根据修改的数据使能信号MDE,与输入图像数据IDAT相比,图像数据DAT的一部分被延迟。例如,如图5所示,在空白间隔TB1之后,三个图像数据D4、D5和D6在与图像数据D1、D2和D3相同的时间间隔Tt内输出。通过将IDAT数据流中的空白间隔T0缩短到TB2,来解释在数据流DAT中的间隔TB1的持续时间。应当注意,因为图像数据D6包含在与在数据流IDAT中一样的在数据流DAT中的指定时间Tt内,所以其没有延迟。也就是说,在延迟作为数据包的预定数量像素行的数据的情况下,数据包的最后数据没有延迟,但是在最后数据前的数据被延迟,从而生成空白间隔TB1。
[0064] 如上所述,整个时间Tt为三个像素行的图像数据D4、D5、和D6与空白间隔之和,其在输入数据使能信号IDE和输出数据使能信号MDE中是相同的,因此,空白间隔TB1的长度可以等于3T0与2TB2之差。这样,输出图像数据DAT被输入到数据驱动IC 540。
[0065] 当水平同步起始信号STH有效时,数据驱动IC 540的移位寄存器541响应于数据时钟信号HCLK将输入图像数据DAT顺序地移位到锁存器543。如果数据驱动器500包括多个数据驱动IC 540,则在移位寄存器541将所有图像数据DAT移位之后,它将移位时钟信号SC传输到相邻的数据驱动IC的移位寄存器。
[0066] 锁存器543包括第一和第二锁存器(未示出)。第一锁存器顺序地接收来自移位寄存器541的图像数据DAT,并且存储输入图像数据DAT。第二锁存器在载入信号TP的上升沿同时接收和存储来自第一锁存器的图像数据DAT,然后在载入信号TP的下降沿将其传输到数/模转换器545。
[0067] 这里,载入信号TP的高间隔T4包括等于空白间隔TB2的间隔T2和在水平同步起始信号STH的上升沿与载入信号TP的下降沿之间的间隔T3。这里,优选地,在产品的技术要求允许的范围内最小化间隔T4。由于与CRT不同,LCD不使用电子枪,所以即使上述的空白间隔TB2和载入信号TP的高间隔T4被最小化也没关系。然而,由于图像标准基于CRT,在这一点上只有技术要求的最小值应该是令人满意的。
[0068] 数/模转换器545将来自锁存器543的数字图像数据DAT转换为将被传输到缓冲器547的模拟数据电压。根据极性信号POL,数据电压相对于公共电压Vcom具有正值或负值。
[0069] 缓冲器547将来自数/模转换器545的数据电压传输到输出端Y1-Yr。通过相邻输出端Y1-Yr输出的数据电压的极性彼此不同。输出端Y1-Yr连接至相应的数据线D1-Dm。
[0070] 这里,如所示出的,在载入信号TP的下降沿,通过第二锁存器、数/模转换器545、和缓冲器547之后,图像数据DAT被输出到数据线D1-Dm。图像数据D0可以是前一帧的最后像素行的图像数据或者是任意电压。
[0071] 同时,在空白间隔TB1和TB2期间,当载入信号TP变成高电平时,数据驱动IC 540内部连接所有输出端Y1-Yr。当连接了所有输出端Y1-Yr时,施加到相应的数据线的具有正极性和负极性的数据线电压Vdat被彼此连接,使得具有在正极性和负极性的数据线电压之间的中间值(约为公共电压Vcom的级别)的电荷共享电压被施加到所有输出端Y1-Yr,如图5所示。在这种情况下,当载入信号TP再次变成低电平时,将存储在锁存器543中的图像数据DAT转换成将被传输到输出端Y1-Yr的数据电压。
[0072] 特别地,在空白间隔TB1生成的电荷共享电压被用作脉冲电压,在将常规的图像数据DAT施加到多个像素行以后的空白间隔TB1,将脉冲电压施加到多个像素行。换言之,对于一帧,当顺序地生成栅极导通电压Von,使得常规图像数据DAT被施加到像素PX时,栅极驱动器400同时生成多个栅极导通电压Von,使得脉冲电压被施加到像素PX,并且这将参照图7以及上述图5和图6一起更详细地描述。
[0073] 图7是根据本发明示例性实施例的栅极驱动器400的时序图。
[0074] 图7示出了上述的栅极控制信号CONT,即,扫描起始信号STV,用于指示开始扫描;至少一个栅极时钟信号CPV,用于控制栅极导通电压Von的输出时间;至少一个输出使能信号OEN和OEI,用于定义栅极导通电压Von的持续时间,以及栅极线G1-Gn中的第一到第六栅极线G1-G6,其中每部分的突起代表栅极导通电压Von。
[0075] 具有1H周期的两个脉冲和具有2H周期的一个脉冲在栅极时钟信号CPV中重复,并且根据栅极时钟信号CPV生成栅极导通电压Von。
[0076] 扫描起始信号STV包括两个信号,常规图像数据信号P1和脉冲数据信号P2,其被输入到栅极驱动器400。特别地,脉冲数据信号P2具有足够的长度,以致能够将栅极导通电压Von同时输出到三条栅极线。例如,在图7中脉冲数据信号P2的高间隔的长度是4H,并且当延迟了作为数据包的4个像素行的图像数据时,其长度可以为5H。
[0077] 常规图像数据的输出使能信号OEN和脉冲电压的输出使能信号OEI分别定义常规图像数据的栅极导通电压Von的持续时间和脉冲电压的栅极导通电压Von的持续时间。这里,如图7所示,当两个信号OEN和OEI为高态时,两个栅极导通电压Von分别保持在低态,并且,交替地,当两个信号OEN和OEI在低态时,两个栅极导通电压Von保持高态。
[0078] 因此,即使栅极驱动器400输出具有4H宽度的高间隔的栅极导通电压Von,由于输出使能信号OEI,使得具有与输出使能信号OEI的宽度相同的减小的宽度的栅极导通电压Von被输出。当将所生成的脉冲电压的栅极导通电压Von施加到图5中所示的栅极线Gk-Gk+2时,脉冲电压I被施加到相应的像素Q。同样,在图7中示出通过输出使能信号OEN还输出施加到第三和第六栅极线G3和G6的常规图像数据的每个栅极导通电压Von,该栅极导通电压Von具有限宽度的高间隔。
[0079] 因此,当栅极驱动器400将栅极导通电压Von同时施加到第k条栅极线Gk至第(k+2)条栅极线Gk+2,从而导通与其连接的开关元件Q时,电荷共享电压被施加到相应的像素PX以显示脉冲图像。当LCD处于正常的黑阶模式时,这些脉冲图像看来像是黑带(black band)。
[0080] 总的来说,信号控制器600通过延迟除了数据包的最后图像数据之外的其余的图像数据来生成足够的空白间隔TB1,该数据包由预定数量像素行的图像数据构成,并且在空白间隔TB1,数据驱动器500将电荷共享电压作为脉冲电压施加到预定数量的像素行,从而显示脉冲图像。
[0081] 这样,由于只通过在相同的时间Tt内延迟图像数据DAT来显示脉冲图像,而没有传输分离的黑图像数据,因此没有增加数据传输频率。结果,除了最小化EMI的增加以外还能够实现高分辨率显示。并且由于在信号控制器600中只有一个时钟信号MCLK,所以很容易使各种信号同步。
[0082] 虽然对本发明的优选实施例进行了详细地描述,然而对于本领域技术人员来说,在不背离本发明的精神和范围的前提下可以对本发明进行各种修改将变得显而易见。