会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明专利
    • 高速周波数分周の方法
    • 用于应用高速频率分析的方法
    • JP2016129342A
    • 2016-07-14
    • JP2016012285
    • 2016-01-26
    • 日本テキサス・インスツルメンツ株式会社テキサス インスツルメンツ インコーポレイテッド
    • カーティック サブライダーニャ ケイ
    • H03L7/08H03K23/00H03K27/00H03K23/64
    • H03L7/18H03K23/667H03L2207/50
    • 【課題】高速動作可能な周波数分周器、位相同期ループを提供する。 【解決手段】周波数分周器200が最下位(LS)段220、多数のカスケードされた分周器段230−1〜230−N及び出力段210を含む。LS段220は、入力信号201、プログラムビット、及び第1のモード信号を受け取り、第1の分周された信号及び出力モード信号を生成する。複数の分周器段230−1〜230−Nの各々は、直前の段の出力の周波数を、対応するプログラムビット及び対応するモード信号によって特定される値で分周する。出力段210は出力モード信号及び制御信号を受け取り、制御信号の論理レベルが1の場合、出力モード信号の周波数を2で分周することによって、出力信号299を生成する。それ以外の場合、出力段は分周を行わずに出力モード信号を転送する。 【選択図】図2
    • 要解决的问题:提供能够高速运行的分频器和锁相环。解码:分频器200包括:最低有效(LS)步骤220; 级联的多个除法器步骤230-1至230-N; 以及输出步骤210.LS步骤220接收输入信号201,程序位和第一模式信号,并产生第一分频信号和输出模式信号。 多个除法器步骤230-1至230-N中的每一个在步骤之前的步骤中的输出的频率被相应的程序位和对应的模式信号所指定的值分频。 输出步骤210接收输出模式信号和控制信号,并且在控制信号的逻辑电平等于1的情况下,通过对输出模式信号的频率进行2分频来产生输出信号299。 其他情况下,输出步骤不分频并传输输出信号
    • 5. 发明专利
    • 信号生成回路および電子装置
    • 信号发生电路和电子设备
    • JP2015154088A
    • 2015-08-24
    • JP2014023332
    • 2014-02-10
    • ソニー株式会社
    • 芥川 一樹佃 恭範中本 英一関谷 彰人
    • H03K5/00H03K3/354G06F1/08H03L7/081
    • H03L7/081H03L7/22H03L2207/50
    • 【課題】信号品質を向上させる。 【解決手段】位相差検出器は、複数の発振信号のうち特定の発振信号と所定の参照信号との間の位相差を検出する。複数の遅延素子が環状に接続された発振器は、検出された位相差に応じて複数の発振信号を生成する。低速信号生成回路は、発振信号より周波数の低い低速信号を生成する。検出回路は、基準タイミングと低速信号が変化したタイミングとの差を検出する。選択部は、参照信号に対する位相差が前記検出された差に近くなるよう発振信号を選択する。出力部は、生成された低速信号を選択された発振信号に同期して出力する。 【選択図】図2
    • 要解决的问题:提高信号质量。解决方案:相位差检测器检测多个振荡信号中的特定振荡信号与特定参考信号之间的相位差。 具有多个延迟元件的振荡器根据所检测的相位差产生多个振荡信号。 低速信号发生电路产生频率低于振荡信号的低速信号。 检测电路检测基准定时与低速信号的改变定时之间的差异。 选择单元选择振荡信号,使得参考信号的相位差接近所检测的差。 输出单元输出与振荡信号同步产生的低速信号。
    • 8. 发明专利
    • Receiver circuit and control method therefor
    • 接收电路及其控制方法
    • JP2014187527A
    • 2014-10-02
    • JP2013060634
    • 2013-03-22
    • Fujitsu Ltd富士通株式会社
    • CHAIVIPAS WINE
    • H04L7/02H03L7/08H03L7/091
    • H04L27/22H03L2207/50H04L7/033H04L25/03146
    • PROBLEM TO BE SOLVED: To enable measurement of an allowable amount in the deviation of a data detection phase capable of data detection, with a suppressed increase of a circuit area in a data interpolation CDR circuit.SOLUTION: A receiver circuit includes: a data interpolation switched capacitor circuit for sampling a data signal and for outputting a voltage value obtained from a sampled voltage value with interpolation, according to an interpolation code indicative of an interpolation ratio; a comparator for comparing the voltage value output from the data interpolation switched capacitor circuit with a threshold; a phase detection circuit for detecting a boundary on the basis of the output of the comparator, to determine whether to advance or delay a phase; and an interpolation code generation circuit for generating an interpolation code according to the output of the phase detection circuit. A phase offset related to the sampling is given, and an offset according to the phase offset amount is given to the threshold of the comparator.
    • 要解决的问题:能够抑制数据插补CDR电路中的电路面积的增加来测量能够进行数据检测的数据检测相位的偏差中的允许量。解码:接收机电路包括:数据插值 开关电容器电路,用于对数据信号进行采样,并根据表示内插比率的内插代码,通过插值输出从采样电压值获得的电压值; 比较器,用于将从数据内插开关电容器电路输出的电压值与阈值进行比较; 相位检测电路,用于根据比较器的输出检测边界,以确定是否提前或延迟相位; 以及内插代码生成电路,用于根据相位检测电路的输出产生内插代码。 给出与采样相关的相位偏移,并且将相位偏移量的偏移量提供给比较器的阈值。