
基本信息:
- 专利标题: 以时钟与数据恢复为基础的时钟合成
- 专利标题(英):CDR-based clock synthesis
- 申请号:CN201310309056.0 申请日:2005-02-25
- 公开(公告)号:CN103475459A 公开(公告)日:2013-12-25
- 发明人: W.埃文斯 , H.帕托维
- 申请人: 因芬尼昂技术股份公司 , 拉姆巴斯公司
- 申请人地址: 德国慕尼黑
- 专利权人: 因芬尼昂技术股份公司,拉姆巴斯公司
- 当前专利权人: 因芬尼昂技术股份公司,拉姆巴斯公司
- 当前专利权人地址: 德国慕尼黑
- 代理机构: 中国专利代理(香港)有限公司
- 代理人: 胡莉莉; 刘春元
- 优先权: 10/786,879 2004.02.25 US
- 分案原申请号: 2005100529016 2005.02.25
- 主分类号: H04L7/00
- IPC分类号: H04L7/00 ; H03L7/06
摘要:
本发明涉及以时钟与数据回复为基础的时钟合成。本发明通过对具有已知转换密度的一潜在噪音时钟来源信号执行一时钟与数据回复(CDR)操作而合成一时钟信号;该CDR操作响应该时钟来源信号而产生一所希望的时钟信号。为了减少在一串行数据无线收发器中的准同步接收与发射时钟间的串音,使用一单一共同的PLL以回复来自接收数据的接收时钟并自一潜在噪音发射时钟来源信号合成发射时钟。
摘要(英):
The invention relates to a CDR-based clock synthesis. A clock signal can be synthesized by performing a clock and data recovery (CDR) operation on a potentially noisy clock source signal which has a known transition density. The CDR operation produces a desired clock signal in response to the clock source signal. In order to reduce crosstalk between plesiochronous receive and transmit clock domains of a serial data transceiver, a single common PLL is used both to recover the receive clock from the received data and to synthesize the transmit clock from a potentially noisy transmit clock source signal.
公开/授权文献:
- CN103475459B 发射与接收串行数据的方法 公开/授权日:2016-12-28
IPC结构图谱:
H | 电学 |
--H04 | 电通信技术 |
----H04L | 数字信息的传输,例如电报通信 |
------H04L7/00 | 使接收机与发射机同步的装置 |