
基本信息:
- 专利标题: 一种基于Multi-PointCTS的芯片时钟设计优化方法
- 申请号:CN202411839631.2 申请日:2024-12-13
- 公开(公告)号:CN119783627A 公开(公告)日:2025-04-08
- 发明人: 周康
- 申请人: 芯凌特(苏州)半导体有限公司
- 申请人地址: 江苏省苏州市高新区狮山街道金山东路78号1-2幢Z101室B219
- 专利权人: 芯凌特(苏州)半导体有限公司
- 当前专利权人: 芯凌特(苏州)半导体有限公司
- 当前专利权人地址: 江苏省苏州市高新区狮山街道金山东路78号1-2幢Z101室B219
- 代理机构: 苏州前哨站知识产权代理事务所(普通合伙)
- 代理人: 刘坤
- 主分类号: G06F30/396
- IPC分类号: G06F30/396 ; G06F30/327 ; G06F30/3315
摘要:
本发明公开了一种基于Multi‑Point CTS的芯片时钟设计优化方法,涉及芯片时钟设计优化技术领域,包括,使用硬件描述语言VHDL编写描述电路行为的RTL代码,采用Synopsys的DC EDA工具将RTL代码转换为逻辑网表,使用标准算法H‑Tree构建初步的时钟树结构布局,得到初步时钟树拓扑图;引入Multi‑Point CTS方法,采用多个时钟源对初步时钟树拓扑图进行优化,得到优化后的时钟树拓扑图;采用静态时序分析工具PrimeTime对优化后的时钟树拓扑图进行分析,得到时序分析结果;根据时序分析结果识别出优化后的时钟树拓扑图中时钟源到寄存器的最长路径,标记为关键路径,采用启发式搜索算法找到关键路径中放置缓冲器的最佳位置;再次利用PrimeTime,计算优化后的时钟树拓扑图实际延迟与最大允许延迟的差异值。
IPC结构图谱:
G06F30/396 | 时钟树 |