
基本信息:
- 专利标题: 一种锁存器
- 申请号:CN202411884590.9 申请日:2024-12-19
- 公开(公告)号:CN119892017A 公开(公告)日:2025-04-25
- 发明人: 刘海南 , 李泳欣 , 闫珍珍 , 李多力 , 马全刚 , 赵文欣 , 李博
- 申请人: 中国科学院微电子研究所
- 申请人地址: 北京市朝阳区北土城西路3号
- 专利权人: 中国科学院微电子研究所
- 当前专利权人: 中国科学院微电子研究所
- 当前专利权人地址: 北京市朝阳区北土城西路3号
- 代理机构: 北京知迪知识产权代理有限公司
- 代理人: 刘亮
- 主分类号: H03K3/356
- IPC分类号: H03K3/356 ; H03K3/01 ; H03K19/003
摘要:
本发明公开一种锁存器,涉及集成电路设计领域,以解决现有技术中锁存电路的多个存储节点受到粒子撞击后导致电路输出电平的错误率较高的问题。锁存器至少包括:输入模块、时钟控制模块、存储模块以及输出模块;将输入模块的第一端与锁存器的输入端连接,第二端与存储模块的输入端连接;将存储模块的输出端与输出模块的第一端连接;将输出模块的第二端与锁存器的输出端连接,将时钟控制模块的输入端与时钟信号输入端连接;时钟控制模块的输出端分别与输入模块及输出模块连接;锁存器用于当目标节点发生粒子碰撞时,利用存储模块生成目标节点对应电平的反信号;从而提升了多个存储节点同时受到粒子撞击后电路输出电平的正确率。