
基本信息:
- 专利标题: 一种针对算法的双线性对硬件模块设计优化方法及装置
- 申请号:CN202510269866.0 申请日:2025-03-07
- 公开(公告)号:CN120185814A 公开(公告)日:2025-06-20
- 发明人: 邵翠萍 , 赵祺富 , 李慧云 , 唐志敏
- 申请人: 中国科学院深圳先进技术研究院 , 深圳理工大学
- 申请人地址: 广东省深圳市南山区深圳大学城学苑大道1068号
- 专利权人: 中国科学院深圳先进技术研究院,深圳理工大学
- 当前专利权人: 中国科学院深圳先进技术研究院,深圳理工大学
- 当前专利权人地址: 广东省深圳市南山区深圳大学城学苑大道1068号
- 代理机构: 深圳市科进知识产权代理事务所(普通合伙)
- 代理人: 张桂平
- 主分类号: H04L9/30
- IPC分类号: H04L9/30 ; G06F7/72
摘要:
本发明涉及信息安全领域,具体涉及一种针对算法的双线性对硬件模块设计优化方法及装置。该方法及装置包括:将算法划分为多个独立可执行的模块,分别为模运算层、底层计算逻辑层、高级模块层;对模运算层、底层计算逻辑层、高级模块层的运算进行技术优化,减少双线性对计算中的模运算次数和椭圆曲线点运算次数。本发明通过模块化设计将双线性对计算分解为多个独立模块,显著减少双线性对计算中的模运算次数和椭圆曲线点运算次数,从而提升整体计算效率。
IPC结构图谱:
H | 电学 |
--H04 | 电通信技术 |
----H04L | 数字信息的传输,例如电报通信 |
------H04L9/00 | 保密或安全通信装置 |
--------H04L9/14 | .使用多个密钥或算法 |
----------H04L9/30 | ..公用密钥,即计算的加密算法不能被变换并且用户的加密密钥不需要保密 |