会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 10. 发明授权
    • 用于管线模拟至数字转换器的数字逻辑修正电路
    • CN1199356C
    • 2005-04-27
    • CN00819042.9
    • 2000-08-25
    • 先进微装置公司
    • 江美玲
    • H03M1/06H03M1/12
    • H03M1/0695H03M1/0624H03M1/442
    • 一个数字逻辑修正(DLC)电路(68),该数字逻辑修正(DLC)电路(68)可以应用在管线(pipeline)模拟至数字(A/D)的转换器(60),而管线(pipeline)模拟至数字(A/D)的转换器(60)在结构上有多重的级,每一级都会产生至少一对的数字输出,而从这些数字输出,可以得到某一个模拟输入信号的数字表示法。DLC电路(68)包含有一个加法器(176),而该加法器(176)有多重的输入端和输出端。DLC电路(68)有许多的数字延迟单元群,而每一数字延迟单元群包含至少一个数字延迟器(170)、数字延迟单元群的一个输入端(172)用来接收相对的数字输出位,而数字延迟单元群的一个输出端(174)用来提供一个到其个别对应加法器输入端的延迟数字输出位。DLC电路(68)有一个时序产生器(70),而该时序产生器(70)可以产生时序信号给DLC电路(68),以使每一个数字延迟单元群的输出信号在数据有效期间到达加法器输入端变得同步。在以上的装置中,有一个主要时序信号加在每一相隔级的数字延迟单元群上,而次要时序信号加在其余的数字延迟单元群上,主要时序信号和次要时序信号所施加的时间点是要有效地延迟每一个级上的数字输出位,而此延迟的动作是透过个别所属的数字延迟单元群而达成,延迟之后会使得数字输出位数据有效期间到达加法器的输入端,因此加法器((176)会在其输出端产生代表模拟输入信号的数字表示式。