会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 6. 发明申请
    • SCALABLE 2.5D INTERFACE ARCHITECTURE
    • 可扩展的2.5D接口架构
    • US20160098061A1
    • 2016-04-07
    • US14692133
    • 2015-04-21
    • Altera Corporation
    • Chee Hak Teh
    • G06F1/08H03K19/0185G06F17/50
    • H03K19/01855G06F17/5068
    • Systems and methods for interface block. The interface block includes input/output modules distributed along the interface block and a mid-stack module interspersed within the input/output modules. The input/output modules include at least one data module and at least one command module. At least one of the input/output modules is shared by an adjacent pair of channels. Each of the input/output modules is configured to interface with a memory device via a silicon interposer or equivalent. The mid-stack module is in communication with the input/output modules via programmable logic circuitry. The mid-stack module may include independent clock quadrants. Each clock quadrant is configured to operate at different phases where each phase is aligned to a respective core clock.
    • 接口块的系统和方法。 接口块包括沿着接口块分布的输入/输出模块和散布在输入/输出模块内的中间堆栈模块。 输入/输出模块包括至少一个数据模块和至少一个命令模块。 至少一个输入/输出模块由相邻的通道对共享。 每个输入/输出模块被配置为经由硅插入器或等同物与存储器件接口。 中间堆栈模块通过可编程逻辑电路与输入/输出模块通信。 中间堆叠模块可以包括独立的时钟象限。 每个时钟象限被配置为在不同的相位工作,其中每个相位与相应的核心时钟对准。