会员体验
专利管家(专利管理)
工作空间(专利管理)
风险监控(情报监控)
数据分析(专利分析)
侵权分析(诉讼无效)
联系我们
交流群
官方交流:
QQ群: 891211   
微信请扫码    >>>
现在联系顾问~
热词
    • 4. 发明授权
    • Min-sum based hybrid non-binary low density parity check decoder
    • 基于最小和混合非二进制低密度奇偶校验解码器
    • US09048874B2
    • 2015-06-02
    • US13886103
    • 2013-05-02
    • LSI Corporation
    • Chung-Li WangZongwang LiShu LiFan ZhangShaohua Yang
    • H03M13/00H03M13/13H03M13/11
    • H03M13/13H03M13/1122H03M13/1125H03M13/1171H03M13/6583
    • An apparatus for decoding data includes a variable node processor, a check node processor, and a field transformation circuit. The variable node processor is operable to generate variable node to check node messages and to calculate perceived values based on check node to variable node messages. The check node processor is operable to generate the check node to variable node messages and to calculate checksums based on variable node to check node messages. The variable node processor and the check node processor comprise different Galois fields. The field transformation circuit is operable to transform the variable node to check node messages from a first of the different Galois fields to a second of the Galois fields.
    • 用于解码数据的装置包括可变节点处理器,校验节点处理器和场变换电路。 可变节点处理器可操作以生成变量节点以检查节点消息,并且基于校验节点到可变节点消息来计算感知值。 校验节点处理器可用于将校验节点生成到可变节点消息,并且基于变量节点来计算校验和以检查节点消息。 可变节点处理器和校验节点处理器包括不同的伽罗瓦域。 场变换电路可操作以将变量节点变换为将来自不同伽罗瓦域中的第一个的节点消息校验到伽罗瓦域中的第二个。